亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? div.fit.rpt

?? 這是CPLD原始代碼程序
?? RPT
?? 第 1 頁 / 共 3 頁
字號:
Fitter report for div
Wed Apr 16 09:24:53 2008
Quartus II Version 7.0 Build 33 02/05/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Pin-Out File
  5. Fitter Resource Usage Summary
  6. Input Pins
  7. Output Pins
  8. I/O Bank Usage
  9. All Package Pins
 10. Output Pin Default Load For Reported TCO
 11. Fitter Resource Utilization by Entity
 12. Delay Chain Summary
 13. Control Signals
 14. Global & Other Fast Signals
 15. Non-Global High Fan-Out Signals
 16. Interconnect Usage Summary
 17. LAB Logic Elements
 18. LAB-wide Signals
 19. LAB Signals Sourced
 20. LAB Signals Sourced Out
 21. LAB Distinct Inputs
 22. Fitter Device Options
 23. Fitter Messages
 24. Fitter Suppressed Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-----------------------------------------------------------------+
; Fitter Summary                                                  ;
+-----------------------+-----------------------------------------+
; Fitter Status         ; Successful - Wed Apr 16 09:24:53 2008   ;
; Quartus II Version    ; 7.0 Build 33 02/05/2007 SJ Full Version ;
; Revision Name         ; div                                     ;
; Top-level Entity Name ; div                                     ;
; Family                ; MAX II                                  ;
; Device                ; EPM240T100C5                            ;
; Timing Models         ; Final                                   ;
; Total logic elements  ; 6 / 240 ( 3 % )                         ;
; Total pins            ; 2 / 80 ( 3 % )                          ;
; Total virtual pins    ; 0                                       ;
; UFM blocks            ; 0 / 1 ( 0 % )                           ;
+-----------------------+-----------------------------------------+


+--------------------------------------------------------------------------------------------------------------------------+
; Fitter Settings                                                                                                          ;
+--------------------------------------------------------+--------------------------------+--------------------------------+
; Option                                                 ; Setting                        ; Default Value                  ;
+--------------------------------------------------------+--------------------------------+--------------------------------+
; Device                                                 ; EPM240T100C5                   ;                                ;
; Fit Attempts to Skip                                   ; 0                              ; 0.0                            ;
; Always Enable Input Buffers                            ; Off                            ; Off                            ;
; Router Timing Optimization Level                       ; Normal                         ; Normal                         ;
; Placement Effort Multiplier                            ; 1.0                            ; 1.0                            ;
; Router Effort Multiplier                               ; 1.0                            ; 1.0                            ;
; Optimize Hold Timing                                   ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
; Optimize Fast-Corner Timing                            ; Off                            ; Off                            ;
; Guarantee I/O Paths Have Zero Hold Time at Fast Corner ; On                             ; On                             ;
; PowerPlay Power Optimization                           ; Normal compilation             ; Normal compilation             ;
; Optimize Timing                                        ; Normal compilation             ; Normal compilation             ;
; Optimize IOC Register Placement for Timing             ; On                             ; On                             ;
; Limit to One Fitting Attempt                           ; Off                            ; Off                            ;
; Final Placement Optimizations                          ; Automatically                  ; Automatically                  ;
; Fitter Aggressive Routability Optimizations            ; Automatically                  ; Automatically                  ;
; Fitter Initial Placement Seed                          ; 1                              ; 1                              ;
; Slow Slew Rate                                         ; Off                            ; Off                            ;
; PCI I/O                                                ; Off                            ; Off                            ;
; Weak Pull-Up Resistor                                  ; Off                            ; Off                            ;
; Enable Bus-Hold Circuitry                              ; Off                            ; Off                            ;
; Auto Delay Chains                                      ; On                             ; On                             ;
; Perform Physical Synthesis for Combinational Logic     ; Off                            ; Off                            ;
; Perform Register Duplication                           ; Off                            ; Off                            ;
; Perform Register Retiming                              ; Off                            ; Off                            ;
; Perform Asynchronous Signal Pipelining                 ; Off                            ; Off                            ;
; Fitter Effort                                          ; Auto Fit                       ; Auto Fit                       ;
; Physical Synthesis Effort Level                        ; Normal                         ; Normal                         ;
; Logic Cell Insertion - Logic Duplication               ; Auto                           ; Auto                           ;
; Auto Register Duplication                              ; Auto                           ; Auto                           ;
; Auto Global Clock                                      ; On                             ; On                             ;
; Auto Global Register Control Signals                   ; On                             ; On                             ;
; Stop After Congestion Map Generation                   ; Off                            ; Off                            ;
; Use smart compilation                                  ; Off                            ; Off                            ;
+--------------------------------------------------------+--------------------------------+--------------------------------+


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in K:/刻錄/epm240_example/example1/div.pin.


+---------------------------------------------------------------+
; Fitter Resource Usage Summary                                 ;
+---------------------------------------------+-----------------+
; Resource                                    ; Usage           ;
+---------------------------------------------+-----------------+
; Total logic elements                        ; 6 / 240 ( 3 % ) ;
;     -- Combinational with no register       ; 1               ;
;     -- Register only                        ; 0               ;
;     -- Combinational with a register        ; 5               ;
;                                             ;                 ;
; Logic element usage by number of LUT inputs ;                 ;
;     -- 4 input functions                    ; 4               ;
;     -- 3 input functions                    ; 1               ;
;     -- 2 input functions                    ; 1               ;
;     -- 1 input functions                    ; 0               ;
;     -- 0 input functions                    ; 0               ;
;                                             ;                 ;
; Logic elements by mode                      ;                 ;
;     -- normal mode                          ; 6               ;
;     -- arithmetic mode                      ; 0               ;
;     -- qfbk mode                            ; 0               ;
;     -- register cascade mode                ; 0               ;
;     -- synchronous clear/load mode          ; 0               ;
;     -- asynchronous clear/load mode         ; 0               ;
;                                             ;                 ;
; Total registers                             ; 5 / 240 ( 2 % ) ;
; Total LABs                                  ; 1 / 24 ( 4 % )  ;
; Logic elements in carry chains              ; 0               ;
; User inserted logic elements                ; 0               ;
; Virtual pins                                ; 0               ;
; I/O pins                                    ; 2 / 80 ( 3 % )  ;
;     -- Clock pins                           ; 1               ;
; Global signals                              ; 1               ;
; UFM blocks                                  ; 0 / 1 ( 0 % )   ;
; Global clocks                               ; 1 / 4 ( 25 % )  ;
; Maximum fan-out node                        ; count[3]        ;
; Maximum fan-out                             ; 5               ;
; Highest non-global fan-out signal           ; count[3]        ;
; Highest non-global fan-out                  ; 5               ;
; Total fan-out                               ; 27              ;
; Average fan-out                             ; 3.38            ;
+---------------------------------------------+-----------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                  ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; clk  ; 14    ; 1        ; 1            ; 2            ; 0           ; 5                     ; 0                  ; yes    ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Fitter               ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                               ;
+------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load  ;
+------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产欧美日韩另类视频免费观看| 国产成人夜色高潮福利影视| 日本免费在线视频不卡一不卡二| 青椒成人免费视频| 国产呦精品一区二区三区网站| 国产伦精品一区二区三区视频青涩 | 一区二区三区在线视频播放| 性做久久久久久| 国产一区二区三区国产| 色综合久久综合| 欧美变态tickling挠脚心| 中文字幕在线不卡一区| 亚洲3atv精品一区二区三区| 国产麻豆精品theporn| 色综合中文字幕| 在线播放91灌醉迷j高跟美女 | 精品亚洲成a人在线观看| 99视频精品全部免费在线| 欧美系列亚洲系列| 欧美激情一区二区三区四区| 欧美亚洲国产一卡| 波多野结衣一区二区三区| 欧美亚男人的天堂| 国产日韩欧美在线一区| 亚洲国产成人高清精品| 国产精品一区二区视频| 欧美在线观看18| 久久精品欧美一区二区三区不卡| 亚洲电影视频在线| 成人免费视频一区| 91精品国产高清一区二区三区| 国产精品免费观看视频| 免费观看成人av| 欧美三级午夜理伦三级中视频| 国产欧美视频一区二区三区| 蜜臀99久久精品久久久久久软件| 91在线看国产| 2024国产精品| 午夜精品一区二区三区三上悠亚| 大胆亚洲人体视频| 日韩欧美中文一区二区| 亚洲午夜三级在线| heyzo一本久久综合| 日韩精品一区二区三区蜜臀 | 99精品视频中文字幕| 在线播放亚洲一区| 亚洲一线二线三线视频| www.日韩av| 久久久久久久久岛国免费| 日本aⅴ亚洲精品中文乱码| 在线免费不卡电影| 综合av第一页| 国产91精品免费| 久久影视一区二区| 另类小说欧美激情| 欧美一区二区在线不卡| 亚洲成人免费看| 91行情网站电视在线观看高清版| 亚洲欧洲韩国日本视频| 成人小视频在线观看| 26uuu精品一区二区| 久久99精品国产麻豆婷婷| 欧美一区午夜精品| 亚洲国产精品一区二区久久恐怖片 | 91精品91久久久中77777| 国产精品免费久久| 成人免费视频免费观看| 中文成人综合网| 国产成人在线网站| 久久蜜桃一区二区| 国产毛片一区二区| 久久久久久久久岛国免费| 国产一区二区三区电影在线观看| 2欧美一区二区三区在线观看视频| 男女男精品视频网| 91麻豆精品91久久久久久清纯| 首页国产欧美日韩丝袜| 欧美群妇大交群中文字幕| 香蕉久久夜色精品国产使用方法| 欧美亚洲禁片免费| 日日夜夜精品视频天天综合网| 精品污污网站免费看| 偷拍一区二区三区| 91精品国产91久久久久久最新毛片 | av爱爱亚洲一区| 亚洲欧美在线观看| 91福利资源站| 日韩中文字幕麻豆| 日韩精品中文字幕一区二区三区| 韩国精品一区二区| 中文字幕av一区二区三区高| av电影一区二区| 一区二区三区四区中文字幕| 欧美日韩国产美| 蜜臀va亚洲va欧美va天堂| 精品日韩在线一区| 国产成a人亚洲| 亚洲日本电影在线| 欧美日韩一区高清| 久久精品国产亚洲aⅴ| 久久久不卡网国产精品二区| www.欧美日韩| 亚洲综合视频网| 欧美一区二区三区视频免费 | 国产亚洲一区二区三区在线观看| 成人午夜视频网站| 亚洲精品水蜜桃| 91 com成人网| 国产精品99久久久| 亚洲免费资源在线播放| 91精品国产综合久久小美女| 国产精品一二三在| 亚洲最大的成人av| 日韩一区二区在线观看视频播放| 国产一区二区三区免费播放| 中文字幕一区在线| 制服.丝袜.亚洲.中文.综合| 国产精品一区二区你懂的| 亚洲激情av在线| 日韩欧美高清一区| 99久久精品99国产精品| 五月天婷婷综合| 亚洲丶国产丶欧美一区二区三区| av中文字幕一区| 国产欧美中文在线| 日韩欧美国产一区在线观看| 成人av在线资源网站| 五月天国产精品| 中文子幕无线码一区tr| 欧美日韩一区在线观看| 久久精品国产99久久6| 中文字幕第一页久久| 欧美一区二区高清| 99久久777色| 久久精工是国产品牌吗| 亚洲精品菠萝久久久久久久| 精品第一国产综合精品aⅴ| 欧美日本在线看| 中文字幕欧美一| 日本三级亚洲精品| 亚洲视频每日更新| 精品国产网站在线观看| 99久久夜色精品国产网站| 人人精品人人爱| 一区二区在线观看免费| 国产亚洲精品bt天堂精选| 91 com成人网| 色嗨嗨av一区二区三区| 国产精品一二三| 日韩专区在线视频| 亚洲欧美日本在线| 久久久久久夜精品精品免费| 宅男噜噜噜66一区二区66| 91免费观看视频在线| 国产成人a级片| 久草中文综合在线| 无码av免费一区二区三区试看| 亚洲人成电影网站色mp4| 国产欧美视频一区二区三区| 精品国内二区三区| 91麻豆精品国产91久久久资源速度| 色婷婷av一区二区三区之一色屋| 福利一区福利二区| 黄色精品一二区| 久久99精品国产| 麻豆成人久久精品二区三区小说| 亚洲成人你懂的| 亚洲狠狠爱一区二区三区| 亚洲视频免费看| 亚洲天堂精品视频| 国产精品美女久久久久久 | 韩国女主播成人在线观看| 天天免费综合色| 亚洲chinese男男1069| 亚洲国产欧美日韩另类综合| 一区二区三区中文字幕电影| 亚洲三级在线看| 亚洲乱码日产精品bd| 国产欧美一区二区精品久导航| 国产日产欧美一区二区三区| 国产欧美一区二区三区沐欲| 久久久国产精品午夜一区ai换脸| 久久久高清一区二区三区| 国产亲近乱来精品视频| 国产视频一区二区在线| 久久嫩草精品久久久精品| 国产女人18毛片水真多成人如厕| 久久久精品中文字幕麻豆发布| 久久久久久久久一| 国产日产欧产精品推荐色| 国产精品三级久久久久三级| 中文字幕中文在线不卡住| 中文字幕综合网| 一区二区三区在线视频观看58 | 91成人在线精品| 欧美日韩国产影片| 3751色影院一区二区三区| 日韩一区和二区| 久久毛片高清国产| 国产精品国模大尺度视频|