亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? maxii_atoms.v

?? BJ-EPM240V2實驗例程以及說明文檔實驗之十四MAX II的UFM模塊使用實例
?? V
?? 第 1 頁 / 共 4 頁
字號:
// Copyright (C) 1991-2008 Altera Corporation
// Your use of Altera Corporation's design tools, logic functions 
// and other software and tools, and its AMPP partner logic 
// functions, and any output files from any of the foregoing 
// (including device programming or simulation files), and any 
// associated documentation or information are expressly subject 
// to the terms and conditions of the Altera Program License 
// Subscription Agreement, Altera MegaCore Function License 
// Agreement, or other applicable license agreement, including, 
// without limitation, that your use is for the sole purpose of 
// programming logic devices manufactured by Altera and sold by 
// Altera or its authorized distributors.  Please refer to the 
// applicable agreement for further details.
// Quartus II 8.1 Build 163 10/28/2008

// ********** PRIMITIVE DEFINITIONS **********

`timescale 1 ps/1 ps

// ***** DFFE

primitive MAXII_PRIM_DFFE (Q, ENA, D, CLK, CLRN, PRN, notifier);
   input D;   
   input CLRN;
   input PRN;
   input CLK;
   input ENA;
   input notifier;
   output Q; reg Q;

   initial Q = 1'b0;

    table

    //  ENA  D   CLK   CLRN  PRN  notifier  :   Qt  :   Qt+1

        (??) ?    ?      1    1      ?      :   ?   :   -;  // pessimism
         x   ?    ?      1    1      ?      :   ?   :   -;  // pessimism
         1   1   (01)    1    1      ?      :   ?   :   1;  // clocked data
         1   1   (01)    1    x      ?      :   ?   :   1;  // pessimism
 
         1   1    ?      1    x      ?      :   1   :   1;  // pessimism
 
         1   0    0      1    x      ?      :   1   :   1;  // pessimism
         1   0    x      1  (?x)     ?      :   1   :   1;  // pessimism
         1   0    1      1  (?x)     ?      :   1   :   1;  // pessimism
 
         1   x    0      1    x      ?      :   1   :   1;  // pessimism
         1   x    x      1  (?x)     ?      :   1   :   1;  // pessimism
         1   x    1      1  (?x)     ?      :   1   :   1;  // pessimism
 
         1   0   (01)    1    1      ?      :   ?   :   0;  // clocked data

         1   0   (01)    x    1      ?      :   ?   :   0;  // pessimism

         1   0    ?      x    1      ?      :   0   :   0;  // pessimism
         0   ?    ?      x    1      ?      :   ?   :   -;

         1   1    0      x    1      ?      :   0   :   0;  // pessimism
         1   1    x    (?x)   1      ?      :   0   :   0;  // pessimism
         1   1    1    (?x)   1      ?      :   0   :   0;  // pessimism

         1   x    0      x    1      ?      :   0   :   0;  // pessimism
         1   x    x    (?x)   1      ?      :   0   :   0;  // pessimism
         1   x    1    (?x)   1      ?      :   0   :   0;  // pessimism

//       1   1   (x1)    1    1      ?      :   1   :   1;  // reducing pessimism
//       1   0   (x1)    1    1      ?      :   0   :   0;
         1   ?   (x1)    1    1      ?      :   ?   :   -;  // spr 80166-ignore
                                                            // x->1 edge
         1   1   (0x)    1    1      ?      :   1   :   1;
         1   0   (0x)    1    1      ?      :   0   :   0;

         ?   ?   ?       0    0      ?      :   ?   :   0;  // clear wins preset
         ?   ?   ?       0    1      ?      :   ?   :   0;  // asynch clear

         ?   ?   ?       1    0      ?      :   ?   :   1;  // asynch set

         1   ?   (?0)    1    1      ?      :   ?   :   -;  // ignore falling clock
         1   ?   (1x)    1    1      ?      :   ?   :   -;  // ignore falling clock
         1   *    ?      ?    ?      ?      :   ?   :   -; // ignore data edges

         1   ?   ?     (?1)   ?      ?      :   ?   :   -;  // ignore edges on
         1   ?   ?       ?  (?1)     ?      :   ?   :   -;  //  set and clear

         0   ?   ?       1    1      ?      :   ?   :   -;  //  set and clear

	 ?   ?   ?       1    1      *      :   ?   :   x; // spr 36954 - at any
							   // notifier event,
							   // output 'x'
    endtable

endprimitive

module maxii_dffe ( Q, CLK, ENA, D, CLRN, PRN );
   input D;
   input CLK;
   input CLRN;
   input PRN;
   input ENA;
   output Q;
   
   wire D_ipd;
   wire ENA_ipd;
   wire CLK_ipd;
   wire PRN_ipd;
   wire CLRN_ipd;
   
   buf (D_ipd, D);
   buf (ENA_ipd, ENA);
   buf (CLK_ipd, CLK);
   buf (PRN_ipd, PRN);
   buf (CLRN_ipd, CLRN);
   
   wire   legal;
   reg 	  viol_notifier;
   
   MAXII_PRIM_DFFE ( Q, ENA_ipd, D_ipd, CLK_ipd, CLRN_ipd, PRN_ipd, viol_notifier );
   
   and(legal, ENA_ipd, CLRN_ipd, PRN_ipd);
   specify
      
      specparam TREG = 0;
      specparam TREN = 0;
      specparam TRSU = 0;
      specparam TRH  = 0;
      specparam TRPR = 0;
      specparam TRCL = 0;
      
      $setup  (  D, posedge CLK &&& legal, TRSU, viol_notifier  ) ;
      $hold   (  posedge CLK &&& legal, D, TRH, viol_notifier   ) ;
      $setup  (  ENA, posedge CLK &&& legal, TREN, viol_notifier  ) ;
      $hold   (  posedge CLK &&& legal, ENA, 0, viol_notifier   ) ;
 
      ( negedge CLRN => (Q  +: 1'b0)) = ( TRCL, TRCL) ;
      ( negedge PRN  => (Q  +: 1'b1)) = ( TRPR, TRPR) ;
      ( posedge CLK  => (Q  +: D)) = ( TREG, TREG) ;
      
   endspecify
endmodule     

// ***** maxii_latch

module maxii_latch(D, ENA, PRE, CLR, Q);
   
   input D;
   input ENA, PRE, CLR;
   output Q;
   
   reg 	  q_out;
   
   specify
      $setup (D, posedge ENA, 0) ;
      $hold (negedge ENA, D, 0) ;
      
      (D => Q) = (0, 0);
      (posedge ENA => (Q +: q_out)) = (0, 0);
      (negedge PRE => (Q +: q_out)) = (0, 0);
      (negedge CLR => (Q +: q_out)) = (0, 0);
   endspecify
   
   wire D_in;
   wire ENA_in;
   wire PRE_in;
   wire CLR_in;
   
   buf (D_in, D);
   buf (ENA_in, ENA);
   buf (PRE_in, PRE);
   buf (CLR_in, CLR);
   
   initial
      begin
	 q_out = 1'b0;
      end
   
   always @(D_in or ENA_in or PRE_in or CLR_in)
      begin
	 if (PRE_in == 1'b0)
	    begin
	       // latch being preset, preset is active low
	       q_out = 1'b1;
	    end
	 else if (CLR_in == 1'b0)
	    begin
	       // latch being cleared, clear is active low
	       q_out = 1'b0;
	    end
	      else if (ENA_in == 1'b1)
		 begin
		    // latch is transparent
		    q_out = D_in;
		 end
      end
   
   and (Q, q_out, 1'b1);
   
endmodule

// ***** maxii_mux21

module maxii_mux21 (MO, A, B, S);
   input A, B, S;
   output MO;
   
   wire A_in;
   wire B_in;
   wire S_in;

   buf(A_in, A);
   buf(B_in, B);
   buf(S_in, S);

   wire   tmp_MO;
   
   specify
      (A => MO) = (0, 0);
      (B => MO) = (0, 0);
      (S => MO) = (0, 0);
   endspecify

   assign tmp_MO = (S_in == 1) ? B_in : A_in;
   
   buf (MO, tmp_MO);
endmodule

// ***** maxii_mux41

module maxii_mux41 (MO, IN0, IN1, IN2, IN3, S);
   input IN0;
   input IN1;
   input IN2;
   input IN3;
   input [1:0] S;
   output MO;
   
   wire IN0_in;
   wire IN1_in;
   wire IN2_in;
   wire IN3_in;
   wire S1_in;
   wire S0_in;

   buf(IN0_in, IN0);
   buf(IN1_in, IN1);
   buf(IN2_in, IN2);
   buf(IN3_in, IN3);
   buf(S1_in, S[1]);
   buf(S0_in, S[0]);

   wire   tmp_MO;
   
   specify
      (IN0 => MO) = (0, 0);
      (IN1 => MO) = (0, 0);
      (IN2 => MO) = (0, 0);
      (IN3 => MO) = (0, 0);
      (S[1] => MO) = (0, 0);
      (S[0] => MO) = (0, 0);
   endspecify

   assign tmp_MO = S1_in ? (S0_in ? IN3_in : IN2_in) : (S0_in ? IN1_in : IN0_in);

   buf (MO, tmp_MO);

endmodule

// ***** maxii_and1

module maxii_and1 (Y, IN1);
   input IN1;
   output Y;
   
   specify
      (IN1 => Y) = (0, 0);
   endspecify
   
   buf (Y, IN1);
endmodule

// ***** maxii_and16

module maxii_and16 (Y, IN1);
   input [15:0] IN1;
   output [15:0] Y;
   
   specify
      (IN1 => Y) = (0, 0);
   endspecify
   
   buf (Y[0], IN1[0]);
   buf (Y[1], IN1[1]);
   buf (Y[2], IN1[2]);
   buf (Y[3], IN1[3]);
   buf (Y[4], IN1[4]);
   buf (Y[5], IN1[5]);
   buf (Y[6], IN1[6]);
   buf (Y[7], IN1[7]);
   buf (Y[8], IN1[8]);
   buf (Y[9], IN1[9]);
   buf (Y[10], IN1[10]);
   buf (Y[11], IN1[11]);
   buf (Y[12], IN1[12]);
   buf (Y[13], IN1[13]);
   buf (Y[14], IN1[14]);
   buf (Y[15], IN1[15]);
   
endmodule

// ***** maxii_bmux21

module maxii_bmux21 (MO, A, B, S);
   input [15:0] A, B;
   input 	S;
   output [15:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ***** maxii_b17mux21

module maxii_b17mux21 (MO, A, B, S);
   input [16:0] A, B;
   input 	S;
   output [16:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ***** maxii_nmux21

module maxii_nmux21 (MO, A, B, S);
   input A, B, S; 
   output MO; 
   
   assign MO = (S == 1) ? ~B : ~A; 
   
endmodule

// ***** maxii_b5mux21

module maxii_b5mux21 (MO, A, B, S);
   input [4:0] A, B;
   input       S;
   output [4:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ********** END PRIMITIVE DEFINITIONS **********


//--------------------------------------------------------------------
//
// Module Name : maxii_jtag
//
// Description : MAXII JTAG Verilog Simulation model
//
//--------------------------------------------------------------------

`timescale 1 ps/1 ps
module  maxii_jtag (
    tms, 
    tck,
    tdi, 
    ntrst,
    tdoutap,
    tdouser,
    tdo,
    tmsutap,
    tckutap,
    tdiutap,
    shiftuser,
    clkdruser,
    updateuser,
    runidleuser,
    usr1user);

input tms;
input tck;
input tdi;
input ntrst;
input tdoutap;
input tdouser;

output tdo;
output tmsutap;
output tckutap;
output tdiutap;
output shiftuser;
output clkdruser;
output updateuser;
output runidleuser;
output usr1user;

parameter lpm_type = "maxii_jtag";

endmodule

//--------------------------------------------------------------------
//
// Module Name : maxii_crcblock
//
// Description : MAXII CRCBLOCK Verilog Simulation model
//
//--------------------------------------------------------------------

`timescale 1 ps/1 ps
module  maxii_crcblock (
    clk,
    shiftnld,
// REMTITAN    ldsrc,
    crcerror,
    regout);

input clk;
input shiftnld;
// REMTITAN input ldsrc;

output crcerror;
output regout;

parameter oscillator_divider = 1;
parameter lpm_type = "maxii_crcblock";

endmodule


///////////////////////////////////////////////////////////////////////
//
// Module Name : maxii_asynch_lcell
//

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品国产色综合久久| 欧美不卡123| 激情欧美一区二区| 亚洲欧美在线视频观看| 日韩亚洲欧美一区| 99久久综合国产精品| 麻豆国产精品视频| 亚洲欧美日韩在线| 日韩精品一区在线观看| 色8久久人人97超碰香蕉987| 韩国av一区二区三区在线观看| 亚洲精品伦理在线| 国产日韩av一区二区| 欧美一区二区三区婷婷月色| 91在线porny国产在线看| 极品美女销魂一区二区三区| 亚洲综合免费观看高清完整版| 久久久精品免费观看| 欧美一区二区三区人| 日本韩国欧美一区二区三区| 国产成人丝袜美腿| 日本特黄久久久高潮| 亚洲国产美女搞黄色| 中文av字幕一区| 26uuu国产日韩综合| 欧美人牲a欧美精品| 欧美自拍偷拍午夜视频| 99久久精品国产毛片| 国产激情91久久精品导航| 久久不见久久见免费视频7| 亚洲大片在线观看| 亚洲va韩国va欧美va| 亚洲电影你懂得| 亚洲二区视频在线| 亚洲午夜三级在线| 亚洲精品视频一区二区| 亚洲视频一二三区| 中文字幕欧美一| 国产精品热久久久久夜色精品三区| 久久亚洲一区二区三区四区| 日韩欧美成人激情| 欧美一级xxx| 日韩一区二区高清| 日韩一区二区三区视频在线观看| 制服丝袜av成人在线看| 91精品国产综合久久久久久久 | 精品国产91亚洲一区二区三区婷婷 | 丝袜美腿一区二区三区| 日日骚欧美日韩| 日本视频一区二区三区| 精品写真视频在线观看| 国产麻豆精品在线| 丁香另类激情小说| 91在线免费播放| 在线亚洲高清视频| 制服丝袜成人动漫| 欧美精品一区二区蜜臀亚洲| 精品99一区二区| 国产清纯白嫩初高生在线观看91| 日本一区二区视频在线观看| 亚洲欧洲日韩在线| 亚洲一卡二卡三卡四卡| 日韩av电影一区| 国产乱人伦偷精品视频不卡| 成人免费三级在线| 色8久久精品久久久久久蜜| 欧美日韩精品福利| 精品国产制服丝袜高跟| 国产精品久久久久久户外露出 | 午夜欧美视频在线观看| 久久精品国产亚洲5555| 成熟亚洲日本毛茸茸凸凹| 91老师国产黑色丝袜在线| 欧美色窝79yyyycom| 欧美一区国产二区| 久久久久久久国产精品影院| 亚洲免费观看高清完整版在线 | 国产69精品久久777的优势| 91香蕉国产在线观看软件| 欧美三级日韩在线| 精品久久国产字幕高潮| 一区二区中文字幕在线| 日本系列欧美系列| www.在线成人| 欧美日韩成人综合天天影院| 精品国产污污免费网站入口| 国产精品国产a级| 免费看欧美女人艹b| av福利精品导航| 91精品国产高清一区二区三区| 欧美经典三级视频一区二区三区| 亚洲自拍另类综合| 国产成a人亚洲精品| 在线不卡中文字幕播放| 国产精品久线在线观看| 伦理电影国产精品| 欧美亚洲一区三区| 久久蜜臀中文字幕| 亚洲国产成人高清精品| 国产精品夜夜爽| 91精品国产一区二区三区香蕉| 国产亚洲成aⅴ人片在线观看| 亚洲午夜激情av| 北条麻妃国产九九精品视频| www欧美成人18+| 日韩一区欧美二区| 91福利国产精品| 亚洲国产精品99久久久久久久久| 日韩高清中文字幕一区| 91在线视频在线| 久久蜜臀中文字幕| 日韩不卡在线观看日韩不卡视频| 91捆绑美女网站| 国产欧美日韩亚州综合| 蜜臀av一区二区在线免费观看| 欧洲av在线精品| 亚洲婷婷在线视频| 丁香婷婷综合色啪| 久久久99免费| 久久se精品一区二区| 3d成人动漫网站| 亚洲高清免费视频| 欧美综合在线视频| 亚洲视频免费在线观看| 国产精品一区一区| 精品久久久久久久久久久久包黑料 | 日本中文字幕一区二区视频| 欧美性色欧美a在线播放| 亚洲三级电影全部在线观看高清| 国产91露脸合集magnet | 精品国产a毛片| 麻豆成人免费电影| 日韩视频免费观看高清在线视频| 亚洲sss视频在线视频| 欧美日韩国产高清一区二区三区| 亚洲国产精品久久人人爱| 91国产精品成人| 亚洲电影中文字幕在线观看| 欧美在线不卡一区| 亚洲电影激情视频网站| 欧美美女一区二区三区| 视频在线观看一区| 日韩视频一区在线观看| 美女国产一区二区| 欧美mv和日韩mv国产网站| 开心九九激情九九欧美日韩精美视频电影| 91精品国产综合久久久久久| 青草av.久久免费一区| 欧美大片拔萝卜| 国产福利一区二区三区视频| 国产精品网站导航| 91蜜桃免费观看视频| 一区二区欧美在线观看| 欧美色网一区二区| 久久av资源网| 国产欧美一区二区精品性色超碰 | 日韩精品中文字幕一区二区三区 | 欧美综合久久久| 日韩高清中文字幕一区| 欧美成人激情免费网| 国产精品自拍av| 专区另类欧美日韩| 欧美日韩电影在线播放| 美女视频免费一区| 欧美激情一区二区三区全黄| 色综合久久久久综合体| 青青青爽久久午夜综合久久午夜| 久久日韩粉嫩一区二区三区 | 欧美性色欧美a在线播放| 日本在线不卡视频| 亚洲国产精品二十页| 91福利精品视频| 狠狠狠色丁香婷婷综合久久五月| 日本一区二区视频在线观看| 91久久精品一区二区| 九一久久久久久| 亚洲视频1区2区| 日韩一区二区三区高清免费看看| 国产精品66部| 亚洲国产一区二区在线播放| 久久免费电影网| 欧美日韩在线一区二区| 国产精品一色哟哟哟| 亚洲一级在线观看| 日本一区二区三级电影在线观看 | 一本色道亚洲精品aⅴ| 日韩在线卡一卡二| 国产精品高潮久久久久无| 欧美一级片在线| 97国产精品videossex| 免费成人性网站| 亚洲欧美日韩中文字幕一区二区三区| 欧美一区二区三区在线看| 99久久国产综合精品麻豆| 蜜桃av一区二区在线观看| 亚洲视频香蕉人妖| 久久精品日韩一区二区三区| 9191成人精品久久| 不卡的电影网站| 国产一区二区在线看|