亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdram_control_4port.v

?? DE2 CCD數碼相機源代碼
?? V
?? 第 1 頁 / 共 2 頁
字號:
module Sdram_Control_4Port(
		//	HOST Side
        REF_CLK,
        RESET_N,
		//	FIFO Write Side 1
        WR1_DATA,
		WR1,
		WR1_ADDR,
		WR1_MAX_ADDR,
		WR1_LENGTH,
		WR1_LOAD,
		WR1_CLK,
		WR1_FULL,
		WR1_USE,
		//	FIFO Write Side 2
        WR2_DATA,
		WR2,
		WR2_ADDR,
		WR2_MAX_ADDR,
		WR2_LENGTH,
		WR2_LOAD,
		WR2_CLK,
		WR2_FULL,
		WR2_USE,
		//	FIFO Read Side 1
        RD1_DATA,
		RD1,
		RD1_ADDR,
		RD1_MAX_ADDR,
		RD1_LENGTH,
		RD1_LOAD,	
		RD1_CLK,
		RD1_EMPTY,
		RD1_USE,
		//	FIFO Read Side 2
        RD2_DATA,
		RD2,
		RD2_ADDR,
		RD2_MAX_ADDR,
		RD2_LENGTH,
		RD2_LOAD,
		RD2_CLK,
		RD2_EMPTY,
		RD2_USE,
		//	SDRAM Side
        SA,
        BA,
        CS_N,
        CKE,
        RAS_N,
        CAS_N,
        WE_N,
        DQ,
        DQM,
		SDR_CLK
        );


`include        "Sdram_Params.h"
//	HOST Side
input                           REF_CLK;                //System Clock
input                           RESET_N;                //System Reset
//	FIFO Write Side 1
input   [`DSIZE-1:0]            WR1_DATA;               //Data input
input							WR1;					//Write Request
input	[`ASIZE-1:0]			WR1_ADDR;				//Write start address
input	[`ASIZE-1:0]			WR1_MAX_ADDR;			//Write max address
input	[8:0]					WR1_LENGTH;				//Write length
input							WR1_LOAD;				//Write register load & fifo clear
input							WR1_CLK;				//Write fifo clock
output							WR1_FULL;				//Write fifo full
output	[8:0]					WR1_USE;				//Write fifo usedw
//	FIFO Write Side 2
input   [`DSIZE-1:0]            WR2_DATA;               //Data input
input							WR2;					//Write Request
input	[`ASIZE-1:0]			WR2_ADDR;				//Write start address
input	[`ASIZE-1:0]			WR2_MAX_ADDR;			//Write max address
input	[8:0]					WR2_LENGTH;				//Write length
input							WR2_LOAD;				//Write register load & fifo clear
input							WR2_CLK;				//Write fifo clock
output							WR2_FULL;				//Write fifo full
output	[8:0]					WR2_USE;				//Write fifo usedw
//	FIFO Read Side 1
output  [`DSIZE-1:0]            RD1_DATA;               //Data output
input							RD1;					//Read Request
input	[`ASIZE-1:0]			RD1_ADDR;				//Read start address
input	[`ASIZE-1:0]			RD1_MAX_ADDR;			//Read max address
input	[8:0]					RD1_LENGTH;				//Read length
input							RD1_LOAD;				//Read register load & fifo clear
input							RD1_CLK;				//Read fifo clock
output							RD1_EMPTY;				//Read fifo empty
output	[8:0]					RD1_USE;				//Read fifo usedw
//	FIFO Read Side 2
output  [`DSIZE-1:0]            RD2_DATA;               //Data output
input							RD2;					//Read Request
input	[`ASIZE-1:0]			RD2_ADDR;				//Read start address
input	[`ASIZE-1:0]			RD2_MAX_ADDR;			//Read max address
input	[8:0]					RD2_LENGTH;				//Read length
input							RD2_LOAD;				//Read register load & fifo clear
input							RD2_CLK;				//Read fifo clock
output							RD2_EMPTY;				//Read fifo empty
output	[8:0]					RD2_USE;				//Read fifo usedw
//	SDRAM Side
output  [11:0]                  SA;                     //SDRAM address output
output  [1:0]                   BA;                     //SDRAM bank address
output  [1:0]                   CS_N;                   //SDRAM Chip Selects
output                          CKE;                    //SDRAM clock enable
output                          RAS_N;                  //SDRAM Row address Strobe
output                          CAS_N;                  //SDRAM Column address Strobe
output                          WE_N;                   //SDRAM write enable
inout   [`DSIZE-1:0]            DQ;                     //SDRAM data bus
output  [`DSIZE/8-1:0]          DQM;                    //SDRAM data mask lines
output							SDR_CLK;				//SDRAM clock
//	Internal Registers/Wires
//	Controller
reg		[`ASIZE-1:0]			mADDR;					//Internal address
reg		[8:0]					mLENGTH;				//Internal length
reg		[`ASIZE-1:0]			rWR1_ADDR;				//Register write address				
reg		[`ASIZE-1:0]			rWR1_MAX_ADDR;			//Register max write address				
reg		[8:0]					rWR1_LENGTH;			//Register write length
reg		[`ASIZE-1:0]			rWR2_ADDR;				//Register write address				
reg		[`ASIZE-1:0]			rWR2_MAX_ADDR;			//Register max write address				
reg		[8:0]					rWR2_LENGTH;			//Register write length
reg		[`ASIZE-1:0]			rRD1_ADDR;				//Register read address
reg		[`ASIZE-1:0]			rRD1_MAX_ADDR;			//Register max read address
reg		[8:0]					rRD1_LENGTH;			//Register read length
reg		[`ASIZE-1:0]			rRD2_ADDR;				//Register read address
reg		[`ASIZE-1:0]			rRD2_MAX_ADDR;			//Register max read address
reg		[8:0]					rRD2_LENGTH;			//Register read length
reg		[1:0]					WR_MASK;				//Write port active mask
reg		[1:0]					RD_MASK;				//Read port active mask
reg								mWR_DONE;				//Flag write done, 1 pulse SDR_CLK
reg								mRD_DONE;				//Flag read done, 1 pulse SDR_CLK
reg								mWR,Pre_WR;				//Internal WR edge capture
reg								mRD,Pre_RD;				//Internal RD edge capture
reg 	[9:0] 					ST;						//Controller status
reg		[1:0] 					CMD;					//Controller command
reg								PM_STOP;				//Flag page mode stop
reg								PM_DONE;				//Flag page mode done
reg								Read;					//Flag read active
reg								Write;					//Flag write active
reg	    [`DSIZE-1:0]           	mDATAOUT;               //Controller Data output
wire    [`DSIZE-1:0]           	mDATAIN;                //Controller Data input
wire    [`DSIZE-1:0]           	mDATAIN1;                //Controller Data input 1
wire    [`DSIZE-1:0]           	mDATAIN2;                //Controller Data input 2
wire                          	CMDACK;                 //Controller command acknowledgement
//	DRAM Control
reg  	[`DSIZE/8-1:0]          DQM;                    //SDRAM data mask lines
reg     [11:0]                  SA;                     //SDRAM address output
reg     [1:0]                   BA;                     //SDRAM bank address
reg     [1:0]                   CS_N;                   //SDRAM Chip Selects
reg                             CKE;                    //SDRAM clock enable
reg                             RAS_N;                  //SDRAM Row address Strobe
reg                             CAS_N;                  //SDRAM Column address Strobe
reg                             WE_N;                   //SDRAM write enable
wire    [`DSIZE-1:0]            DQOUT;					//SDRAM data out link
wire  	[`DSIZE/8-1:0]          IDQM;                   //SDRAM data mask lines
wire    [11:0]                  ISA;                    //SDRAM address output
wire    [1:0]                   IBA;                    //SDRAM bank address
wire    [1:0]                   ICS_N;                  //SDRAM Chip Selects
wire                            ICKE;                   //SDRAM clock enable
wire                            IRAS_N;                 //SDRAM Row address Strobe
wire                            ICAS_N;                 //SDRAM Column address Strobe
wire                            IWE_N;                  //SDRAM write enable
//	FIFO Control
reg								OUT_VALID;				//Output data request to read side fifo
reg								IN_REQ;					//Input	data request to write side fifo
wire	[8:0]					write_side_fifo_rusedw1;
wire	[8:0]					read_side_fifo_wusedw1;
wire	[8:0]					write_side_fifo_rusedw2;
wire	[8:0]					read_side_fifo_wusedw2;
//	DRAM Internal Control
wire    [`ASIZE-1:0]            saddr;
wire                            load_mode;
wire                            nop;
wire                            reada;
wire                            writea;
wire                            refresh;
wire                            precharge;
wire                            oe;
wire							ref_ack;
wire							ref_req;
wire							init_req;
wire							cm_ack;
wire							active;
wire                            CLK;


Sdram_PLL sdram_pll1	(
				.inclk0(REF_CLK),
				.c0(CLK),
				.c1(SDR_CLK)
				);

control_interface control1 (
                .CLK(CLK),
                .RESET_N(RESET_N),
                .CMD(CMD),
                .ADDR(mADDR),
                .REF_ACK(ref_ack),
                .CM_ACK(cm_ack),
                .NOP(nop),
                .READA(reada),
                .WRITEA(writea),
                .REFRESH(refresh),
                .PRECHARGE(precharge),
                .LOAD_MODE(load_mode),
                .SADDR(saddr),
                .REF_REQ(ref_req),
				.INIT_REQ(init_req),
                .CMD_ACK(CMDACK)
                );

command command1(
                .CLK(CLK),
                .RESET_N(RESET_N),
                .SADDR(saddr),
                .NOP(nop),
                .READA(reada),
                .WRITEA(writea),
                .REFRESH(refresh),
				.LOAD_MODE(load_mode),
                .PRECHARGE(precharge),
                .REF_REQ(ref_req),
				.INIT_REQ(init_req),
                .REF_ACK(ref_ack),
                .CM_ACK(cm_ack),
                .OE(oe),
				.PM_STOP(PM_STOP),
				.PM_DONE(PM_DONE),
                .SA(ISA),
                .BA(IBA),
                .CS_N(ICS_N),
                .CKE(ICKE),
                .RAS_N(IRAS_N),
                .CAS_N(ICAS_N),
                .WE_N(IWE_N)
                );
                
sdr_data_path data_path1(
                .CLK(CLK),
                .RESET_N(RESET_N),
                .DATAIN(mDATAIN),
                .DM(2'b00),
                .DQOUT(DQOUT),
                .DQM(IDQM)
                );

Sdram_FIFO 	write_fifo1(
				.data(WR1_DATA),
				.wrreq(WR1),
				.wrclk(WR1_CLK),
				.aclr(WR1_LOAD),
				.rdreq(IN_REQ&WR_MASK[0]),
				.rdclk(CLK),
				.q(mDATAIN1),
				.wrfull(WR1_FULL),
				.wrusedw(WR1_USE),
				.rdusedw(write_side_fifo_rusedw1)
				);

Sdram_FIFO 	write_fifo2(
				.data(WR2_DATA),
				.wrreq(WR2),
				.wrclk(WR2_CLK),
				.aclr(WR2_LOAD),
				.rdreq(IN_REQ&WR_MASK[1]),
				.rdclk(CLK),
				.q(mDATAIN2),
				.wrfull(WR2_FULL),
				.wrusedw(WR2_USE),
				.rdusedw(write_side_fifo_rusedw2)
				);
				
assign	mDATAIN	=	(WR_MASK[0])	?	mDATAIN1	:
										mDATAIN2	;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
26uuu精品一区二区| 91精品福利在线| 国产日韩欧美a| 99热精品一区二区| 国产精品久久影院| 大胆欧美人体老妇| 亚洲欧美日韩一区| 欧美一区日韩一区| 国产精品白丝av| 亚洲另类一区二区| 欧美精品九九99久久| 激情久久五月天| 日本一区二区三区免费乱视频| 成人av免费网站| 一卡二卡三卡日韩欧美| 亚洲精品在线网站| 99久久精品久久久久久清纯| 一区二区三区久久| 国产亚洲精品福利| 精品久久人人做人人爽| 日本电影欧美片| 国产一区二区视频在线| 亚洲欧洲av色图| 欧美绝品在线观看成人午夜影视| 国产一区二区三区四区在线观看| 亚洲三级免费观看| 久久久蜜桃精品| 欧洲国内综合视频| 99精品视频在线播放观看| 美女免费视频一区| 亚洲大片精品永久免费| 亚洲久本草在线中文字幕| 久久一区二区视频| 精品美女在线观看| 4438x成人网最大色成网站| 不卡电影一区二区三区| 国产福利不卡视频| 国产精品一二三四五| 国产美女视频91| 国产在线精品一区二区| 国产精品亚洲视频| 成人avav在线| 91麻豆国产香蕉久久精品| 91丝袜国产在线播放| av电影一区二区| 欧美三区免费完整视频在线观看| 91黄视频在线观看| 欧美一级一区二区| 久久精品人人做人人综合 | 亚洲国产日产av| 亚洲精品亚洲人成人网在线播放| 亚洲欧洲精品一区二区三区| 婷婷六月综合亚洲| 精品一区二区国语对白| proumb性欧美在线观看| 欧美丰满美乳xxx高潮www| 26uuu亚洲| 午夜精品一区二区三区免费视频| 视频一区视频二区中文字幕| 国产一区二区在线免费观看| av动漫一区二区| 亚洲国产精品二十页| 偷拍一区二区三区| 色婷婷国产精品久久包臀| 久久噜噜亚洲综合| 午夜精彩视频在线观看不卡| 国产精品一区二区在线观看不卡| 99久久国产免费看| 欧美高清激情brazzers| 国产精品高潮久久久久无| 精品一区二区三区在线视频| 91久久国产综合久久| 久久久久久久电影| 极品少妇xxxx精品少妇偷拍| 欧美日韩精品福利| 午夜精品福利一区二区三区av| 不卡的电影网站| 国产精品无遮挡| 91天堂素人约啪| 最新日韩av在线| 91精品国产入口| 精品一区二区三区香蕉蜜桃| 欧美一级日韩一级| 国产麻豆精品theporn| 久久久噜噜噜久噜久久综合| 免费高清成人在线| 久久综合国产精品| 国产麻豆欧美日韩一区| 亚洲欧美日韩国产另类专区| 欧美精品色综合| 激情图区综合网| 国产精品青草综合久久久久99| 国产高清不卡一区二区| 国产精品家庭影院| 色综合久久中文字幕| 免费成人小视频| 亚洲视频免费看| 日韩视频在线观看一区二区| 国产九色精品成人porny| 亚洲精品免费看| 日韩三区在线观看| 97久久超碰国产精品电影| 日本va欧美va精品| 亚洲欧美国产77777| 精品动漫一区二区三区在线观看| 91美女在线观看| 日本不卡不码高清免费观看 | 7777精品伊人久久久大香线蕉| 91亚洲永久精品| 国产麻豆视频一区二区| 性做久久久久久免费观看| 国产精品久久久久久一区二区三区| 欧美肥妇bbw| 欧美做爰猛烈大尺度电影无法无天| 日韩精品久久久久久| 一区二区三区在线免费播放 | 美女看a上一区| 裸体健美xxxx欧美裸体表演| 成人午夜av电影| 激情av综合网| 精品在线播放免费| 国内精品免费在线观看| 麻豆成人久久精品二区三区红 | 欧美日韩精品一区视频| 日韩一级二级三级| 久久品道一品道久久精品| 欧美精品一区二区高清在线观看| 欧美一区二区三区日韩视频| 欧美成人三级在线| 精品久久国产老人久久综合| 中文一区在线播放| 一区二区中文字幕在线| 午夜视频一区在线观看| 裸体一区二区三区| 成人综合婷婷国产精品久久蜜臀 | 美女在线一区二区| 波波电影院一区二区三区| 欧美日韩国产一级片| 久久精品视频在线看| 午夜电影一区二区| 国产乱码精品一区二区三区五月婷| 国内成+人亚洲+欧美+综合在线| 本田岬高潮一区二区三区| 欧美视频一区二区在线观看| 亚洲综合图片区| 亚洲色图在线视频| 丝袜美腿亚洲色图| 色综合久久久久网| 久久久久久久久97黄色工厂| 无码av免费一区二区三区试看| 国产成人夜色高潮福利影视| 精品乱人伦一区二区三区| 亚洲成人资源网| 欧美午夜理伦三级在线观看| 国产欧美精品在线观看| 久久99精品国产麻豆婷婷洗澡| 欧洲视频一区二区| 亚洲一区二区三区在线看| 色综合天天视频在线观看| 国产精品久久久久久久岛一牛影视| 首页欧美精品中文字幕| 宅男在线国产精品| 日韩黄色小视频| 日韩欧美精品在线| 国产一区91精品张津瑜| 亚洲精品ww久久久久久p站 | 欧美日韩在线综合| 欧美性猛片xxxx免费看久爱| 国产日韩欧美精品电影三级在线| 午夜久久电影网| 欧美日韩在线三区| 日韩 欧美一区二区三区| 一道本成人在线| 日本成人在线不卡视频| 国产精品三级av| 色94色欧美sute亚洲13| 日韩av一区二| 亚洲三级小视频| 91精品国产全国免费观看| 国产激情视频一区二区在线观看| 亚洲免费观看高清| 日韩精品一区二区三区中文精品| 国产大陆精品国产| 日本特黄久久久高潮| **欧美大码日韩| 久久精品这里都是精品| 欧美日韩一区二区欧美激情| 国产黑丝在线一区二区三区| 久久精品噜噜噜成人av农村| 亚洲码国产岛国毛片在线| 久久亚区不卡日本| 久久久久久久网| 日韩视频在线永久播放| 99re热这里只有精品免费视频| 岛国一区二区在线观看| 国内一区二区在线| 久草这里只有精品视频| 久久99精品国产麻豆婷婷洗澡| 蜜臀a∨国产成人精品| 丝袜亚洲精品中文字幕一区|