亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? tryfunct.map.rpt

?? verilog hdl經典例程
?? RPT
?? 第 1 頁 / 共 3 頁
字號:
Analysis & Synthesis report for tryfunct
Sat May 16 20:23:17 2009
Quartus II Version 8.0 Build 231 07/10/2008 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. Analysis & Synthesis DSP Block Usage Summary
  8. Registers Removed During Synthesis
  9. General Register Statistics
 10. Multiplexer Restructuring Statistics (Restructuring Performed)
 11. Parameter Settings for Inferred Entity Instance: lpm_mult:Mult0
 12. Parameter Settings for Inferred Entity Instance: lpm_mult:Mult1
 13. Parameter Settings for Inferred Entity Instance: lpm_mult:Mult2
 14. Parameter Settings for Inferred Entity Instance: lpm_divide:Div0
 15. lpm_mult Parameter Settings by Entity Instance
 16. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2008 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                  ;
+-------------------------------+-----------------------------------------------+
; Analysis & Synthesis Status   ; Successful - Sat May 16 20:23:17 2009         ;
; Quartus II Version            ; 8.0 Build 231 07/10/2008 SP 1 SJ Full Version ;
; Revision Name                 ; tryfunct                                      ;
; Top-level Entity Name         ; tryfunct                                      ;
; Family                        ; Stratix II                                    ;
; Logic utilization             ; N/A                                           ;
;     Combinational ALUTs       ; 716                                           ;
;     Dedicated logic registers ; 31                                            ;
; Total registers               ; 31                                            ;
; Total pins                    ; 38                                            ;
; Total virtual pins            ; 0                                             ;
; Total block memory bits       ; 0                                             ;
; DSP block 9-bit elements      ; 24                                            ;
; Total PLLs                    ; 0                                             ;
; Total DLLs                    ; 0                                             ;
+-------------------------------+-----------------------------------------------+


+--------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                          ;
+--------------------------------------------------------------+--------------------+--------------------+
; Option                                                       ; Setting            ; Default Value      ;
+--------------------------------------------------------------+--------------------+--------------------+
; Top-level entity name                                        ; tryfunct           ; tryfunct           ;
; Family name                                                  ; Stratix II         ; Stratix II         ;
; Use Generated Physical Constraints File                      ; Off                ;                    ;
; Use smart compilation                                        ; Off                ; Off                ;
; Maximum processors allowed for parallel compilation          ; 1                  ; 1                  ;
; Restructure Multiplexers                                     ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                          ; Off                ; Off                ;
; Preserve fewer node names                                    ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                    ; Off                ; Off                ;
; Verilog Version                                              ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                 ; VHDL93             ; VHDL93             ;
; State Machine Processing                                     ; Auto               ; Auto               ;
; Safe State Machine                                           ; Off                ; Off                ;
; Extract Verilog State Machines                               ; On                 ; On                 ;
; Extract VHDL State Machines                                  ; On                 ; On                 ;
; Ignore Verilog initial constructs                            ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                   ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops               ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                      ; On                 ; On                 ;
; Parallel Synthesis                                           ; Off                ; Off                ;
; DSP Block Balancing                                          ; Auto               ; Auto               ;
; NOT Gate Push-Back                                           ; On                 ; On                 ;
; Power-Up Don't Care                                          ; On                 ; On                 ;
; Remove Redundant Logic Cells                                 ; Off                ; Off                ;
; Remove Duplicate Registers                                   ; On                 ; On                 ;
; Ignore CARRY Buffers                                         ; Off                ; Off                ;
; Ignore CASCADE Buffers                                       ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                        ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                    ; Off                ; Off                ;
; Ignore LCELL Buffers                                         ; Off                ; Off                ;
; Ignore SOFT Buffers                                          ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                               ; Off                ; Off                ;
; Optimization Technique                                       ; Balanced           ; Balanced           ;
; Carry Chain Length                                           ; 70                 ; 70                 ;
; Auto Carry Chains                                            ; On                 ; On                 ;
; Auto Open-Drain Pins                                         ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                        ; Off                ; Off                ;
; Perform gate-level register retiming                         ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax       ; On                 ; On                 ;
; Auto ROM Replacement                                         ; On                 ; On                 ;
; Auto RAM Replacement                                         ; On                 ; On                 ;
; Auto DSP Block Replacement                                   ; On                 ; On                 ;
; Auto Shift Register Replacement                              ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                ; On                 ; On                 ;
; Strict RAM Replacement                                       ; Off                ; Off                ;
; Allow Synchronous Control Signals                            ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                       ; Off                ; Off                ;
; Auto RAM Block Balancing                                     ; On                 ; On                 ;
; Auto RAM to Logic Cell Conversion                            ; Off                ; Off                ;
; Auto Resource Sharing                                        ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                           ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                           ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                ; Off                ; Off                ;
; Ignore translate_off and synthesis_off directives            ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report           ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                           ; Off                ; Off                ;
; Synchronization Register Chain Length                        ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                 ; Normal compilation ; Normal compilation ;
; HDL message level                                            ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages              ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report     ; 100                ; 100                ;
; Number of Inverted Registers Reported in Synthesis Report    ; 100                ; 100                ;
; Clock MUX Protection                                         ; On                 ; On                 ;
; Block Design Naming                                          ; Auto               ; Auto               ;
; SDC constraint protection                                    ; Off                ; Off                ;
; Synthesis Effort                                             ; Auto               ; Auto               ;
; Shift Register Replacement - Allow Asynchronous Clear Signal ; On                 ; On                 ;
+--------------------------------------------------------------+--------------------+--------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                               ;
+----------------------------------+-----------------+------------------------------+------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type                    ; File Name with Absolute Path                                     ;
+----------------------------------+-----------------+------------------------------+------------------------------------------------------------------+
; tryfunct.v                       ; yes             ; User Verilog HDL File        ; E:/lab/tryfunct/tryfunct.v                                       ;
; lpm_mult.tdf                     ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/lpm_mult.tdf        ;
; aglobal80.inc                    ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/aglobal80.inc       ;
; lpm_add_sub.inc                  ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/lpm_add_sub.inc     ;
; multcore.inc                     ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/multcore.inc        ;
; bypassff.inc                     ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/bypassff.inc        ;
; altshift.inc                     ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/altshift.inc        ;
; db/mult_d211.tdf                 ; yes             ; Auto-Generated Megafunction  ; E:/lab/tryfunct/db/mult_d211.tdf                                 ;
; db/mult_pu01.tdf                 ; yes             ; Auto-Generated Megafunction  ; E:/lab/tryfunct/db/mult_pu01.tdf                                 ;
; lpm_divide.tdf                   ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/lpm_divide.tdf      ;
; abs_divider.inc                  ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/abs_divider.inc     ;
; sign_div_unsign.inc              ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/sign_div_unsign.inc ;
; db/lpm_divide_hfm.tdf            ; yes             ; Auto-Generated Megafunction  ; E:/lab/tryfunct/db/lpm_divide_hfm.tdf                            ;
; db/sign_div_unsign_plh.tdf       ; yes             ; Auto-Generated Megafunction  ; E:/lab/tryfunct/db/sign_div_unsign_plh.tdf                       ;
; db/alt_u_div_m3f.tdf             ; yes             ; Auto-Generated Megafunction  ; E:/lab/tryfunct/db/alt_u_div_m3f.tdf                             ;
+----------------------------------+-----------------+------------------------------+------------------------------------------------------------------+


+-------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary           ;
+-----------------------------------------------+-------+
; Resource                                      ; Usage ;
+-----------------------------------------------+-------+
; Estimated ALUTs Used                          ; 716   ;
; Dedicated logic registers                     ; 31    ;
;                                               ;       ;
; Estimated ALUTs Unavailable                   ; 157   ;
;                                               ;       ;
; Total combinational functions                 ; 716   ;
; Combinational ALUT usage by number of inputs  ;       ;
;     -- 7 input functions                      ; 0     ;
;     -- 6 input functions                      ; 2     ;
;     -- 5 input functions                      ; 287   ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品99久久久久久久女警 | 日韩欧美国产成人一区二区| 国产乱子伦一区二区三区国色天香| 亚洲欧美日韩在线播放| 精品国产免费视频| 欧美无人高清视频在线观看| 成人在线综合网| 麻豆精品久久精品色综合| 一区二区三区精品在线观看| 久久久三级国产网站| 欧美一区二区视频在线观看| 91捆绑美女网站| 国产精品亚洲一区二区三区在线| 日本欧美大码aⅴ在线播放| 亚洲乱码中文字幕| 国产精品久久久久久久久快鸭 | 日韩美女一区二区三区四区| 欧美午夜在线一二页| 91在线视频播放地址| 国产.欧美.日韩| 国内欧美视频一区二区| 美女一区二区视频| 日韩不卡免费视频| 亚州成人在线电影| 精彩视频一区二区| 免费看精品久久片| 日韩高清一区在线| 午夜影院久久久| 亚洲国产精品一区二区尤物区| 亚洲日本护士毛茸茸| 国产精品久久久久7777按摩| 欧美激情中文字幕| 久久蜜臀中文字幕| 久久久久99精品国产片| 久久美女艺术照精彩视频福利播放| 日韩免费高清视频| 精品国产乱子伦一区| 亚洲精品一区二区三区在线观看 | 亚洲视频在线一区观看| 国产精品剧情在线亚洲| 国产精品理伦片| 亚洲特黄一级片| 玉米视频成人免费看| 亚洲综合激情小说| 天天色图综合网| 男男成人高潮片免费网站| 美女精品自拍一二三四| 久久精品av麻豆的观看方式| 激情五月婷婷综合网| 国产精品中文字幕一区二区三区| 国产福利一区二区三区在线视频| 国产精品一区在线观看乱码| 成人黄色片在线观看| 97国产一区二区| 欧美色图激情小说| 91精品免费在线观看| 精品盗摄一区二区三区| 国产亚洲精品资源在线26u| 欧美国产日本韩| 一区二区三区欧美激情| 三级不卡在线观看| 国产伦精品一区二区三区视频青涩| 欧美狂野另类xxxxoooo| 日韩欧美一二三区| 日本一区二区三区久久久久久久久不 | 亚洲一区在线观看免费观看电影高清| 亚洲制服丝袜在线| 久久99久久精品| 国产成人免费高清| 欧美亚洲精品一区| 337p粉嫩大胆色噜噜噜噜亚洲| 国产精品色噜噜| 亚洲成人动漫av| 国产精品一二二区| 欧美日韩在线电影| 久久天堂av综合合色蜜桃网| 亚洲天堂av老司机| 久久国产精品72免费观看| 从欧美一区二区三区| 色狠狠桃花综合| 精品国产91亚洲一区二区三区婷婷| 国产精品拍天天在线| 性做久久久久久免费观看| 国产精品综合视频| 欧美日韩dvd在线观看| 亚洲国产岛国毛片在线| 亚洲亚洲人成综合网络| 福利一区在线观看| 欧美一区二区福利视频| 亚洲女与黑人做爰| 国产成人免费网站| 91精品中文字幕一区二区三区| 国产精品每日更新| 久久99久久99精品免视看婷婷| 在线免费一区三区| 国产女人aaa级久久久级 | 精品国精品自拍自在线| 亚洲人成伊人成综合网小说| 国产一区二区三区在线观看精品| 91国产免费观看| 国产欧美日韩另类一区| 日韩有码一区二区三区| 色欧美片视频在线观看 | 午夜精品久久久久久不卡8050| 国产一区二区导航在线播放| 欧美日韩欧美一区二区| 国产精品高清亚洲| 久久99精品一区二区三区 | 欧美做爰猛烈大尺度电影无法无天| 久久影院视频免费| 日本女优在线视频一区二区| 欧美三级日本三级少妇99| 久久蜜臀精品av| 另类小说综合欧美亚洲| 欧美一区二区三区不卡| 午夜精品久久久久久久蜜桃app| 一本色道久久综合亚洲精品按摩| 亚洲国产cao| 在线免费观看不卡av| 最近中文字幕一区二区三区| 国产成人免费9x9x人网站视频| 26uuu色噜噜精品一区| 久久精品噜噜噜成人av农村| 日韩一级片网址| 琪琪一区二区三区| 欧美一区二区三区的| 日韩主播视频在线| 欧美一区在线视频| 日本麻豆一区二区三区视频| 欧美老女人在线| 免费欧美在线视频| 精品剧情v国产在线观看在线| 日本免费新一区视频| 日韩免费一区二区| 精品夜夜嗨av一区二区三区| 精品区一区二区| 国产精品中文欧美| 国产精品三级av在线播放| 成人av在线资源网| 亚洲女同ⅹxx女同tv| 在线精品视频小说1| 亚洲成a人片在线观看中文| 337p亚洲精品色噜噜噜| 久久精品国产99| 国产日产欧美一区二区视频| 成人av网址在线| 一区二区三区四区五区视频在线观看 | 国产自产v一区二区三区c| 国产校园另类小说区| 懂色一区二区三区免费观看| 国产精品美女久久久久高潮| 色综合亚洲欧洲| 亚洲成人免费av| 欧美成人艳星乳罩| 粉嫩av亚洲一区二区图片| 亚洲欧美精品午睡沙发| 欧美日韩精品欧美日韩精品一| 美女国产一区二区| 中文字幕巨乱亚洲| 91高清在线观看| 麻豆精品新av中文字幕| 国产视频不卡一区| 欧美性大战久久久| 精品一区二区三区久久| 国产精品女主播av| 欧美视频一二三区| 国产精品一区二区视频| 一区二区三区日韩欧美精品| 国产精品久久99| 亚洲a一区二区| 色综合中文字幕| 91美女片黄在线观看| 亚洲bt欧美bt精品| 国产日韩综合av| 在线精品视频免费播放| 精品在线一区二区三区| 国产精品一区二区视频| 日韩美女精品在线| 欧美成人高清电影在线| 99综合电影在线视频| 首页国产丝袜综合| 国产午夜精品久久久久久免费视 | 国产在线视频一区二区三区| 一区二区三区四区中文字幕| 精品美女在线播放| 欧美影视一区在线| 丁香一区二区三区| 日韩影院在线观看| 亚洲视频1区2区| 久久久国产一区二区三区四区小说 | 欧美高清你懂得| 91美女在线视频| 国产精品18久久久久久久久久久久| 亚洲另类在线制服丝袜| 国产三级欧美三级日产三级99| 欧美二区乱c少妇| 色94色欧美sute亚洲线路一久| 国产成人亚洲综合a∨猫咪| 青青草国产精品97视觉盛宴| 一区二区三区在线观看网站|