亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? plj.map.rpt

?? 基于vhdl 的數(shù)字頻率計(jì)的設(shè)計(jì)源程序及工程文件
?? RPT
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
Analysis & Synthesis report for plj
Wed May 20 23:29:08 2009
Quartus II Version 8.1 Build 163 10/28/2008 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. User-Specified and Inferred Latches
  8. Registers Removed During Synthesis
  9. Removed Registers Triggering Further Register Optimizations
 10. General Register Statistics
 11. Source assignments for pilvji:u2|lpm_counter:c0_rtl_0
 12. Source assignments for fen:u1|lpm_counter:\p2:d0[0]_rtl_1
 13. Source assignments for fen:u1|lpm_counter:\p1:cnt[0]_rtl_2
 14. Parameter Settings for Inferred Entity Instance: pilvji:u2|lpm_counter:c0_rtl_0
 15. Parameter Settings for Inferred Entity Instance: fen:u1|lpm_counter:\p2:d0[0]_rtl_1
 16. Parameter Settings for Inferred Entity Instance: fen:u1|lpm_counter:\p1:cnt[0]_rtl_2
 17. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2008 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                           ;
+-----------------------------+------------------------------------------+
; Analysis & Synthesis Status ; Successful - Wed May 20 23:29:08 2009    ;
; Quartus II Version          ; 8.1 Build 163 10/28/2008 SJ Full Version ;
; Revision Name               ; plj                                      ;
; Top-level Entity Name       ; plj                                      ;
; Family                      ; ACEX1K                                   ;
; Total logic elements        ; 251                                      ;
; Total pins                  ; 12                                       ;
; Total memory bits           ; 0                                        ;
; Total PLLs                  ; 0                                        ;
+-----------------------------+------------------------------------------+


+-------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                   ;
+----------------------------------------------------------------+----------------+---------------+
; Option                                                         ; Setting        ; Default Value ;
+----------------------------------------------------------------+----------------+---------------+
; Device                                                         ; EP1K100QC208-3 ;               ;
; Top-level entity name                                          ; plj            ; plj           ;
; Family name                                                    ; ACEX1K         ; Stratix II    ;
; Use Generated Physical Constraints File                        ; Off            ;               ;
; Use smart compilation                                          ; Off            ; Off           ;
; Create Debugging Nodes for IP Cores                            ; Off            ; Off           ;
; Preserve fewer node names                                      ; On             ; On            ;
; Disable OpenCore Plus hardware evaluation                      ; Off            ; Off           ;
; Verilog Version                                                ; Verilog_2001   ; Verilog_2001  ;
; VHDL Version                                                   ; VHDL93         ; VHDL93        ;
; State Machine Processing                                       ; Auto           ; Auto          ;
; Safe State Machine                                             ; Off            ; Off           ;
; Extract Verilog State Machines                                 ; On             ; On            ;
; Extract VHDL State Machines                                    ; On             ; On            ;
; Ignore Verilog initial constructs                              ; Off            ; Off           ;
; Iteration limit for constant Verilog loops                     ; 5000           ; 5000          ;
; Iteration limit for non-constant Verilog loops                 ; 250            ; 250           ;
; Add Pass-Through Logic to Inferred RAMs                        ; On             ; On            ;
; Parallel Synthesis                                             ; Off            ; Off           ;
; NOT Gate Push-Back                                             ; On             ; On            ;
; Power-Up Don't Care                                            ; On             ; On            ;
; Remove Redundant Logic Cells                                   ; Off            ; Off           ;
; Remove Duplicate Registers                                     ; On             ; On            ;
; Ignore CARRY Buffers                                           ; Off            ; Off           ;
; Ignore CASCADE Buffers                                         ; Off            ; Off           ;
; Ignore GLOBAL Buffers                                          ; Off            ; Off           ;
; Ignore ROW GLOBAL Buffers                                      ; Off            ; Off           ;
; Ignore LCELL Buffers                                           ; Off            ; Off           ;
; Ignore SOFT Buffers                                            ; On             ; On            ;
; Limit AHDL Integers to 32 Bits                                 ; Off            ; Off           ;
; Auto Implement in ROM                                          ; Off            ; Off           ;
; Optimization Technique                                         ; Area           ; Area          ;
; Carry Chain Length                                             ; 32             ; 32            ;
; Cascade Chain Length                                           ; 2              ; 2             ;
; Auto Carry Chains                                              ; On             ; On            ;
; Auto Open-Drain Pins                                           ; On             ; On            ;
; Auto ROM Replacement                                           ; On             ; On            ;
; Auto RAM Replacement                                           ; On             ; On            ;
; Auto Clock Enable Replacement                                  ; On             ; On            ;
; Strict RAM Replacement                                         ; Off            ; Off           ;
; Auto Resource Sharing                                          ; Off            ; Off           ;
; Allow Any RAM Size For Recognition                             ; Off            ; Off           ;
; Allow Any ROM Size For Recognition                             ; Off            ; Off           ;
; Use LogicLock Constraints during Resource Balancing            ; On             ; On            ;
; Ignore translate_off and synthesis_off directives              ; Off            ; Off           ;
; Show Parameter Settings Tables in Synthesis Report             ; On             ; On            ;
; HDL message level                                              ; Level2         ; Level2        ;
; Suppress Register Optimization Related Messages                ; Off            ; Off           ;
; Number of Removed Registers Reported in Synthesis Report       ; 100            ; 100           ;
; Number of Inverted Registers Reported in Synthesis Report      ; 100            ; 100           ;
; Block Design Naming                                            ; Auto           ; Auto          ;
; Synthesis Effort                                               ; Auto           ; Auto          ;
; Allows Asynchronous Clear Usage For Shift Register Replacement ; On             ; On            ;
; Analysis & Synthesis Message Level                             ; Medium         ; Medium        ;
+----------------------------------------------------------------+----------------+---------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                              ;
+----------------------------------+-----------------+-----------------+------------------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type       ; File Name with Absolute Path                                                 ;
+----------------------------------+-----------------+-----------------+------------------------------------------------------------------------------+
; plj.vhd                          ; yes             ; User VHDL File  ; D:/學(xué)習(xí)資料/eda/plj6/plj.vhd                                                 ;
; lpm_counter.tdf                  ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/lpm_counter.tdf         ;
; lpm_constant.inc                 ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/lpm_constant.inc        ;
; lpm_decode.inc                   ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/lpm_decode.inc          ;
; lpm_add_sub.inc                  ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/lpm_add_sub.inc         ;
; cmpconst.inc                     ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/cmpconst.inc            ;
; lpm_compare.inc                  ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/lpm_compare.inc         ;
; lpm_counter.inc                  ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/lpm_counter.inc         ;
; dffeea.inc                       ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/dffeea.inc              ;
; alt_synch_counter.inc            ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/alt_synch_counter.inc   ;
; alt_synch_counter_f.inc          ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/alt_synch_counter_f.inc ;
; alt_counter_f10ke.inc            ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/alt_counter_f10ke.inc   ;
; alt_counter_stratix.inc          ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/alt_counter_stratix.inc ;
; aglobal81.inc                    ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/aglobal81.inc           ;
; alt_counter_f10ke.tdf            ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/alt_counter_f10ke.tdf   ;
; flex10ke_lcell.inc               ; yes             ; Megafunction    ; e:/software/quartus2/quartus/libraries/megafunctions/flex10ke_lcell.inc      ;
+----------------------------------+-----------------+-----------------+------------------------------------------------------------------------------+


?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品一区二区三区在线观看| 国产精品久久久久四虎| 亚洲图片一区二区| 色婷婷综合久久久久中文一区二区| 国产蜜臀av在线一区二区三区| 韩国理伦片一区二区三区在线播放| 欧美一区二区三区在线观看| 成人免费在线视频观看| 白白色 亚洲乱淫| 国产精品天天看| 成人免费毛片app| 综合精品久久久| 91在线视频播放地址| 国产精品初高中害羞小美女文| 成人一区二区三区中文字幕| 亚洲国产精品激情在线观看| 国产99久久精品| 中文字幕一区二区三区四区不卡 | 日韩美女视频一区| 99久久99久久综合| 最新成人av在线| 在线观看日韩电影| 亚洲成av人影院| 日韩一级黄色大片| 久久黄色级2电影| 2017欧美狠狠色| 国产白丝网站精品污在线入口| 国产精品久久久爽爽爽麻豆色哟哟| 99免费精品在线观看| 亚洲激情一二三区| 欧美精品色综合| 另类欧美日韩国产在线| 久久色在线观看| 9i在线看片成人免费| 一区二区免费看| 日韩免费视频线观看| 高清不卡一区二区在线| 亚洲色欲色欲www| 欧美人体做爰大胆视频| 久久99久久精品欧美| 国产午夜精品一区二区三区嫩草 | 一区二区三区毛片| 欧美二区乱c少妇| 国产精品综合久久| 中文字幕一区二区三区在线不卡| 欧美在线观看视频一区二区| 性做久久久久久免费观看欧美| 日韩免费视频一区| 成人黄色大片在线观看| 亚洲自拍另类综合| 欧美精品一区二区三区一线天视频 | 亚洲欧洲精品一区二区三区不卡| 日韩在线播放一区二区| 在线日韩国产精品| 美日韩一级片在线观看| 久久影院午夜片一区| 91网页版在线| 蜜桃av噜噜一区二区三区小说| 国产色产综合色产在线视频| 欧美午夜一区二区| 国产一区二区三区四区五区美女 | 日韩美女精品在线| 欧美一区日韩一区| 99麻豆久久久国产精品免费 | 成人性生交大片免费看中文网站| 亚洲一区视频在线观看视频| 精品久久久久一区二区国产| 91丨九色porny丨蝌蚪| 日韩成人一级大片| 中文欧美字幕免费| 69av一区二区三区| 成人激情黄色小说| 男人的j进女人的j一区| 国产精品久久三| 日韩一区二区影院| 色偷偷久久人人79超碰人人澡| 久久爱另类一区二区小说| 亚洲品质自拍视频网站| 久久一区二区三区国产精品| 欧亚洲嫩模精品一区三区| 国产精品乡下勾搭老头1| 亚洲成人tv网| 一色桃子久久精品亚洲| 精品国产一区二区在线观看| 在线欧美日韩国产| 国产成a人亚洲| 蜜桃在线一区二区三区| 亚洲一区二区三区国产| 欧美激情在线看| 日韩精品自拍偷拍| 欧美性大战久久久久久久蜜臀| 国产suv精品一区二区6| 麻豆91免费看| 亚洲v日本v欧美v久久精品| 中文字幕在线观看不卡视频| 欧美mv日韩mv| 欧美一区二区视频在线观看2020 | 中文字幕不卡的av| 日韩亚洲欧美成人一区| 欧美视频一区二区三区四区 | 2024国产精品| 激情五月婷婷综合网| 99精品黄色片免费大全| 精品久久久久久久人人人人传媒| 亚洲精品你懂的| av成人老司机| 国产欧美一区在线| 美国毛片一区二区| 777色狠狠一区二区三区| 亚洲精品国产第一综合99久久 | 色老汉av一区二区三区| 精品国产乱码久久久久久影片| 日韩成人免费电影| 在线国产亚洲欧美| 国产精品天美传媒沈樵| 国产精品亚洲一区二区三区在线| 国产喂奶挤奶一区二区三区| 国产美女在线精品| 国产精品久久毛片| 美洲天堂一区二卡三卡四卡视频 | 亚洲日本在线观看| 国产福利不卡视频| 亚洲最大色网站| 亚洲柠檬福利资源导航| 一区二区三区精品视频在线| 日韩欧美一区二区不卡| 欧美精品 国产精品| 欧美性受xxxx黑人xyx性爽| 91麻豆免费视频| 色综合久久久久久久久久久| 9人人澡人人爽人人精品| av午夜一区麻豆| 99九九99九九九视频精品| av电影在线观看不卡| 91农村精品一区二区在线| 99精品视频中文字幕| 91视频你懂的| 在线观看不卡视频| 欧美日韩国产区一| 在线电影欧美成精品| 51久久夜色精品国产麻豆| 欧美一级高清片在线观看| 日韩视频一区二区在线观看| 欧美成人在线直播| 久久久91精品国产一区二区三区| 国产午夜精品在线观看| 国产精品区一区二区三| 中文字幕永久在线不卡| 一区二区三区欧美在线观看| 亚洲一区二区三区中文字幕在线 | 一区二区三区在线观看网站| 一区二区三区成人| 亚洲成人福利片| 卡一卡二国产精品| 国产999精品久久久久久绿帽| 99久久精品免费看| 欧美色图第一页| 欧美电影免费提供在线观看| 久久日韩精品一区二区五区| 中文字幕一区二区视频| 一区二区三区欧美视频| 日本va欧美va瓶| 国产**成人网毛片九色| 91老师片黄在线观看| 欧美日韩精品欧美日韩精品一 | 欧美一区二区三区性视频| 亚洲成人777| 久久www免费人成看片高清| 国产成人在线视频网站| 91丨porny丨国产入口| 欧美日韩一区二区在线观看| 精品国产乱码久久久久久图片| 欧美激情一区在线| 一区二区三区电影在线播| 卡一卡二国产精品| 99精品视频在线观看| 欧美人与禽zozo性伦| 日本一区二区三区在线不卡| 一区二区三区高清不卡| 精品一区二区三区香蕉蜜桃| 91亚洲永久精品| 日韩一区二区三区在线| 中文字幕在线不卡| 欧美aaa在线| av网站一区二区三区| 日韩视频在线永久播放| 日韩毛片高清在线播放| 久久精品久久99精品久久| 99精品在线免费| 日韩一区二区免费高清| 中文字幕欧美一区| 美腿丝袜在线亚洲一区| 91麻豆国产自产在线观看| 日韩视频免费观看高清完整版| 国产精品网站一区| 日本在线观看不卡视频| www.综合网.com| 日韩欧美中文一区二区| 亚洲免费av网站| 国产一区二区日韩精品|