亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? pwm.map.rpt

?? 實現PWM波的產生,可用于電機控制.可以改變其占空比及頻率來實現電機的調速.
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for PWM
Mon May 25 13:04:53 2009
Quartus II Version 8.1 Build 163 10/28/2008 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. State Machine - |PWM|s
  8. Registers Removed During Synthesis
  9. General Register Statistics
 10. Inverted Register Statistics
 11. Multiplexer Restructuring Statistics (Restructuring Performed)
 12. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2008 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                  ;
+------------------------------------+------------------------------------------+
; Analysis & Synthesis Status        ; Successful - Mon May 25 13:04:53 2009    ;
; Quartus II Version                 ; 8.1 Build 163 10/28/2008 SJ Full Version ;
; Revision Name                      ; PWM                                      ;
; Top-level Entity Name              ; PWM                                      ;
; Family                             ; Cyclone II                               ;
; Total logic elements               ; 73                                       ;
;     Total combinational functions  ; 73                                       ;
;     Dedicated logic registers      ; 31                                       ;
; Total registers                    ; 31                                       ;
; Total pins                         ; 6                                        ;
; Total virtual pins                 ; 0                                        ;
; Total memory bits                  ; 0                                        ;
; Embedded Multiplier 9-bit elements ; 0                                        ;
; Total PLLs                         ; 0                                        ;
+------------------------------------+------------------------------------------+


+----------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                            ;
+----------------------------------------------------------------+--------------------+--------------------+
; Option                                                         ; Setting            ; Default Value      ;
+----------------------------------------------------------------+--------------------+--------------------+
; Device                                                         ; EP2C8T144C8        ;                    ;
; Top-level entity name                                          ; PWM                ; PWM                ;
; Family name                                                    ; Cyclone II         ; Stratix II         ;
; Use Generated Physical Constraints File                        ; Off                ;                    ;
; Use smart compilation                                          ; Off                ; Off                ;
; Restructure Multiplexers                                       ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                            ; Off                ; Off                ;
; Preserve fewer node names                                      ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                      ; Off                ; Off                ;
; Verilog Version                                                ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                   ; VHDL93             ; VHDL93             ;
; State Machine Processing                                       ; Auto               ; Auto               ;
; Safe State Machine                                             ; Off                ; Off                ;
; Extract Verilog State Machines                                 ; On                 ; On                 ;
; Extract VHDL State Machines                                    ; On                 ; On                 ;
; Ignore Verilog initial constructs                              ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                     ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops                 ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                        ; On                 ; On                 ;
; Parallel Synthesis                                             ; Off                ; Off                ;
; DSP Block Balancing                                            ; Auto               ; Auto               ;
; NOT Gate Push-Back                                             ; On                 ; On                 ;
; Power-Up Don't Care                                            ; On                 ; On                 ;
; Remove Redundant Logic Cells                                   ; Off                ; Off                ;
; Remove Duplicate Registers                                     ; On                 ; On                 ;
; Ignore CARRY Buffers                                           ; Off                ; Off                ;
; Ignore CASCADE Buffers                                         ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                          ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                      ; Off                ; Off                ;
; Ignore LCELL Buffers                                           ; Off                ; Off                ;
; Ignore SOFT Buffers                                            ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                 ; Off                ; Off                ;
; Optimization Technique                                         ; Balanced           ; Balanced           ;
; Carry Chain Length                                             ; 70                 ; 70                 ;
; Auto Carry Chains                                              ; On                 ; On                 ;
; Auto Open-Drain Pins                                           ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                          ; Off                ; Off                ;
; Perform gate-level register retiming                           ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax         ; On                 ; On                 ;
; Auto ROM Replacement                                           ; On                 ; On                 ;
; Auto RAM Replacement                                           ; On                 ; On                 ;
; Auto Shift Register Replacement                                ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                  ; On                 ; On                 ;
; Strict RAM Replacement                                         ; Off                ; Off                ;
; Allow Synchronous Control Signals                              ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                         ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                              ; Off                ; Off                ;
; Auto Resource Sharing                                          ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                             ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                             ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                  ; Off                ; Off                ;
; Use LogicLock Constraints during Resource Balancing            ; On                 ; On                 ;
; Ignore translate_off and synthesis_off directives              ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report             ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                             ; Off                ; Off                ;
; Synchronization Register Chain Length                          ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                   ; Normal compilation ; Normal compilation ;
; HDL message level                                              ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report       ; 100                ; 100                ;
; Number of Inverted Registers Reported in Synthesis Report      ; 100                ; 100                ;
; Clock MUX Protection                                           ; On                 ; On                 ;
; Auto Gated Clock Conversion                                    ; Off                ; Off                ;
; Block Design Naming                                            ; Auto               ; Auto               ;
; SDC constraint protection                                      ; Off                ; Off                ;
; Synthesis Effort                                               ; Auto               ; Auto               ;
; Allows Asynchronous Clear Usage For Shift Register Replacement ; On                 ; On                 ;
; Analysis & Synthesis Message Level                             ; Medium             ; Medium             ;
+----------------------------------------------------------------+--------------------+--------------------+


+-----------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                              ;
+----------------------------------+-----------------+-----------------+------------------------------+

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜臀av性久久久久av蜜臀妖精| 国产精品午夜在线观看| 亚洲第一福利一区| 91精品麻豆日日躁夜夜躁| 视频在线观看91| 26uuu欧美| av在线播放不卡| 亚洲成人三级小说| 日韩一区二区在线观看| 国产成人免费在线观看| 亚洲色图在线播放| 欧美日韩精品欧美日韩精品| 久久www免费人成看片高清| 国产午夜精品一区二区| 菠萝蜜视频在线观看一区| 亚洲男人的天堂在线aⅴ视频| 欧美高清一级片在线| 久久69国产一区二区蜜臀| 国产精品卡一卡二| 欧美美女bb生活片| 国产suv精品一区二区6| 亚洲三级在线免费| 日韩亚洲欧美成人一区| av一区二区三区黑人| 青青草视频一区| 国产精品丝袜在线| 欧美亚一区二区| 国产专区欧美精品| 亚洲第一福利一区| 中文字幕欧美区| 欧美人伦禁忌dvd放荡欲情| 国产成人福利片| 亚洲h动漫在线| 中文字幕av资源一区| 欧美日韩国产色站一区二区三区| 国产成人丝袜美腿| 日本强好片久久久久久aaa| 国产精品乱人伦| 日韩女优av电影| 在线观看日产精品| 成人午夜私人影院| 久久成人免费网| 亚洲一区二区中文在线| 欧美韩国日本一区| 精品对白一区国产伦| 欧美熟乱第一页| 99这里只有久久精品视频| 狠狠色丁香久久婷婷综合_中| 亚洲综合男人的天堂| 中文字幕av一区二区三区免费看| 日韩一区二区三区四区五区六区| 色久综合一二码| kk眼镜猥琐国模调教系列一区二区| 精品中文字幕一区二区小辣椒| 一区二区三区在线观看欧美| 中文字幕视频一区二区三区久| 欧美一区二区三区在线观看| 欧美在线高清视频| 日本久久电影网| 91丝袜国产在线播放| 国产成人精品三级| 国产福利一区在线观看| 激情五月婷婷综合网| 日本aⅴ亚洲精品中文乱码| 亚洲综合免费观看高清完整版| 国产精品久久久久一区| 国产欧美日本一区二区三区| 2欧美一区二区三区在线观看视频 337p粉嫩大胆噜噜噜噜噜91av | 精品欧美一区二区在线观看| 欧美精品在线观看播放| 欧美日韩国产综合一区二区三区| 色老汉一区二区三区| 91福利视频久久久久| 91蜜桃在线观看| 91久久精品一区二区二区| 91成人免费在线| 在线精品视频小说1| 日本高清不卡在线观看| 在线看不卡av| 欧美精品一二三| 91精品视频网| 久久综合狠狠综合久久激情 | 午夜激情一区二区三区| 亚洲一区二区视频在线| 性做久久久久久免费观看| 日本aⅴ精品一区二区三区| 老司机精品视频线观看86| 久久99久久久欧美国产| 欧美色网站导航| 欧美日韩精品专区| 日韩精品专区在线影院重磅| 精品久久久久久久久久久院品网 | 精品国产乱码久久久久久久| 久久先锋影音av鲁色资源网| 91网站最新网址| 91成人在线精品| 在线观看91精品国产麻豆| 欧美一区二区三区在线视频| 精品国产人成亚洲区| 国产精品久久福利| 亚洲国产精品久久久久婷婷884| 视频精品一区二区| 国产在线麻豆精品观看| 99视频一区二区| 在线播放欧美女士性生活| 久久一夜天堂av一区二区三区 | 成人黄色av网站在线| 色一情一伦一子一伦一区| 欧美日韩国产乱码电影| 2024国产精品| 亚洲三级免费观看| 免费观看成人av| 波多野结衣中文字幕一区| 欧美日韩免费在线视频| 久久免费视频色| 亚洲一区av在线| 国内精品嫩模私拍在线| 色成年激情久久综合| 精品国产乱码久久久久久浪潮| 亚洲精品一卡二卡| 精品一区二区三区欧美| 欧洲av在线精品| 久久精品亚洲一区二区三区浴池| 一区二区三区欧美视频| 国产一区二区三区最好精华液| 91免费观看在线| 欧美成人伊人久久综合网| 亚洲黄色免费网站| 国产精品一区二区在线观看网站| 欧美中文字幕久久 | 亚洲欧洲日产国码二区| 日本亚洲最大的色成网站www| 99精品视频在线免费观看| 欧美大片在线观看| 亚洲最大成人网4388xx| 国产在线播放一区三区四| 欧美日本视频在线| 亚洲精品高清在线观看| 高清国产一区二区| 日韩精品中文字幕在线一区| 亚洲国产毛片aaaaa无费看 | 一区二区不卡在线播放 | 一区二区三区日本| www.日本不卡| 久久精品免视看| 久久99最新地址| 91精品婷婷国产综合久久性色| 亚洲人成7777| bt7086福利一区国产| 久久精品人人做人人爽97| 九九精品一区二区| 5月丁香婷婷综合| 五月天一区二区| 一本大道久久a久久精二百| 国产精品灌醉下药二区| 国产精品1区2区| 精品成人一区二区三区四区| 久久精品国内一区二区三区| 91麻豆精品国产综合久久久久久| 亚洲一区二区综合| 欧美色图在线观看| 日日夜夜精品视频天天综合网| 欧美日韩国产成人在线91| 丝袜诱惑亚洲看片| 69av一区二区三区| 日本va欧美va精品发布| 日韩欧美一区在线观看| 久久福利视频一区二区| 精品国产一区久久| 国产在线精品免费| 国产精品无遮挡| 成人国产免费视频| 日韩一区在线看| 色婷婷久久久亚洲一区二区三区| 亚洲欧美色图小说| 欧美性色黄大片| 日韩专区欧美专区| 欧美tk—视频vk| 大桥未久av一区二区三区中文| 亚洲欧洲精品一区二区三区不卡| 91亚洲国产成人精品一区二三| 亚洲欧美另类在线| 欧美日韩一区小说| 捆绑调教美女网站视频一区| 国产日本欧美一区二区| 91浏览器在线视频| 午夜久久久久久久久| 日韩免费高清av| 国产综合成人久久大片91| 国产精品福利一区二区三区| 色欧美88888久久久久久影院| 午夜精品久久久久| 精品sm捆绑视频| 99热精品一区二区| 日韩成人av影视| 中文欧美字幕免费| 欧美日韩一区二区三区四区五区 | 白白色亚洲国产精品| 亚洲在线中文字幕| 久久综合久色欧美综合狠狠|