亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? pwm.map.rpt

?? 實現PWM波的產生,可用于電機控制.可以改變其占空比及頻率來實現電機的調速.
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for PWM
Mon May 25 13:04:53 2009
Quartus II Version 8.1 Build 163 10/28/2008 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. State Machine - |PWM|s
  8. Registers Removed During Synthesis
  9. General Register Statistics
 10. Inverted Register Statistics
 11. Multiplexer Restructuring Statistics (Restructuring Performed)
 12. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2008 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                  ;
+------------------------------------+------------------------------------------+
; Analysis & Synthesis Status        ; Successful - Mon May 25 13:04:53 2009    ;
; Quartus II Version                 ; 8.1 Build 163 10/28/2008 SJ Full Version ;
; Revision Name                      ; PWM                                      ;
; Top-level Entity Name              ; PWM                                      ;
; Family                             ; Cyclone II                               ;
; Total logic elements               ; 73                                       ;
;     Total combinational functions  ; 73                                       ;
;     Dedicated logic registers      ; 31                                       ;
; Total registers                    ; 31                                       ;
; Total pins                         ; 6                                        ;
; Total virtual pins                 ; 0                                        ;
; Total memory bits                  ; 0                                        ;
; Embedded Multiplier 9-bit elements ; 0                                        ;
; Total PLLs                         ; 0                                        ;
+------------------------------------+------------------------------------------+


+----------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                            ;
+----------------------------------------------------------------+--------------------+--------------------+
; Option                                                         ; Setting            ; Default Value      ;
+----------------------------------------------------------------+--------------------+--------------------+
; Device                                                         ; EP2C8T144C8        ;                    ;
; Top-level entity name                                          ; PWM                ; PWM                ;
; Family name                                                    ; Cyclone II         ; Stratix II         ;
; Use Generated Physical Constraints File                        ; Off                ;                    ;
; Use smart compilation                                          ; Off                ; Off                ;
; Restructure Multiplexers                                       ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                            ; Off                ; Off                ;
; Preserve fewer node names                                      ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                      ; Off                ; Off                ;
; Verilog Version                                                ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                   ; VHDL93             ; VHDL93             ;
; State Machine Processing                                       ; Auto               ; Auto               ;
; Safe State Machine                                             ; Off                ; Off                ;
; Extract Verilog State Machines                                 ; On                 ; On                 ;
; Extract VHDL State Machines                                    ; On                 ; On                 ;
; Ignore Verilog initial constructs                              ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                     ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops                 ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                        ; On                 ; On                 ;
; Parallel Synthesis                                             ; Off                ; Off                ;
; DSP Block Balancing                                            ; Auto               ; Auto               ;
; NOT Gate Push-Back                                             ; On                 ; On                 ;
; Power-Up Don't Care                                            ; On                 ; On                 ;
; Remove Redundant Logic Cells                                   ; Off                ; Off                ;
; Remove Duplicate Registers                                     ; On                 ; On                 ;
; Ignore CARRY Buffers                                           ; Off                ; Off                ;
; Ignore CASCADE Buffers                                         ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                          ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                      ; Off                ; Off                ;
; Ignore LCELL Buffers                                           ; Off                ; Off                ;
; Ignore SOFT Buffers                                            ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                 ; Off                ; Off                ;
; Optimization Technique                                         ; Balanced           ; Balanced           ;
; Carry Chain Length                                             ; 70                 ; 70                 ;
; Auto Carry Chains                                              ; On                 ; On                 ;
; Auto Open-Drain Pins                                           ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                          ; Off                ; Off                ;
; Perform gate-level register retiming                           ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax         ; On                 ; On                 ;
; Auto ROM Replacement                                           ; On                 ; On                 ;
; Auto RAM Replacement                                           ; On                 ; On                 ;
; Auto Shift Register Replacement                                ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                  ; On                 ; On                 ;
; Strict RAM Replacement                                         ; Off                ; Off                ;
; Allow Synchronous Control Signals                              ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                         ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                              ; Off                ; Off                ;
; Auto Resource Sharing                                          ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                             ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                             ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                  ; Off                ; Off                ;
; Use LogicLock Constraints during Resource Balancing            ; On                 ; On                 ;
; Ignore translate_off and synthesis_off directives              ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report             ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                             ; Off                ; Off                ;
; Synchronization Register Chain Length                          ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                   ; Normal compilation ; Normal compilation ;
; HDL message level                                              ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report       ; 100                ; 100                ;
; Number of Inverted Registers Reported in Synthesis Report      ; 100                ; 100                ;
; Clock MUX Protection                                           ; On                 ; On                 ;
; Auto Gated Clock Conversion                                    ; Off                ; Off                ;
; Block Design Naming                                            ; Auto               ; Auto               ;
; SDC constraint protection                                      ; Off                ; Off                ;
; Synthesis Effort                                               ; Auto               ; Auto               ;
; Allows Asynchronous Clear Usage For Shift Register Replacement ; On                 ; On                 ;
; Analysis & Synthesis Message Level                             ; Medium             ; Medium             ;
+----------------------------------------------------------------+--------------------+--------------------+


+-----------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                              ;
+----------------------------------+-----------------+-----------------+------------------------------+

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美区在线观看| 国产精品自在在线| 亚洲精品欧美二区三区中文字幕| 久久综合一区二区| 精品av综合导航| 久久久久久久久久电影| 日韩精品一区二区三区中文不卡| 欧美一级艳片视频免费观看| 94-欧美-setu| 91精品91久久久中77777| 99久久99久久综合| 99国产欧美另类久久久精品| 99re在线精品| 欧美在线视频日韩| 777午夜精品免费视频| 欧美三级资源在线| 日韩三级视频中文字幕| 欧美一级理论片| 国产日韩欧美在线一区| 国产女人18水真多18精品一级做| 国产精品传媒入口麻豆| 中文字幕在线观看不卡| 亚洲美女偷拍久久| 午夜影院久久久| 久久国产精品99精品国产 | 综合av第一页| 亚洲女性喷水在线观看一区| 亚洲精品v日韩精品| 亚洲成人一区二区| 国产一区二区三区四区在线观看| 国产91对白在线观看九色| www.亚洲人| 欧美精品成人一区二区三区四区| 精品日韩99亚洲| 亚洲欧美日韩国产成人精品影院| 性久久久久久久久| 国产精品一区免费在线观看| 成人美女在线视频| 69久久夜色精品国产69蝌蚪网| 日韩美女视频在线| 亚洲黄色免费电影| 狠狠v欧美v日韩v亚洲ⅴ| av影院午夜一区| 欧美一级二级在线观看| 国产日韩影视精品| 视频一区在线播放| 成人免费三级在线| 91精品婷婷国产综合久久性色 | 欧美日韩大陆在线| 国产欧美日产一区| 热久久国产精品| 日本丶国产丶欧美色综合| 日韩视频一区在线观看| 伊人色综合久久天天人手人婷| 久久99久久久久| 欧美性色黄大片手机版| 久久精品日产第一区二区三区高清版| 亚洲免费观看高清完整版在线观看 | 成人免费高清在线观看| 欧美精品v日韩精品v韩国精品v| 国产精品久久久久久久裸模| 日本成人中文字幕在线视频 | 欧美一区二区三区啪啪| 国产欧美日韩一区二区三区在线观看 | 怡红院av一区二区三区| 国产ts人妖一区二区| 欧美日韩你懂得| 亚洲精品日韩一| 丁香婷婷综合网| 久久尤物电影视频在线观看| 亚洲国产精品一区二区久久 | 一区二区欧美视频| 99久久精品99国产精品| 国产午夜精品理论片a级大结局| 久久激情五月激情| 日韩一区二区在线看| 亚洲高清免费观看高清完整版在线观看| av在线一区二区三区| 久久久久久久久久久久电影| 秋霞午夜鲁丝一区二区老狼| 欧美日韩在线播| 亚洲高清中文字幕| 欧美日韩国产另类一区| 亚洲高清视频中文字幕| 精品视频资源站| 日韩高清电影一区| 日韩三级精品电影久久久| 奇米精品一区二区三区在线观看 | 国产精品一线二线三线精华| 亚洲日本在线看| 色综合久久综合| 亚洲综合图片区| 欧美色爱综合网| 免费日本视频一区| 久久精品人人做人人爽97| 国产a区久久久| 成人欧美一区二区三区1314 | 欧美一卡在线观看| 精品在线播放午夜| 国产精品入口麻豆九色| av在线不卡观看免费观看| 亚洲精选在线视频| 91精品国产欧美日韩| 国产资源在线一区| 亚洲乱码国产乱码精品精的特点 | 国产精品福利av | 日本美女一区二区| 久久精品综合网| 欧美在线观看视频在线| 日韩av成人高清| 国产精品天干天干在线综合| 色噜噜狠狠成人中文综合| 丝袜美腿亚洲一区| 久久精品人人做人人综合| 91丨porny丨国产| 加勒比av一区二区| 亚洲欧洲三级电影| 日韩限制级电影在线观看| 久草在线在线精品观看| 亚洲欧美一区二区三区国产精品| 欧美一区二区三级| 成人午夜视频在线观看| 性欧美疯狂xxxxbbbb| 国产欧美视频一区二区| 欧美日韩国产综合久久| 粉嫩嫩av羞羞动漫久久久| 亚洲123区在线观看| 久久精品免费在线观看| 欧美日韩mp4| 丁香五精品蜜臀久久久久99网站| 视频在线观看一区二区三区| 国产午夜精品久久久久久免费视| 精品污污网站免费看| 国产91精品在线观看| 日韩av电影免费观看高清完整版 | 精品日韩一区二区三区 | 丝袜美腿亚洲一区| 日韩美女精品在线| 久久久99久久| 欧美成人乱码一区二区三区| 91国偷自产一区二区开放时间 | 欧美日韩在线不卡| 99精品久久免费看蜜臀剧情介绍| 狠狠色狠狠色综合| 久久电影国产免费久久电影| 亚洲六月丁香色婷婷综合久久| 久久精品欧美日韩精品 | 成人sese在线| 国内国产精品久久| 日本强好片久久久久久aaa| 亚洲免费观看在线视频| 亚洲欧美综合网| 国产精品毛片久久久久久| 2023国产精品自拍| 精品国产精品网麻豆系列| 欧美精品久久99久久在免费线 | 亚洲一区欧美一区| 亚洲尤物在线视频观看| 国产精品乱码妇女bbbb| 美日韩一级片在线观看| 久久亚洲精精品中文字幕早川悠里| 欧美亚洲禁片免费| 亚洲国产另类av| 亚洲欧美日韩成人高清在线一区| eeuss影院一区二区三区| 91免费看片在线观看| 日韩一区二区三区在线| 亚洲欧美一区二区在线观看| 偷拍亚洲欧洲综合| 不卡av在线网| 精品奇米国产一区二区三区| 中文字幕av一区二区三区免费看| 一级特黄大欧美久久久| 国产精品一区三区| 91精品国产入口| 亚洲综合清纯丝袜自拍| 国内成人免费视频| 欧美一区二区久久| 亚洲卡通动漫在线| 成人av电影在线播放| 日韩一区二区三区免费看 | 91国模大尺度私拍在线视频| 日韩精品一区二区三区中文不卡| 亚洲自拍都市欧美小说| 国产精品一区二区免费不卡| 91精品国产综合久久久久久| 亚洲色图19p| 成人av集中营| 国产欧美日韩另类视频免费观看 | 亚洲图片一区二区| fc2成人免费人成在线观看播放| 日韩一区二区视频在线观看| 亚洲精品国产高清久久伦理二区 | 一区二区三区中文字幕在线观看| 亚洲午夜私人影院| 色久综合一二码| 国产亚洲综合色| 免费欧美日韩国产三级电影| 欧美精品久久一区| 亚洲国产日日夜夜|