亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dct.v

?? Verilog code for 2D-DCT with detailed documentation.
?? V
?? 第 1 頁 / 共 3 頁
字號:
 
end

always @ (posedge CLK)
if (en_ram1reg == 1'b1 && wr_cntr[6] == 1'b0)
ram1_mem[wr_cntr[5:0]] <= z_out;


always @ (posedge CLK)
if (en_ram1reg == 1'b1 && wr_cntr[6] == 1'b1)
ram2_mem[wr_cntr[5:0]] <= z_out;


always @ (posedge CLK)
begin
if (en_ram1reg == 1'b1 && rd_cntr[6] == 1'b0)
  data_out <= ram2_mem[rd_cntr[5:0]];

else if (en_ram1reg == 1'b1 && rd_cntr[6] == 1'b1)
  data_out <= ram1_mem[rd_cntr[5:0]];
else data_out <= 11'b0;
end


/* END MEMORY SECTION */

/* 2D-DCT implementation same as the 1D-DCT implementation */

/* First dct coeeficient appears at the output of the RAM1 after
15 + 64 clk cycles. So the 2nd DCT operation starts after 79 clk cycles. */

always @ (posedge CLK or posedge RST)
   begin
   if (RST)
       begin
       cntr79 <= 7'b0;
       end
   else
       begin
       cntr79 <= cntr79 + 1;
      end
   end

assign en_dct2d = RST ? 1'b0 : (cntr79 == 7'b1001111) ? 1'b1 : en_dct2d;

always @ (posedge CLK or posedge RST)
        begin
          if (RST)
              begin  en_dct2d_reg <= 1'b0; end
          else
              begin  en_dct2d_reg <= en_dct2d ; end
        end

assign data_out_final[10:0] = data_out;

always @ (posedge CLK or posedge RST )
   begin
   if (RST)
       begin
       xb0_in <= 11'b0; xb1_in <= 11'b0; xb2_in <= 11'b0; xb3_in <= 11'b0;
       xb4_in <= 11'b0; xb5_in <= 11'b0; xb6_in <= 11'b0; xb7_in <= 11'b0;
       end
   else if (en_dct2d_reg == 1'b1) 
       begin
       xb0_in <= data_out_final; xb1_in <= xb0_in; xb2_in <= xb1_in; xb3_in <= xb2_in;
       xb4_in <= xb3_in; xb5_in <= xb4_in; xb6_in <= xb5_in; xb7_in <= xb6_in;
       end
   else if (en_dct2d_reg == 1'b0)
       begin
       xb0_in <= 11'b0; xb1_in <= 11'b0; xb2_in <= 11'b0; xb3_in <= 11'b0;
       xb4_in <= 11'b0; xb5_in <= 11'b0; xb6_in <= 11'b0; xb7_in <= 11'b0;
       end
   end

/* register inputs, inputs read in every eighth clk*/

always @ (posedge CLK or posedge RST)
   begin
   if (RST)
       begin
       xb0_reg <= 12'b0; xb1_reg <= 12'b0; xb2_reg <= 12'b0; xb3_reg <= 12'b0;
       xb4_reg <= 12'b0; xb5_reg <= 12'b0; xb6_reg <= 12'b0; xb7_reg <= 12'b0;
       end
   else if (cntr8 == 4'b1000)
       begin
       xb0_reg <= {xb0_in[10],xb0_in}; xb1_reg <= {xb1_in[10],xb1_in}; 
       xb2_reg <= {xb2_in[10],xb2_in}; xb3_reg <= {xb3_in[10],xb3_in};
       xb4_reg <= {xb4_in[10],xb4_in}; xb5_reg <= {xb5_in[10],xb5_in}; 
       xb6_reg <= {xb6_in[10],xb6_in}; xb7_reg <= {xb7_in[10],xb7_in};
       end
   end

always @ (posedge CLK or posedge RST)
   begin
   if (RST)
       begin
       toggleB <= 1'b0;
       end
   else 
       begin 
       toggleB <= ~toggleB;
       end
   end

/* adder / subtractor block */

always @ (posedge CLK or posedge RST)
   begin
   if (RST)
       begin
       add_sub1b <= 12'b0; add_sub2b <= 12'b0; add_sub3b <= 12'b0; add_sub4b <= 12'b0;
       end
   else
       begin
	       if (toggleB == 1'b1)
	          begin
            add_sub1b <= (xb0_reg + xb7_reg); add_sub2b <= (xb1_reg + xb6_reg);
            add_sub3b <= (xb2_reg + xb5_reg); add_sub4b <= (xb3_reg + xb4_reg);
            end
	       else if (toggleB == 1'b0)
	          begin
	          add_sub1b <= (xb7_reg - xb0_reg); add_sub2b <= (xb6_reg - xb1_reg);
            add_sub3b <= (xb5_reg - xb2_reg); add_sub4b <= (xb4_reg - xb3_reg);
	          end
       end
   end

always @ (posedge RST or posedge CLK)
begin
    if (RST)
       begin  
         addsub1b_comp <= 11'b0; save_sign1b <= 1'b0;
       end
    else 
       begin
       case (add_sub1b[11])
       1'b0: begin 
              addsub1b_comp <= add_sub1b; save_sign1b <= 1'b0; 
              end
       1'b1: begin 
              addsub1b_comp <= (-add_sub1b) ; save_sign1b <= 1'b1; 
              end 
       endcase
       end
end

always @ (posedge RST or posedge CLK)
begin
    if (RST)
       begin  
         addsub2b_comp <= 11'b0; save_sign2b <= 1'b0;
       end
    else 
       begin
       case (add_sub2b[11])
       1'b0: begin 
              addsub2b_comp <= add_sub2b; save_sign2b <= 1'b0; 
              end
       1'b1: begin 
              addsub2b_comp <= (-add_sub2b) ; save_sign2b <= 1'b1; 
              end 
       endcase
       end
end

always @ (posedge RST or posedge CLK)
begin
    if (RST)
       begin  
         addsub3b_comp <= 11'b0; save_sign3b <= 1'b0;
       end
    else 
       begin
       case (add_sub3b[11])
       1'b0: begin 
              addsub3b_comp <= add_sub3b; save_sign3b <= 1'b0; 
              end
       1'b1: begin 
              addsub3b_comp <= (-add_sub3b) ; save_sign3b <= 1'b1; 
              end 
       endcase
       end
end

always @ (posedge RST or posedge CLK)
begin
    if (RST)
       begin  
         addsub4b_comp <= 11'b0; save_sign4b <= 1'b0;
       end
    else 
       begin
       case (add_sub4b[11])
       1'b0: begin 
              addsub4b_comp <= add_sub4b; save_sign4b <= 1'b0; 
              end
       1'b1: begin 
              addsub4b_comp <= (-add_sub4b) ; save_sign4b <= 1'b1; 
              end 
       endcase
       end
end

     assign p1b_all = addsub1b_comp * memory1a[6:0];
     assign p2b_all = addsub2b_comp * memory2a[6:0];
     assign p3b_all = addsub3b_comp * memory3a[6:0];
     assign p4b_all = addsub4b_comp * memory4a[6:0];

/* The following instantiation can be used while targetting Virtex2 */
//MULT18X18 mult1b (.A({9'b0,addsub1b_comp}), .B({11'b0,memory1a[6:0]}), .P(p1b_all));
//MULT18X18 mult2b (.A({9'b0,addsub2b_comp}), .B({11'b0,memory2a[6:0]}), .P(p2b_all));
//MULT18X18 mult3b (.A({9'b0,addsub3b_comp}), .B({11'b0,memory3a[6:0]}), .P(p3b_all));
//MULT18X18 mult4b (.A({9'b0,addsub4b_comp}), .B({11'b0,memory4a[6:0]}), .P(p4b_all));

always @ (posedge RST or posedge CLK)
  begin
    if (RST)
      begin
        p1b <= 20'b0; p2b <= 20'b0; p3b <= 20'b0; p4b <= 20'b0; 
      end
    else if (i_wait == 2'b00)
      begin
  
        
        p1b <= (save_sign1b ^ memory1a[7]) ? (-p1b_all[17:0]) :(p1b_all[17:0]);
        p2b <= (save_sign2b ^ memory2a[7]) ? (-p2b_all[17:0]) :(p2b_all[17:0]);
        p3b <= (save_sign3b ^ memory3a[7]) ? (-p3b_all[17:0]) :(p3b_all[17:0]);
        p4b <= (save_sign4b ^ memory4a[7]) ? (-p4b_all[17:0]) :(p4b_all[17:0]);
        end
  end
/*always @ (posedge RST or posedge CLK)
  begin
    if (RST)
      begin
        p1b <= 16'b0; p2b <= 16'b0; p3b <= 16'b0; p4b <= 16'b0; //indexj<= 7;
      end
    else if (i_wait == 2'b00)
      begin
        p1b <= (save_sign1b ^ memory1a[7]) ? (-addsub1b_comp * memory1a[6:0]) :(addsub1b_comp * memory1a[6:0]);
        p2b <= (save_sign2b ^ memory2a[7]) ? (-addsub2b_comp * memory2a[6:0]) :(addsub2b_comp * memory2a[6:0]);
        p3b <= (save_sign3b ^ memory3a[7]) ? (-addsub3b_comp * memory3a[6:0]) :(addsub3b_comp * memory3a[6:0]);
        p4b <= (save_sign4b ^ memory4a[7]) ? (-addsub4b_comp * memory4a[6:0]) :(addsub4b_comp * memory4a[6:0]);
      end
  end

*/
/* The above if else statement used to get the add_sub signals can also be implemented using  the adsu16 library element as follows */

//ADSU16 adsu16_5 (.A({8'b0,xb0_reg}), .B({8'b0,xb7_reg}), .ADD(toggleB), .CI(1'b0), .S(add_sub1b), .OFL(open), .CO(open));
//ADSU16 adsu16_6 (.A({8'b0,xb1_reg}), .B({8'b0,xb6_reg}), .ADD(toggleB), .CI(1'b0), .S(add_sub2b), .OFL(open), .CO(open));
//ADSU16 adsu16_7 (.A({8'b0,xb2_reg}), .B({8'b0,xb5_reg}), .ADD(toggleB), .CI(1'b0), .S(add_sub3b), .OFL(open), .CO(open));
//ADSU16 adsu16_8 (.A({8'b0,xb3_reg}), .B({8'b0,xb4_reg}), .ADD(toggleB), .CI(1'b0), .S(add_sub4b), .OFL(open), .CO(open));

/* multiply the outputs of the add/sub block with the 8 sets of stored coefficients */

/* Final adder. Adding the ouputs of the 4 multipliers */

always @ (posedge CLK or posedge RST)
   begin
   if (RST)
       begin
       dct2d_int1 <= 20'b0; dct2d_int2 <= 20'b0; dct_2d_int <= 20'b0;
       end
   else
       begin
       dct2d_int1 <= (p1b + p2b);
       dct2d_int2 <= (p3b + p4b);
       dct_2d_int <= (dct2d_int1 + dct2d_int2);
       end
   end

assign dct_2d_rnd = dct_2d_int[19:8];
assign dct_2d = dct_2d_int[7] ? (dct_2d_rnd + 1'b1) : dct_2d_rnd;

/* The first 1D-DCT output becomes valid after 14 +64 clk cycles. For the first 
2D-DCT output to be valid it takes 78 + 1clk to write into the ram + 1clk to 
write out of the ram + 8 clks to shift in the 1D-DCT values + 1clk to register 
the 1D-DCT values + 1clk to add/sub + 1clk to take compliment + 1 clk for 
multiplying +  2clks to add product. So the 2D-DCT output will be valid 
at the 94th clk. rdy_out goes high at 93rd clk so that the first data is valid
for the next block*/

always @ (posedge CLK or posedge RST)
   begin
   if (RST)
       begin
       cntr92 <= 8'b0;
       end
   else if (cntr92 < 8'b1011110)
       begin
       cntr92 <= cntr92 + 1;
       end
   else 
       begin
       cntr92 <= cntr92;
       end
   end

assign rdy_out = (cntr92 == 8'b1011110) ? 1'b1 : 1'b0;

endmodule
//module ADSU8 (A, B, ADD,CI,S,OFL,CO); // synthesis syn_black_box
/*input[7:0]  A,B;
input       ADD,CI;
output[7:0] S;
output      OFL,CO;
endmodule*/

//module MULT18X18 (A, B, P); // synthesis syn_black_box
/*input[17:0]  A;
input[17:0]  B;
output[35:0] P;
endmodule*/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲青青青在线视频| 久久久久久久久久久99999| 成人午夜在线免费| 久久91精品国产91久久小草| 久久精品国产精品亚洲红杏| 三级不卡在线观看| 激情欧美日韩一区二区| 国产伦精品一区二区三区视频青涩 | 亚洲超丰满肉感bbw| 一区二区三区四区不卡在线 | 99久久久无码国产精品| 色综合天天做天天爱| 欧美视频在线观看一区| 91.com视频| 日韩欧美高清一区| 国产精品无人区| 一区二区三区国产| 蜜桃av一区二区三区电影| 激情都市一区二区| 99精品视频一区二区三区| 色婷婷久久一区二区三区麻豆| 欧美亚一区二区| 91精品国产一区二区人妖| 久久久久久电影| 一区二区三区四区五区视频在线观看 | 亚洲国产精品视频| 韩国欧美国产1区| 99视频在线精品| 91精品国产综合久久久久久漫画 | 成人免费视频一区| 欧美日韩中文另类| 久久久久国产精品免费免费搜索| 最新欧美精品一区二区三区| 日日夜夜精品免费视频| 国产成人精品网址| 日韩一卡二卡三卡四卡| 国产精品久久三区| 日本一道高清亚洲日美韩| av亚洲产国偷v产偷v自拍| 日韩一区二区三区电影| 一区二区免费在线| 丁香婷婷综合色啪| 日韩精品中文字幕在线不卡尤物| 综合欧美一区二区三区| 国产精品一二三四区| 777色狠狠一区二区三区| 国产精品白丝在线| 青娱乐精品视频在线| 色素色在线综合| 国产网站一区二区| 麻豆视频观看网址久久| 色久综合一二码| 中文字幕一区二区三区乱码在线 | av一区二区久久| 亚洲精品一区二区三区蜜桃下载 | 久久久国产一区二区三区四区小说 | 精品一区二区影视| 欧美精品日韩综合在线| 亚洲精品乱码久久久久久久久| 国内精品伊人久久久久av一坑| 欧美在线一区二区| 亚洲精品亚洲人成人网在线播放| 国产成人高清视频| 2017欧美狠狠色| 国产综合色视频| 2欧美一区二区三区在线观看视频| 亚洲mv在线观看| 欧美图区在线视频| 亚洲免费看黄网站| 日本久久电影网| 一区二区三区波多野结衣在线观看 | 91丨九色丨蝌蚪富婆spa| 中文子幕无线码一区tr| 国产精品一二三区在线| 久久精子c满五个校花| 国内一区二区视频| 久久久久久免费网| 大白屁股一区二区视频| 国产欧美一区二区精品久导航| 国产一区二区剧情av在线| 国产视频一区在线播放| www.亚洲人| 亚洲午夜在线观看视频在线| 欧美高清一级片在线| 奇米色777欧美一区二区| 欧美成人bangbros| 国产成a人亚洲精品| 中文字幕在线观看不卡| 欧美综合欧美视频| 日韩激情一二三区| 久久久亚洲综合| 99精品国产一区二区三区不卡| 亚洲人亚洲人成电影网站色| 99精品久久只有精品| 五月综合激情婷婷六月色窝| 欧美一区二区女人| 国产精品亚洲人在线观看| 亚洲天堂福利av| 欧美人妖巨大在线| 加勒比av一区二区| 国产精品久久久久9999吃药| 欧洲人成人精品| 美女视频黄频大全不卡视频在线播放| 欧美变态tickling挠脚心| 国产毛片精品国产一区二区三区| 亚洲视频香蕉人妖| 日韩视频123| 91小视频免费观看| 精品中文字幕一区二区| 亚洲欧美日韩精品久久久久| 91麻豆精品国产| 亚洲欧洲精品成人久久奇米网| 日韩高清不卡一区| wwww国产精品欧美| 一本久道久久综合中文字幕| 男人的j进女人的j一区| 亚洲欧美一区二区在线观看| 在线播放中文字幕一区| 成人国产在线观看| 麻豆精品视频在线观看| 亚洲色图20p| 久久欧美中文字幕| 欧美日韩国产经典色站一区二区三区 | 不卡在线观看av| 久久99这里只有精品| 亚洲精品视频在线观看网站| 久久这里只有精品6| 欧美熟乱第一页| 一本一道波多野结衣一区二区| 国产原创一区二区三区| 日韩av电影天堂| 亚洲最大色网站| 国产精品传媒入口麻豆| 久久精品亚洲乱码伦伦中文| 91精品在线麻豆| 欧美日韩和欧美的一区二区| 91亚洲精品久久久蜜桃| 不卡一区二区三区四区| 国产999精品久久久久久| 国产在线视频精品一区| 麻豆国产欧美一区二区三区| 五月天国产精品| 婷婷中文字幕一区三区| 亚洲一区二区三区中文字幕| 亚洲三级电影网站| 亚洲免费观看高清| 综合久久综合久久| 亚洲欧美日韩久久精品| 亚洲免费看黄网站| 亚洲精品成人精品456| 亚洲精品亚洲人成人网在线播放| 一区二区中文字幕在线| 国产精品福利一区二区三区| 中文字幕不卡一区| 日韩伦理电影网| 亚洲国产精品嫩草影院| 天天色图综合网| 日本亚洲最大的色成网站www| 天堂蜜桃一区二区三区 | 精品国产乱码久久久久久夜甘婷婷| 91精品国产一区二区三区| 日韩欧美中文字幕公布| 日韩一区二区三区三四区视频在线观看 | 国产99一区视频免费| 国产+成+人+亚洲欧洲自线| 不卡一区中文字幕| 欧美这里有精品| 欧美一区二区三区免费在线看 | 国产成人免费网站| 成人视屏免费看| 欧美成人精品3d动漫h| 精品国产91洋老外米糕| 国产精品毛片无遮挡高清| 亚洲日本va在线观看| 视频在线观看91| 国产精品99久久久久久久女警 | 在线不卡欧美精品一区二区三区| 欧美肥妇毛茸茸| 国产日韩精品一区二区浪潮av| 中文在线资源观看网站视频免费不卡| 亚洲精品你懂的| 麻豆成人久久精品二区三区红| 国产精品亚洲成人| 欧美日韩小视频| 久久久久9999亚洲精品| 一区二区三区欧美久久| 久久国产剧场电影| 在线观看亚洲a| 2欧美一区二区三区在线观看视频| 欧美激情一区二区三区| 午夜精品在线看| 成人小视频免费观看| 欧美一个色资源| 一区二区高清在线| 国产xxx精品视频大全| 日韩三级在线免费观看| 亚洲综合网站在线观看| 国产毛片精品视频| 日韩一区二区影院| 亚洲国产wwwccc36天堂|