利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語言實現(xiàn)。這樣設(shè)計具有體積小、設(shè)計周期短(設(shè)計過程中即可實現(xiàn)時序仿真)、調(diào)試方便、故障率低、修改升級容易等特點。
本設(shè)計采用自頂向下、混合輸入方式(原理圖輸入—頂層文件連接和VHDL語言輸入—各模塊程序設(shè)計)實現(xiàn)數(shù)字鐘的設(shè)計、下載和調(diào)試。
一、 功能說明
已完成功能
1. 完成秒/分/時的依次顯示并正確計數(shù);
2. 秒/分/時各段個位滿10正確進位,秒/分能做到滿60向前進位;
3. 定時鬧鐘:實現(xiàn)整點報時,又揚聲器發(fā)出報時聲音;
4. 時間設(shè)置,也就是手動調(diào)時功能:當(dāng)認為時鐘不準(zhǔn)確時,可以分別對分/時鐘進行調(diào)整;
5. 利用多余兩位數(shù)碼管完成秒表顯示:A、精度達10ms;B、可以清零;C、完成暫停
可以隨時記時、暫停后記錄數(shù)據(jù)。
待改進功能:
1. 鬧鐘只是整點報時,不能手動設(shè)置報時時間,遺憾之一;
2. 秒表不能向秒進位,也就是最多只能記時100ms;
3. 秒表暫停記錄數(shù)據(jù)后不能在原有基礎(chǔ)上繼續(xù)計時,而是復(fù)位重新開始。
【注意】秒表為后來添加功能,所以有很多功能不成熟!
標(biāo)簽:
CPLD
VHDL
芯片
時鐘源
上傳時間:
2014-01-02
上傳用戶:LIKE