文檔為設計并實現兩路相位可調方波信號發生器總結文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,
標簽: 信號發生器
上傳時間: 2022-06-26
上傳用戶:jason_vip1
文檔為乘法器復用的多路FFT處理器研究與設計總結文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,
上傳時間: 2022-06-28
上傳用戶:
文檔為基于Proteus的多路信號監測系統仿真詳解文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,
標簽: proteus
上傳時間: 2022-06-30
上傳用戶:
主控平臺:STM32F334K8T6拓撲:雙路交錯BUCK功能:MPPT充電,USB通訊 ,CAN通訊 ,自然散熱;描述:本方案適用于戶用儲能系統,供光伏充電用基于arm的方案區別于DSP,提供一種性價比極高的選擇
上傳時間: 2022-06-30
上傳用戶:
文檔為雙路直流穩壓電源電路原理圖講解文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,
上傳時間: 2022-07-08
上傳用戶:XuVshu
產品品牌:永嘉微電/VINKA 產品型號:VK3606D 封裝形式:SOP16 產品年份:新年份 概述: VK3606D SOP16具有6個觸摸按鍵,可用來檢測外部觸摸按鍵上人手的觸摸動作。該芯片具有較高的集成度,僅需極少的外部組件便可實現觸摸按鍵的檢測。 提供了6路1對1直接輸出低電平有效。最長輸出時間10S。芯片內部采用特殊的集成電路, 具有高電源電壓抑制比,可減少按鍵檢測錯誤的發生,此特性保證在不利環境條件的應用中芯 片仍具有很高的可靠性。 此觸摸芯片具有自動校準功能,低待機電流,抗電壓波動等特性,為各種6觸摸按鍵+IO輸 出的應用提供了一種簡單而又有效的實現方法。 特點: ? 工作電壓 2.4-5.5V ? 待機電流7uA/3.0V,14uA/5V ? 上電復位功能(POR) ? 低壓復位功能(LVR) ? 觸摸輸出響應時間:工作模式 48mS ,待機模式160mS ? 單鍵1對1直接輸出低電平有效 ? 防呆功能,有效鍵最長輸出時間:10S ? 通過CS腳接對地電容調節整體靈敏度(1-47nF) ? 各觸摸通道單獨接對地小電容微調靈敏度(0-50pF) ? 上電0.25S內為穩定時間,禁止觸摸 ? 上電后4S內自校準周期為64mS,4S無觸摸后自校準周期為1S ? 陳銳鴻:188?2466?2436; Q號:361?888?5898 ? 封裝SOP16(150mil)(9.9mm x 3.9mm PP=1.27mm)
標簽: IC-VK 366 SOP 抗干擾 16 觸摸開關 電熱 低功耗 靈敏度 觸控
上傳時間: 2022-07-18
上傳用戶:18824626436
Atmel芯片的LINUX菜鳥調試之路目標很明確:1.先直接下載官方的.Bin文件運行,看運行效果2.自己編譯官方源碼,得到.bin文件運行,看運行效果是否和官方的.bin文件一致。3.可以自行修改官方源碼,得到自己設計板子的.bin文件并運行成功。其中bootstrap對于VXworks同樣適用如果是自己做的板子,那么就直接從本文檔的第二個階段開始看即可。首先擁有一塊Atmel的開發板,開發板一般可以向廠家申請(沒有開發板也行,只要你有Atmel的任意一款,自己設計的也可以,可以運行操作系統的板子,例如9260,9200,9625,9G45,9X25等等都行,方法都一樣),此處使用的是AT91SAM9X5-EK,開發板的主CPU是AT91SAM9X25。板子是Atmel官方提供的。要調試板子需要一些對應的軟件環境。1CPU核心板可以貼SAM9G15,SAM9G25,SAM9G35,SAM9×25,SAM9X35等幾個PlIN-TO-PIN的片子,他們的管腳PCB封裝兼容2頻率CPU為400MHZ,總線133MHZ3晶振時鐘晶振12MHZ,32.768KHZ4RAM用的是1Gbit=1204/8=128MB的(DDR2)(miro 美光1.8V的MT47H64M16HR,16位的64M*16bit/8=128MB)5NAND用的是2Gbit=2048/8=256MB的FLASH(miro美光3.3V的MT29F2G08AAD,8位的)6Dataflash SPl的Dataflash是32Mbits=32/8=4MB的7EEPROM EEPROM是512Kbits是512/8=64KB的
上傳時間: 2022-07-24
上傳用戶:
該文檔為一種基于ARM7的工業測控板的研究總結文檔,本設計以嵌入式控制系統為目標,實現了多路AD采集、DA輸出、TLV5630IDW寄存器。數據存儲等功能,并能提供多總線通訊。實驗表明,系統AD/DA轉換精度高、使用靈活,效果良好。DI通道將經過光耦隔離后的輸入端子接在AT9lSAM7S64的I/O
上傳時間: 2022-07-26
上傳用戶:20125101110
網上關于Altera的教程很多,可謂浩如煙海。大體來說有兩類:一是,step by step的指導如何操作Quartus軟件,這類方法的優點是上手快,但卻有知其然不知其所以然之惑;二是,從一個很高的起點分析一些具體問題,優點是有深度,但也把大部分初學者拒之門外,不知路在何方。本系列教程的宗旨是在力求全面介紹Altera及其QuartusⅡ軟件原理的基礎上,對何如使用Altera FPGA進行基礎設計、時序分析、驗證、優化四大方面進行講解。本篇為時序篇,推薦用兩天時間掌握。其余的,基礎篇需一天,驗證、優化各需兩天,一共七天。本教程大部分內容參考翻譯 altera 官方handbook和對應的paper等資料,1.2、1.4、1.6、2.1系熱心網友riple所創,筆者基本原文引用,只為閱讀流暢性和更易理解做了少許改動,如造成原作者的不適,可聯系筆者刪除之。后續教程視讀者反映情況進行適當調整和發布。
上傳時間: 2022-07-27
上傳用戶:
網上關于Altera的教程很多,可謂浩如煙海。大體來說有兩類:一是,step by step的指導如何操作Quartus軟件,這類方法的優點是上手快,但卻有知其然不知其所以然之惑;二是,從一個很高的起點分析一些具體問題,優點是有深度,但也把大部分初學者拒之門外,不知路在何方。本系列教程的宗旨是在力求全面介紹Altera及其QuartusII軟件原理的基礎上,對何如使用AlteraFPGA進行基礎設計、時序分析、驗證、優化四大方面進行講解。本篇為基礎篇,推薦用一天時間掌握。還有三大類各需兩天,一共七天。本教程大部分內容參考翻譯 altera 官方handbook和對應的paper等資料,也有部分章節系熱心網友所創,筆者基本原文引用,只為閱讀流暢性做了少許改動,如造成原作者的不適,可聯系筆者刪除之。后續教程視讀者反映情況進行適當調整和發布。
上傳時間: 2022-07-27
上傳用戶:XuVshu