在伺服系統中,為了實現高精度的控制,往往需要實時地檢測出電動機轉子的位置。用來檢測電動機轉子位置的角度傳感器主要有光電編碼器和旋轉變壓器。光電編碼器雖然能夠達到很高的精度,但是它的抗干擾性差,不宜應用在條件惡劣的場合中;相比較而言,旋轉變壓器(簡稱旋變)由于結構簡單,堅固耐用,抗干擾性強,能夠應用在各種條件惡劣的場合中,所以獲得了越來越廣泛的應用。 本文采用的旋變樣機是一種新型的磁阻式旋轉變壓器。分析了它的定轉子結構、定子繞組的連接方式以及轉子形狀的優化;并在此基礎上,推導出了它的正余弦輸出反電勢的表達式;最后在電磁場分析軟件Ansoft中,以樣機為原型建立了仿真模型,分析了它內部的電磁場分布以及正余弦輸出反電勢的波形。 其次,本文設計了一種以DSP為核心的R2D電路系統。它以振蕩電路產生的正弦波電壓信號作為旋變的激勵信號,加上相關的外圍電路,構成了旋轉變壓器一數字轉換器,解算出了旋變的軸角θ;并在此基礎上,分析了產生角度解算誤差的各種因素,同時計算出了旋變的轉速n。 最后,在上述解算方案的基礎上,本文又給出了第二種解算方案,即:DSP產生的方波經過濾波之后作為旋變的激勵信號,解算出了旋變的軸角θ;然后比較了這兩種解算方案的優缺點,重點分析了激勵信號中的諧波分量對正余弦輸出反電勢以及角度解算的影響。
上傳時間: 2013-04-24
上傳用戶:pioneer_lvbo
以諧波抑制,無功補償為主要功能的有源電力濾波器的基本理論已經成熟,但是市場尚無成熟的諧波有源抑制產品,同時電網諧波問題日益突出,因此需要對有源電力濾波器進行產業化應用研究。并聯有源電力濾波器以其安裝、維護方便,成為商用化產品的主流。所以本文針對并聯有源電力濾波器,展開產業化應用研究。 本文研究工作首先由如下工程問題引出:并聯有源電力濾波器在補償辦公樓電氣負載產生的諧波電流時,會出現諧波放大現象。辦公樓電氣負載主要是計算機、開關電源、不間斷電源、電壓型變頻器等,這些都是電壓型諧波源.本文以電容濾波型整流電路(電壓型諧波源)的分析作為切入點,基于“分段線性化”方法,對并聯有源電力濾波器補償電容濾波型整流負載進行了穩態分析,得到系統的電流和電壓波形,進而獲得其頻譜特性。通過本文所述穩態分析方法,可以從理論上理解并聯有源電力濾波器補償電容濾波型整流負載的工作過程,對有源電力濾波器的應用研究具有重要的理論和實際意義。 本文在分析辦公樓負載電氣特性的基礎上,建立了有源電力濾波器補償容性負載的簡化模型,依據該模型分析了負載中容性元件的電容值與諧波電流放大之間的關系;為了克服諧波放大現象,本文首先通過負載電流采樣環節后加裝濾波器的方式,將電流諧振頻率分量從采樣值中濾除,雖然達到了抑制諧波放大的目的,但是由于延時的引入,使得補償后網側電流畸變率(THD)急劇升高;然后根據這一思路,采用基于快速傅立葉變換(FFT)的有選擇諧波補償方法將電流諧振頻率分量從負載電流采樣值中濾除,使得系統在諧振頻率處變為開環控制,使系統穩定。經過對辦公樓負載的實際并網諧波補償實驗證明基于FFT的有選擇諧波補償方法對于抑制諧波放大是有效的。本創新點的研究工作對于實際工程應用具有參考價值。 為了滿足大容量的諧波抑制要求,本文提出了模塊化有源電力濾波器并聯補償方案,該方案的特點是模塊化結構及N+1冗余并聯控制策略、主從總線結構及主機產生、負載電流檢測方案以及并聯均流策略。主機產生及負載電流檢測是這一并聯方案的突出特點,體現了本文的創新性工作。本文還對多模塊并聯系統進行了建模和穩定性研究;依據模塊化并聯補償方案,在省科技計劃重點項目的支持下,對有源電力濾波器進行產業化研究,從項目方案、設計、器件選型,樣機調試、滿功率運行及性能檢測、樓宇負載與工業負載的實際并網實驗,直至工業樣機定型,對有源電力濾波器的產業化應用研究起了較大的推進作用,支撐項目目前已經有定型的工業化產品推出。 全文圍繞上述三個方面展開,章節分排如下:(1)第一章從實際應用角度,總結闡述了有源電力濾波技術在諧波檢測、電流跟蹤控制、拓撲結構三個方面的研究進展;(2)第二章對并聯有源電力濾波器補償電容濾波型整流負載進行了穩態分析;(3)第三章分析了有源電力濾波器補償容性負載時出現的諧波放大現象,并利用FFT方法使得系統在諧振頻率處變為開環控制,達到抑制諧波放大的目的;(4)第四章、第五章提出有源電力濾波器模塊化并聯方案,并詳細說明了模塊化并聯系統的設計和實驗;(5)第六章對全文進行了總結,并對今后的研究工作進行了展望。
上傳時間: 2013-04-24
上傳用戶:JANEM
H.264/AVC規范是由國際電聯(ITU-T)和國際標準化組織(ISO)聯合制定的新一代視頻編解碼標準。它具有如下四個特點:低碼流,和MPEG2等壓縮技術相比,在同等圖像質量下,采用H.264技術壓縮后的數據量只有MPEG2的1/8;高圖象質量,復雜的算法保證了低碼流條件下圖像仍能保留豐富的細節;容錯能力強,提供了解決在不穩定網絡環境下容易發生的丟包等錯誤的必要工具;網絡適應性強,提供了網絡適應層,數據能在不同網絡上傳輸。但由此帶來的代價是復雜度極高的編碼過程,尤其是在嵌入式系統中實現具有很大的挑戰性。 本文主要介紹了基于H.264標準的開源代碼T264向DM642平臺的移植和優化。優化綜合運用了上層和底層的實現方法實現。上層的方法例如使用CCS提供的條件優化代碼優化功能,使用IMGLIB中高度優化的函數等,其特點是簡便易行,效果良好;底層的實現方法例如使用DM642特有的內聯函數,用線性匯編的方式實現算法等,特點是提高了代碼運行的并行性,但需要對DM642和H.264有很深刻的理解。 目前本設計已成功完成H.264.算法在DM642開發板上的運行,壓縮QCIF格式視頻的速度隨圖像復雜度的不同達到了35-50幀每秒。此后本設計還繼續使用優化后的編碼器實現了監控用視頻服務器的原型,使得攝像頭采集的視頻數據在DM642開發板上壓縮后傳輸至PC機,且能夠在PC端用配套的程序成功解碼并播放。
上傳時間: 2013-06-23
上傳用戶:qqiang2006
近些年來,隨著電力電子技術的發展,電力電子系統集成受到越來越多的關注,其中標準化模塊的串并聯技術成為研究熱點之一。輸入并聯輸出串聯型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個模塊輸入電流均分和輸出電壓均分之間的關系,在此基礎上提出一種輸出均壓控制方案,該方案對系統輸出電壓調節沒有影響。選擇移相控制全橋(Full-Bridge,FB)變換器作為基本模塊,對n個全橋模塊組成的IPOS組合變換器建立小信號數學模型,推導出采用輸出均壓控制方案的IPOS-FB系統的數學模型,該模型證明各模塊輸出均壓閉環不影響系統輸出電壓閉環的調節,給出了模塊輸出均壓閉環和系統輸出電壓閉環的補償網絡參數設計。對于IPOS組合變換器,采用交錯控制,由于電流紋波抵消效應,輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據所提出的輸出均壓控制策略,在實驗室研制了一臺由兩個1kW全橋模塊組成的IPOS-FB原理樣機,每個模塊輸入電壓為270V,輸出電壓為180V。并進行了仿真和實驗驗證,結果均表明本控制方案是正確有效的。
上傳時間: 2013-06-17
上傳用戶:cwyd0822
USB2.0原理與工程開發(上).pdf,9.91M,220頁.
上傳時間: 2013-07-07
上傳用戶:jeffery
PID算法在AVR單片機上的應用,風機的閉環控制
上傳時間: 2013-04-24
上傳用戶:aa17807091
Linux內核在S3C2440上移植的方法
上傳時間: 2013-07-12
上傳用戶:WANGLIANPO
隨著計算機和自動化測量技術的日益發展,測量儀器和計算機的關系日益密切。計算機的很多成果很快就應用到測量和儀器領域,與計算機相結合已經成為測量儀器和自動測試系統發展的必然趨勢。高度集成的現場可編程門陣列(FPGA)是超大規模集成電路和計算機輔助設計技術發展的結果,由于FPGA器件具備集成度高、體積小、可以利用基于計算機的開發平臺,用編寫軟件的方法來實現專門硬件的功能等優點,大大推動了數字系統設計的單片化、自動化,縮短了單片數字系統的設計周期、提高了設計的靈活性和可靠性。 本文研究基于網絡的高速數據采集系統的設計與實現問題。論文完成了以FPGA結構為系統硬件平臺,uClinux為核心的系統的軟件平臺設計,進行信號的采集和遠程網絡監測的功能。 論文從軟硬件兩方面入手,闡述了基于FPGA器件進行數據采集的硬件系統設計方法,以及基于uClinux操作系統的設備驅動程序設計和應用程序設計。 硬件方面,FPGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述語言在Xilinx公司提供的ISE輔助設計軟件中實現FPGA編程。將微處理器MicroBlaze、數據存儲器、程序存儲器、以太網控制器、數模轉換控制器等數字邏輯電路通過CoreConnect技術用OPB總線集成在同一個FPGA內部,形成一個可編程的片上系統(SOPC)。采用基于FPGA的SOPC設計的突出優點是不必更換芯片就可以實現設計的改進和升級,同時也可以降低成本和提高可靠性。 軟件方面,為了更好更有效地管理和拓展系統功能,移植了uClinux到MicroBlaze軟處理器上,設計實現了平臺上的ADC設備驅動程序和數據采集應用程序。并通過修訂內核,實現了利用以太網TCP/IP協議來訪問數據采集程序獲得的數據。
上傳時間: 2013-05-23
上傳用戶:晴天666
模擬電路教程(上)模擬電路教程(上)模擬電路教程(上)模擬電路教程(上)模擬電路教程(上)
上傳時間: 2013-07-30
上傳用戶:lizhen9880
本文分析了數字音頻處理技術中數字濾波器的各種傳統實現算法,尤其是研究了FIR數字濾波器的實現算法,在分析了數字濾波器的傳統算法的基礎上,針對家用和便攜式音頻處理系統,提供一種基于FPGA的音頻處理器的實現方案,以適應便攜式和家用設備對處理器體積和功耗小的發展要求.該方案對實現N階FIR數字濾波器的傳統算法進行了改良,將濾波器的系數用浮點數表示法來表示,使得原本至少需要一個乘法器和一個加法器來實現濾波功能,現在僅需要若干次加法和移位運算就可以實現,很大程度降低了設計的復雜度和系統功耗,也減少了芯片的面積.同時采用硬件描述語言VHDL實現了音頻處理器各個模塊的設計.
上傳時間: 2013-06-02
上傳用戶:cknck