介紹一種利用光電技術動態檢測軌道不平順的方法,裝置安裝在運營機車上,由線陣CCD傳感器、紅外線光源、軌道檢測單元板、數據轉儲器和地面微機處理系統等部分組成。闡述了直接測量法原理、硬件電路、浮動二值化以
上傳時間: 2013-05-23
上傳用戶:1966640071
隨著網絡、通信和微電子技術的快速發展和人民物質生活水平的提高,視頻監控系統以其直觀、方便和信息內容豐富的特點而被廣泛的應用。本文利用ARM+DSP的雙核結構,對基于ARM+DSP嵌入式的視頻監控系統進行了設計和研究。 本系統大致分成兩部分-DSP圖像采集處理部分和ARM實時控制應用部分兩部分。子系統分別選用TMS320DM642和AT91RM9200作為兩部分的主控芯片,利用它們各自的優勢在系統中發揮不同的功能。 DSP的圖像采集處理部分通過CCD攝像頭對特定的區域采集視頻圖像,并由視頻解碼芯片進行視頻解碼處理。處理后的數字視頻信號放入DSP內通過視頻運動檢測算法進行圖像處理,以掌握是否有異常的情況發生。如果有異常情況發生,則立刻由DSP向ARM實時控制應用部分施加中斷信號,并將識別處理后的結果全部發送過去。 ARM的實時控制應用部分實現對DSP圖像采集處理部分的實時控制,實現支持Linux平臺的硬件架構,實現網口、串口和USB等接口用于數據傳輸,實現圖像的顯示和友好的人機界而等等。ARM實時控制應用部分本身不參與圖像識別和處理相關的算法實現,而只是配合DSP將圖像處理的結果顯示出來,并在恰當的時機觸發外部控制器實現一定的對外控制功能。 基于ARM+DSP架構的視頻監控系統的設計思想與實現原理,本系統分為控制模塊和視頻處理模塊,二者獨立開發和調試,通過HPI并行方式連接,提高了軟硬件任務的模塊化程度,增加了系統的穩定性、可靠性和靈活性,符合嵌入式視頻監控的功能要求,可以面對日益復雜的視頻應用。本文還介紹了基于AT91RM9200處理器子系統開發板的底層BootLoader程序的開發和對Linux操作系統移植的過程。最后論文在設計并實現的基礎上對系統的改進提出了一些新的方法和建議。
上傳時間: 2013-06-19
上傳用戶:金宜
核地球物理勘探是集核探測技術、電子技術、計算機技術為一體,能夠快速、準確地分析出核素的相關信息及參數的一門綜合性很強的學科。目前己廣泛應用于鈾礦勘探、地質填圖、油氣勘測以及尋找各種金屬和非金屬礦產等諸多領域。其中核地球物理數據的采集和處理是核地球物理勘探研究的重要課題之一,它將直接對測量結果產生影響。 本系統設計是架構在基于ARM7TDMI核的16/32位處理器S3C44BOX的硬件基礎上,移植了嵌入式μCLinux操作系統、JFFS2文件系統、以及MiniGUI圖形開發庫。通過利用S3C44BOX處理器快速的運算速度、豐富的外圍設備和嵌入式μCLinux操作系統及其豐富的軟件資源,編寫了系統引導代碼、集成了LCD、MCA硬件設備的驅動程序、開發了GPS、GPRS應用程序。本論文研究成果主要有: 1.研制了基于高端的16/32位ARM7TDMI處理器S3C44BOX為控制核心、外圍電路帶有LCD顯示以及時鐘和存儲電路的核數據采集系統。該系統能夠穩定運行在60MHz頻率,無需上位機,用戶就可與之進行交互工作,能夠獨立完成能譜數據的采集、分析、存儲等功能。系統具有低功耗、小型化、高性價比等特點。 2.實現了嵌入式μCLinux操作系統在采集系統上的移植。隨著嵌入式系統的迅速發展,嵌入式操作系統在核儀器研制中的應用不僅能夠提高系統的穩定性,而且通過充分利用Linux豐富的軟件資源,能夠快速的完成系統的定制和開發,構建復雜的軟件系統。 3.實現了基于μCLinux的JFFS2嵌入式文件系統的移植,安全可靠的管理了系統引導代碼、#CLinux操作系統內核映象文件、譜處理程序和數據等。 4.初步實現了GPS定位、GPRS數據無線傳輸的功能。
上傳時間: 2013-04-24
上傳用戶:dreamboy36
核能譜儀中的數據采集系統,集核探測技術、電子技術、計算機技術為一體,以多道脈沖幅度分析器為核心部件,能夠快速、準確地提取出核素的相關信息及參數。現已于勘探、建材放射性檢測及環境放射性監測等領域得到廣泛應用。隨著嵌入式技術的發展,以32位ARM為核心的微控制器已被引入進來,提高了數據采集的速度和精度,同時嵌入式操作系統的引入也為功能擴展、系統集成提供了高效的開發平臺。 本論文介紹的核數據采集系統即以ARM微控制器LPC2148和實時操作系統μC/OS-II為平臺,譜數據采集為基本功能,在此基礎上擴展GPS和GPRS模塊,可實現GPS信息和核信號的實時、同步接收,保存和顯示,并可將采集的數據通過GPRS網絡及時傳到采集中心進行譜數據處理和GPS差分定位,為野外多點測量及遠程監測提供了有效的手段。 課題以教育部的高等學校博士學科點專項科研基金項目“基于3GS技術的便攜式核地球物理數據采集系統研究(項目編號:20040616014)”為依托,本人在已有研究成果的基礎上,進行了相關改進和系統集成: (1)選用軌對軌運算放大器,改進了峰值檢測電路,增大了脈沖峰值的測量精度。 (2)數據采集系統以32位ARM微控制器LPC2148為核心,外圍電路帶有LCD顯示,系統具有低功耗、小型化、高性價比等特點。 (3)實現了核數據采集系統對GPS、GPRS的集成。 (4)完成嵌入式μC/OS-II操作系統在LPC2148上的移植、操作系統的搭建,及各功能模塊的設計與集成。
上傳時間: 2013-04-24
上傳用戶:標點符號
隨著半導體工藝的飛速發展和芯片設計水平的不斷進步,ARM微處理器的性能得到大幅度地提高,同時其芯片的價格也在不斷下降,嵌入式系統以其獨有的優勢,己經廣泛地滲透到科學研究和日常生活的各個方面。 本文以ARM7 LPC2132處理器為核心,結合蓋革一彌勒計數管對Time-To-Count輻射測量方法進行研究。ARM結構是基于精簡指令集計算機(RISC)原理而設計的,其指令集和相關的譯碼機制比復雜指令集計算機要簡單得多,使用一個小的、廉價的ARM微處理器就可實現很高的指令吞吐量和實時的中斷響應。基于ARM7TDMI-S核的LPC2132微處理器,其工作頻率可達到60MHz,這對于Time-To-Count技術是非常有利的,而且利用LPC2132芯片的定時/計數器引腳捕獲功能,可以直接讀取TC中的計數值,也就是說不再需要調用中斷函數讀取TC值,從而大大降低了計數前雜質時間。本文是在我師兄呂軍的《Time-To-Count測量方法初步研究》基礎上,使用了高速的ARM芯片,對基于MCS-51的Time-To-Count輻射測量系統進行了改進,進一步論證了采用高速ARM處理器芯片可以極大的提高G-M計數器的測量范圍與測量精度。 首先,討論了傳統的蓋革-彌勒計數管探測射線強度的方法,并指出傳統的脈沖測量方法的不足。然后討論了什么是Time-To-Count測量方法,對Time-To-Count測量方法的理論基礎進行分析。指出Time-To-Count方法與傳統的脈沖計數方法的區別,以及采用Time-To-Count方法進行輻射測量的可行性。 接著,詳細論述基于ARM7 LPC2132處理器的Time-To-Count輻射測量儀的原理、功能、特點以及輻射測量儀的各部分接口電路設計及相關程序的編制。 最后得出結論,通過高速32位ARM處理器的使用,Time-To-Count輻射測量儀的精度和量程均得到很大的提高,對于Y射線總量測量,使用了ARM處理器的Time-To-Count輻射測量儀的量程約為20 u R/h到1R/h,數據線性程度也比以前的Time-To-CotJnt輻射測量儀要好。所以在使用Time-To-Count方法進行的輻射測量時,如何減少雜質時間以及如何提高計數前時間的測量精度,是決定Time-To-Count輻射測量儀性能的關鍵因素。實驗用三只相同型號的J33G-M計數管分別作為探測元件,在100U R/h到lR/h的輻射場中進行試驗.每個測量點測量5次取平均,得出隨著照射量率的增大,輻射強度R的測量值偏小且與輻射真實值之間的誤差也隨之增大。如果將測量誤差限定在10%的范圍內,則此儀器的量程范圍為20 u R/h至1R/h,量程跨度近六個數量級。而用J33型G-M計數管作常規的脈沖測量,量程范圍約為50 u R/h到5000 u R/h,充分體現了運用Time-To-Count方法測量輻射強度的優越性,也從另一個角度反應了隨著計數前時間的逐漸減小,雜質時間在其中的比重越來越大,對測量結果的影響也就越來越嚴重,盡可能的減小雜質時間在Time-To-Count方法輻射測量特別是測量高強度輻射中是關鍵的。筆者用示波器測出此輻射儀器的雜質時間約為6.5 u S,所以在計算定時器值的時候減去這個雜質時間,可以增加計數前時間的精確度。通過實驗得出,在標定儀器的K值時,應該在照射量率較低的條件下行,而測得的計數前時間是否精確則需要在照射量率較高的條件下通過儀器標定來檢驗。這是因為在照射量率較低時,計數前時間較大,雜質時間對測量結果的影響不明顯,數據線斜率較穩定,適宜于確定標定系數K值,而在照射量率較高時,計數前時間很小,雜質時間對測量結果的影響較大,可以明顯的在數據線上反映出來,從而可以很好的反應出儀器的性能與量程。實驗證明了Time-To-Count測量方法中最為關鍵的環節就是如何對計數前時間進行精確測量。經過對大量實驗數據的分析,得到計數前時間中的雜質時間可分為硬件雜質時間和軟件雜質時間,并以軟件雜質時間為主,通過對程序進行合理優化,軟件雜質時間可以通過程序的改進而減少,甚至可以用數學補償的方法來抵消,從而可以得到比較精確的計數前時間,以此得到較精確的輻射強度值。對于本輻射儀,用戶可以選擇不同的工作模式來進行測量,當輻射場較弱時,通常采用規定次數測量的方式,在輻射場較強時,應該選用定時測量的方式。因為,當輻射場較弱時,如果用規定次數測量的方式,會浪費很多時間來采集足夠的脈沖信號。當輻射場較強時,由于輻射粒子很多,產生脈沖的頻率就很高,規定次數的測量會加大測量誤差,當選用定時測量的方式時,由于時間的相對加長,所以記錄的粒子數就相對的增加,從而提高儀器的測量精度。通過調研國內外先進核輻射測量儀器的發展現狀,了解到了目前最新的核輻射總量測量技術一Time-To-Count理論及其應用情況。論證了該新技術的理論原理,根據此原理,結合高速處理器ARM7 LPC2132,對以G-計數管為探測元件的Time-To-Count輻射測量儀進行設計。論文以實驗的方法論證了Time-To-Count原理測量核輻射方法的科學性,該輻射儀的量程和精度均優于以前以脈沖計數為基礎理論的MCS-51核輻射測量儀。該輻射儀具有量程寬、精度高、易操作、用戶界面友好等優點。用戶可以定期的對儀器的標定,來減小由于電子元件的老化對低儀器性能參數造成的影響,通過Time-To-Count測量方法的使用,可以極大拓寬G-M計數管的量程。就儀器中使用的J33型G-M計數管而言,G-M計數管廠家參考線性測量范圍約為50 u R/h到5000 u R/h,而用了Time-To-Count測量方法后,結合高速微處理器ARM7 LPC2132,此核輻射測量儀的量程為20 u R/h至1R/h。在允許的誤差范圍內,核輻射儀的量程比以前基于MCS-51的輻射儀提高了近200倍,而且精度也比傳統的脈沖計數方法要高,測量結果的線性程度也比傳統的方法要好。G-M計數管的使用壽命被大大延長。 綜上所述,本文取得了如下成果:對國內外Time-To-Count方法的研究現狀進行分析,指出了Time-To-Count測量方法的基本原理,并對Time-T0-Count方法理論進行了分析,推導出了計數前時間和兩個相鄰輻射粒子時間間隔之間的關系,從數學的角度論證了Time-To-Count方法的科學性。詳細說明了基于ARM 7 LPC2132的Time-To-Count輻射測量儀的硬件設計、軟件編程的過程,通過高速微處理芯片LPC2132的使用,成功完成了對基于MCS-51單片機的Time-To-Count測量儀的改進。改進后的輻射儀器具有量程寬、精度高、易操作、用戶界面友好等特點。本論文根據實驗結果總結出了Time-To-Count技術中的幾點關鍵因素,如:處理器的頻率、計數前時間、雜質時間、采樣次數和測量時間等,重點分析了雜質時間的組成以及引入雜質時間的主要因素等,對國內核輻射測量儀的研究具有一定的指導意義。
標簽: TimeToCount ARM 輻射測量儀
上傳時間: 2013-06-24
上傳用戶:pinksun9
隨著國內工業化、數字化的迅速發展,嵌入式開發在IT行業中的重要性越來越顯著。嵌入式開發領域對產品的功能性、穩定性、實時性等方面的要求也越來越高。 采用嵌入式實時操作系統作為開發平臺,以高性能的嵌入式處理器為工業控制等領域的主控制器可以有效地提高系統的可靠性、實時性、和軟件編程的靈活性。在嵌入式處理器方面,ARM構架已經在高性能、低功耗、低成本的嵌入式領域里占領先地位。而在嵌入式操作系統方面,適合國內發展方向的解決方案以及系統基礎結構方面并不理想。首先,國外成熟的嵌入式實時操作系統大都成本高、結構復雜,不適合強實時應用;其次,因大部分實時操作系統不公開源碼,使開發的產品存在安全隱患。而類似μC/OS-II的小型強實時嵌入式操作系統內核雖然具有低成本、易控制、小規模、高性能等特性,但這類系統的基礎較為薄弱,面臨產品化和商業化還有一定的距離。 本文針對這種情況,結合現有的操作系統內核理論及嵌入式強實時系統的特殊需求,特別是對μC/OS-Ⅱ的研究分析基礎上,面向強實時應用,設計、構造了一種適合在32位ARM處理器環境下使用的內核。這樣做的目的是為了提供一個基礎牢固、值得信賴的基本平臺。 本文研究工作主要集中在以下幾個方面: 針對嵌入式環境中高效、簡潔、易擴展、易剪裁的要求,對內核體系結構框架進行了設計。內核整體上采用分層結構,在各層中采用功能相對獨立的模塊:在最底層借鑒微核的原理,只提供最基本的功能模塊。 針對系統快速和穩定的實時響應能力需求,為IRQ中斷建立了統一的中斷入口,采用合理的半嵌套工作方式;保留FIQ為不可屏蔽中斷,在快速反應場合使用;引入中斷分段處理機制解決中斷和任務的ITC機制共享,需要硬保護機制相互協調所引起的硬保護機制被隱性地泛濫使用問題。 針對應用提出的系統行為的可預測性需求,在調度算法方面采用基于優先級位圖的搶占閾值調度算法,提高了處理器的利用率和任務集合的可調度性,減少了內核存儲開銷;在共享資源訪問控制方面,以優先級天花板協議為依據,使用互斥事件解決優先級反轉和死鎖問題的發生。 為了保障系統的強實時性能,本文還對內核的時鐘管理、內存管理等方面進行了設計。最后,通過實時性能測試,結果表明該實時內核有很好的強實時特性。
上傳時間: 2013-04-24
上傳用戶:alia
可以用來學習8051IP核設計,掌握8051的開發,以及SOC的設計
上傳時間: 2013-04-24
上傳用戶:jlyaccounts
隨著微電子技術和計算機技術的發展,工業生產過程的自動化和智能化程度越來越高。就玻璃工業生產而言,以前浮法玻璃生產線上所用的質量檢測都是通過利用人眼離線檢驗或專用儀器抽樣檢測,無法滿足實時檢測的要求,并且人眼檢測只能發現較大的玻璃缺陷,所以玻璃質量無法提高。目前國內幾家大型玻璃生產企業都開始采用進口檢測設備,可以對玻璃實現100%在線全檢,自動劃分玻璃等級,并獲得質量統計數據,指導玻璃生產,穩定玻璃質量水平。 但由于價格昂貴,加上國內浮法玻璃生產線現場條件復雜,需要很長時間的配套和適應,而且配件更換困難以及售后服務難以到位等問題,嚴重束縛了國內企業對此類設備的引進,無法提高國內企業在國際市場的競爭能力。 應對此一問題,本文主要研究了基于DSP+ARM的獨立雙核結構的嵌入式視頻缺陷在線檢測系統的可行性,提出了相應的開發目標和性能參數,并在此基礎上主要給出了基于TI公司TMS320C6202B DSP的視頻圖像處理以及缺陷識別的總體方案、硬件設計和相應的底層軟件模塊;同時論述了嵌入式工業控制以及網絡傳輸的實現方案——采用Samsung公司的基于ARM7內核的S3C4510B作為主控芯片,運行uClinux操作系統,設計出整個嵌入式系統的軟件層次模型和數據處理流程,其中編程底層的軟件模塊為上層的應用程序提供硬件操作和流程,從而實現缺陷識別結果的控制與傳輸。同時,本文還對玻璃缺陷的識別原理進行了深入的探討,總結出了圖象處理,圖象分割以及特征點提取等識別步驟。 本系統對于提高玻璃缺陷在線檢測的工藝水平、靈敏度、精度等級;提高產品質量、生產效率和自動化水平,降低投資及運行成本都將有著極其重要的現實意義。
上傳時間: 2013-07-02
上傳用戶:shenglei_353
GPS(全球定位系統)是一種全方位的實時定位技術。隨著GPS技術的發展,基于PC機的導航定位系統由于其價格及功耗較高已不能滿足社會發展的需要,脫離PC端的嵌入式導航定位技術迅速發展起來。如今以ARM處理器作為主CPU的嵌入式硬件平臺,幾乎已經成為信息產業的硬件標準。一方面,它具有體積小、性能強、功耗低、可靠性高等特點;另一方面,它為高速、穩定地運行嵌入式操作系統提供了硬件基礎。因此由基于ARM處理器的硬件平臺和嵌入式操作系統構成的嵌入式系統已經被廣泛地應用于軍事國防、消費電子、網絡通信、工業控制等各種領域。本文就對基于ARM的GPS定位系統的開發進行了研究與實現。 本文主要對以下三個方面的技術進行了研究:一是對GPS技術進行了介紹,介紹了GPS技術的發展、原理、特點、系統組成和定位方式;二是搭建基于ARM的硬件平臺;三是對Windows CE操作系統的開發進行了詳細的描述。 硬件平臺設計以三星公司的ARM920T核的S3C2440A為微處理器,根據系統要求完成S3C2440A外圍器件的設計,包括64M NAND Flash、64MSDRAM、SD卡以及USB和串口通信的電路設計。而GPS模塊使用了GPS25LVS12通道的GPS接收機,并對GPS與ARM的通信接口和數據格式進行了描述。硬件系統設計采用了冗余設計,為以后系統的升級提供了空間。 在嵌入式操作系統上,我們選擇的是Windows CE操作系統。詳細介紹了平臺移植過程中Boot Loader開發,OAL層修改,以串口、鍵盤和LCD驅動為例介紹了驅動程序的開發,并詳細介紹了內核的定制過程。在應用程序開發中,介紹了從PB中導出SDK的過程以及EVC應用程序的調試。
上傳時間: 2013-07-09
上傳用戶:chongchong2016
FPGA能夠減少電子系統的開發風險和開發成本,縮短上市時間,降低維護升級成本,廣泛地應用在電子系統中.隨著集成電路向著片上系統(SoC)的發展,需要設計出FPGA IP核用于SoC芯片的設計.該論文的工作圍繞FPGA IP核的設計進行,在FPGA結構設計優化和FPGAIP接口方案設計兩方面進行了研究.設計改進了適用于數據通路的FPGA新結構——FDP.設計改進了可編程邏輯單元(LC);對可編程連線作為"2層2類"的層次結構進行組織,進行了改進并確定了各種連線的通道寬度;結合對迷宮布線算法的分析以及benchmark電路實驗的方法,提出了用于分段式網格連線的開關盒和連接盒新結構,提高連線的面積利用效率.在FPGA IP核的接口方案上,基于邊界掃描測試電路提出了FPGA IP核的測試方案;結合擴展邊界掃描測試電路得到的編程功和自動下載電路,為FPGA IP核提供了具有兩種不同編程方法的編程接口.采用SMIC 0.35um 3層金屬CMOS工藝,實現了一個10萬系統門規模的FDP結構,并和編程、測試接口一起進行版圖設計,試制了FDP100k芯片.FDP100k中包括了32×32個LC,128個可編程IO單元.在FDP100k的芯片測試中,對編程寄存器、各種可編程資源進行測試,并完成電路實現、性能參數測試以及IP核接口的測試,結果表明FPGA IP核的整體功能正確.
標簽: FPGAIP
上傳時間: 2013-04-24
上傳用戶:gokk