亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

中國國家標(biāo)準(zhǔn)

  • 可以實現圖像霍夫曼編碼,香家費諾編碼,算術編碼,游程編碼,位平面編碼,預測編碼,在編碼過程中會顯示被壓縮圖像的各個參數(壓縮比,碼長,信噪比等),并有圖像恢復功能.

    可以實現圖像霍夫曼編碼,香家費諾編碼,算術編碼,游程編碼,位平面編碼,預測編碼,在編碼過程中會顯示被壓縮圖像的各個參數(壓縮比,碼長,信噪比等),并有圖像恢復功能.

    標簽: 編碼 圖像 參數 壓縮比

    上傳時間: 2017-05-26

    上傳用戶:xmsmh

  • 計算機要想訪問HD61 202。必須 首先讀取狀態字寄存器的內容。主要是 要判別狀態宇中的 Busy”標志;在 “Busy”標志表示為O時。計算機方可 訪問HD61202。

    計算機要想訪問HD61 202。必須 首先讀取狀態字寄存器的內容。主要是 要判別狀態宇中的 Busy”標志;在 “Busy”標志表示為O時。計算機方可 訪問HD61202。

    標簽: Busy 61202 HD 202

    上傳時間: 2017-06-07

    上傳用戶:zhliu007

  • 這是模式分類一書中批處理裕量松弛算法和單樣本的裕量松弛算法的matlab代碼實現。pudn絕無二家。

    這是模式分類一書中批處理裕量松弛算法和單樣本的裕量松弛算法的matlab代碼實現。pudn絕無二家。

    標簽: matlab pudn 算法 模式

    上傳時間: 2013-12-23

    上傳用戶:zhangjinzj

  • 具有多種面版可以選擇的"投票程式" 多國語言版

    具有多種面版可以選擇的"投票程式" 多國語言版

    標簽: 程式

    上傳時間: 2013-12-08

    上傳用戶:yzhl1988

  • 多國語言開發元件 6.3.0.1 for Delphi and BCB and BDS

    多國語言開發元件 6.3.0.1 for Delphi and BCB and BDS

    標簽: and Delphi for BCB

    上傳時間: 2013-12-15

    上傳用戶:zhanditian

  • CAN原理與應用

    ?CAN BUS: Controller area network(ISO-11898) 是起緣於80年代,由國際標準化組織(ISO)所 發佈,是一種應用於極嚴苛環境下的傳輸匯流排

    標簽: CAN

    上傳時間: 2016-11-24

    上傳用戶:test1111

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • 地面數字電視廣播系統中SRRC濾波器及FFT處理器的設計與FPGA實現.rar

    隨著人們對數字電視和數字視頻信息的需求越來越大,數字電視廣播在中國迅速的發展起來。近幾年,數字電視傳輸系統技術逐漸成熟,數字電視地面廣播(DTTB)傳輸標準也于2006年8月30號正式出臺。此標準技術是由我國多家單位聯合研究的,具有自主知識產權的數字地面電視傳輸標準。DTTB系統標準的研究與仿真,具有巨大的實用價值和廣闊的市場前景。 @@ 本文首先研究了地面數字電視廣播標準中平方根升余弦(SRRC)濾波器(滾降系數為0.05)的結構設計,介紹了一種適合在FPGA中實現的高階高速FIR濾波器的并行流水線結構。在本設計中,以CSD數優化濾波器系數,并運用簡化加法器圖(Reduced Adder Graph,RAG)算法進行改進,最后采用并行處理的轉置型流水線結構實現。 @@ 接著研究數字電視地面傳輸標準采用的傳輸技術-OFDM的基本概念和技術特點,并研究了清華大學提出的DMB-T方案中TDS-OFDM信號幀的組成結構以及相關原理。 @@ 最后,本文針對OFDM調制所需要的3780點FFT處理器進行研究。為了保證OFDM信號的采樣率和時域導頻的采樣率相同,以達到較好的同步性能,采用了3780個正交子載波的設計方案。在實現過程中,分析比較了多種算法的計算復雜性,設計出在硬件實現復雜度上進行優化的3780點FFT處理器的數據流流水線算法。之后,通過定點仿真比較各模塊輸出的動態范圍和概率分布,設計出定點字長的優化方案,并分析計算了這一處理器的輸出信噪比與內部各模塊字長的關系,進一步降低了硬件實現復雜性。 @@關鍵字:數字電視地面廣播傳輸(DTTB);平方根升余弦濾波器(SRRC);正交頻分復用調制(OFDM);快速傅立葉變換(FFT); 3780

    標簽: SRRC FPGA FFT

    上傳時間: 2013-04-24

    上傳用戶:mdrd3080

  • FPGA用于160Gbs高速光纖通信系統中PMD補償的研究

    偏振模色散(PMD)是限制光通信系統向高速率和大容量擴展的主要障礙,尤其是160Gb/s光傳輸系統中,由PMD引起的脈沖畸變現象更加嚴重。為了克服PMD帶來的危害,國內外已經開始了對PMD補償的研究。但是目前的補償系統復雜、成本高且補償效果不理想,因此采用前向糾錯(FEC)和偏振擾偏器配合抑制PMD的方法,可以實現低成本的PMD補償。 在實驗中將擾偏器連入光時分復用系統,通過觀察其工作前后的脈沖波形,發現擾偏器的應用改善了系統的性能。隨著系統速率的提高,對擾偏器速率的要求也隨之提高,目前市場上擾偏器的速率無法滿足160Gb/s光傳輸系統要求。通過對偏振擾偏器原理的分析,決定采用高速控制電路驅動偏振控制器的方法來實現高速擾偏器的設計。擾偏器采用鈮酸鋰偏振控制器,其響應時間小于100ns,是目前偏振控制器能夠達到的最高速率,但是將其用于160Gb/s高速光通信系統擾偏時,這個速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補鈮酸鋰偏振控制器速率低的問題。通過對幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產生隨機數據,FPGA芯片具有豐富的I/O引腳,工作頻率高,可以實現大量數據的快速并行輸出。這樣的方案可以充分發揮DSP和FPGA各自的優勢。另外對數模轉換芯片也要求響應速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設計。在QuartusⅡ集成環境中進行FPGA的開發,使用VHDL語言和原理圖輸入法進行電路設計。 本文設計的偏振擾偏器在高速控制電路的驅動下,可以實現大量的數據處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應用于160Gb/s光通信系統中進行PMD補償。

    標簽: FPGA 160 Gbs PMD

    上傳時間: 2013-04-24

    上傳用戶:suxuan110425

  • 單片機控制系統中的抗干擾設計

    分析了單片機控制的氙燈系統中干擾的來源、控制回路中的干擾類型,介紹了此系統在電源、接地、I/O接口等環節上所采取的硬件措施,同時也給出了在軟件抗干擾所采用的軟件冗余、軟件陷阱、軟件看門狗等軟件抗干擾技術.給出將多種軟硬件抗干擾方法綜合應用的具體方法.實踐證明這些方法是有效的..

    標簽: 單片機 控制系統 抗干擾設計

    上傳時間: 2013-07-22

    上傳用戶:koulian

主站蜘蛛池模板: 鹤壁市| 景宁| 马鞍山市| 海原县| 罗江县| 昌宁县| 河曲县| 绥化市| 东安县| 长武县| 贡山| 绥滨县| 文昌市| 临夏市| 汶川县| 浦城县| 泰顺县| 白城市| 宣武区| 昌黎县| 江津市| 巴青县| 策勒县| 广河县| 高要市| 寻甸| 务川| 辽宁省| 遂平县| 黄冈市| 荔浦县| 太仆寺旗| 奉化市| 荔波县| 四会市| 宁阳县| 岳阳县| 巴彦县| 呈贡县| 清远市| 琼中|