基于ARM-FPGA的IRIG-B碼產生器的研制這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
標簽: arm fpga
上傳時間: 2021-12-30
上傳用戶:
在風力發電系統中,并網逆變器是實現電能饋送給電網的重要環節。并網逆變器的性能的好壞直接影響整個風力發電系統。 首先建立了并網逆變器的數學模型, 分析了空間矢量脈寬調制技術 (SVPWM) 。然后采用電
標簽: 風力發電系統 并網逆變器
上傳時間: 2013-04-24
上傳用戶:chens000
數字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據香農信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術,可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現最佳譯碼與準最佳譯碼更加容易。卷積碼運用廣泛,被ITU選入第三代移動通信系統,作為包括WCDMA,CDMA2000和TD-SCDMA在內的信道編碼的標準方案。 本文研究了CDMA2000業務通道中的幀結構,對CDMA2000系統中的卷積碼特性及維特比譯碼的性能限進行了分析,并基于MATLAB平臺做了相應的譯碼性能仿真。我們設計了一種可用于CDMA2000通信系統的通用、高速維特比譯碼器。該譯碼器在設計上具有以下創新之處:(1)采用通用碼表結構,支持可變碼率;幀控制模塊和頻率控制器模塊的設計中采用計數器、定時器等器件實現了可變幀長、可變數據速率的數據幀處理方式。(2)結合流水線結構思想,利用四個ACS模塊并行運行,加快數據處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結構進行優化,防止數據讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護處理策略。我們還將設計結果在APEXEP20K30E芯片上進行了硬件實現。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運行于40MHZ系統時鐘下,內部最高譯碼速度可達625kbps。本文所提出的維特比譯碼器硬件結構具有很強的通用性和高速性,可以方便地應用于CDMA2000移動通信系統。
標簽: CDMA 2000 FPGA 卷積碼
上傳時間: 2013-06-24
上傳用戶:lingduhanya
微網中分布式電源逆變器控制策略及實例分析
標簽: 分布式電源 逆變器 反饋控制 策略
上傳時間: 2013-10-26
上傳用戶:吾學吾舞
語音技術(VOIP)中常用的編碼解碼器(codess)源碼
標簽: codess VOIP 語音技術 編碼解碼器
上傳時間: 2015-03-08
上傳用戶:gyq
數據結構和算法Flash動畫演示 B樹的刪除,B樹的生長過程,串的順序存儲,單鏈表結點的插入,單鏈表結點的刪除,堆排序,二叉排序樹的刪除等
標簽: Flash 刪除 樹 單鏈表
上傳時間: 2015-03-29
上傳用戶:kristycreasy
OFDM中的關于擾碼器的個人設計的MATLAB的算法,比較經典的 !
標簽: MATLAB OFDM 碼器 算法
上傳時間: 2013-11-28
上傳用戶:changeboy
TI TMS320F206中使用芯片內部定時器例子以及CMD文件的編寫。
標簽: 320F F206 320 206
上傳時間: 2015-06-10
上傳用戶:daguda
SRL16是Virtex器件中的一個移位寄存器查找表。它有4個輸入用來選擇輸出序列的長度。使用XCV50-6器件實現,共占用5個Slice。用來生成gold碼。
標簽: Virtex SRL XCV 器件
上傳時間: 2015-06-16
上傳用戶:水中浮云
* 高斯列主元素消去法求解矩陣方程AX=B,其中A是N*N的矩陣,B是N*M矩陣 * 輸入: n----方陣A的行數 * a----矩陣A * m----矩陣B的列數 * b----矩陣B * 輸出: det----矩陣A的行列式值 * a----A消元后的上三角矩陣 * b----矩陣方程的解X
標簽: 矩陣 AX 高斯 元素
上傳時間: 2015-07-26
上傳用戶:xauthu
蟲蟲下載站版權所有 京ICP備2021023401號-1