亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

中的比較

  • 多線程同步機(jī)制在應(yīng)用程序與驅(qū)動程序通信中的應(yīng)用

    本文對Windows NT 操作系統(tǒng)的多線程同步機(jī)制和同步對象進(jìn)行了分析,以其在檢測儀和經(jīng)緯儀同步通信程序開發(fā)中的應(yīng)用為例,論述了如何通過共享事件來實現(xiàn)應(yīng)用程序和設(shè)備驅(qū)動程序的同步通信,并給出了

    標(biāo)簽: 多線程 同步機(jī)制 中的應(yīng)用 應(yīng)用程序

    上傳時間: 2013-06-30

    上傳用戶:小楓殘月

  • 模糊PID控制算法在賽車中的應(yīng)用

    本文介紹了在非死卡爾智能賽車競賽中的一份技術(shù)報告:模糊PID控制算法在賽車中的應(yīng)用

    標(biāo)簽: PID 模糊 控制算法 中的應(yīng)用

    上傳時間: 2013-07-13

    上傳用戶:feilinhan

  • 嵌入式系統(tǒng)中的模擬設(shè)計(英文版)

    嵌入式系統(tǒng)中的模擬設(shè)計(英文版) 嵌入式系統(tǒng)中的模擬設(shè)計(英文版)

    標(biāo)簽: 嵌入式系統(tǒng) 模擬設(shè)計 英文

    上傳時間: 2013-07-06

    上傳用戶:zhyiroy

  • ARM處理器和FPGA在數(shù)據(jù)傳輸中的應(yīng)用與研究

    隨著對高處理能力、網(wǎng)絡(luò)通信、實時多任務(wù),超低功耗這些需求的增長,傳統(tǒng)8位處理器已經(jīng)不能滿足新產(chǎn)品的要求了,高端嵌入式處理器已經(jīng)得到了普遍的重視和應(yīng)用.ARM是目前嵌入式領(lǐng)域應(yīng)用最廣泛的RISC微處理器結(jié)構(gòu),該文研究了基于ARM處理器的嵌入式系統(tǒng)的開發(fā),介紹了利用一款A(yù)RM微處理器和FPGA設(shè)計的四路E1中繼板卡的硬件結(jié)構(gòu)和工作原理,并在這個硬件平臺上進(jìn)行軟件開發(fā)的過程.該四路E1收發(fā)器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mbps,能夠同時負(fù)載120個用戶的通信,解決了數(shù)字環(huán)路系統(tǒng)中卡槽數(shù)目限制的問題.目前,建立在G. 703基礎(chǔ)上的El接口在分組網(wǎng)、幀中繼網(wǎng)、GSM移動基站及軍事通信中得到廣泛的應(yīng)用,傳送語音信號、數(shù)據(jù)、圖像等業(yè)務(wù).文中首先分析了當(dāng)前數(shù)字環(huán)路系統(tǒng)的發(fā)展現(xiàn)狀和趨勢,隨著網(wǎng)絡(luò)通信的用戶數(shù)目及信息量的猛增,拓寬數(shù)據(jù)傳輸?shù)耐ǖ朗且豁椦芯繜狳c,這是開發(fā)四路E1收發(fā)器的一個目的.接著敘述了數(shù)字環(huán)路系統(tǒng)的結(jié)構(gòu)和工作原理,即四路E1收發(fā)器的應(yīng)用環(huán)境,著重介紹了四路E1板卡在整個系統(tǒng)中所扮演的角色和嵌入式處理器ARM的體系結(jié)構(gòu)和特點,鑒于數(shù)據(jù)傳輸中對時鐘的要求比較嚴(yán)格,該文還介紹了FPGA技術(shù),應(yīng)用它主要是為系統(tǒng)提供各個精確的時鐘.然后,在分析了四路E1收發(fā)器的工作原理和比較了各類處理器特點的基礎(chǔ)上,提出了四路E1收發(fā)器的硬件設(shè)計,分別介紹了時鐘模塊、系統(tǒng)接口電路、存儲系統(tǒng)模塊、四通道E1合成器模塊、CPU模塊以及時隙交換模塊.接著,在研究分析了G.703和G.704等通信協(xié)議后,再根據(jù)系統(tǒng)要求提出了四路E1收發(fā)器的軟件設(shè)計.先介紹了實時操作系統(tǒng)RTXC,詳細(xì)闡述了ARM處理器啟動代碼程序的設(shè)計,然后給出了在此操作系統(tǒng)下軟件設(shè)計的整體結(jié)構(gòu),分四個任務(wù)分別闡述此軟件功能,其中詳細(xì)介紹了信令處理模塊、接口中斷處理模塊、系統(tǒng)運(yùn)行監(jiān)測模塊和RC消息LC消息處理模塊.最后介紹了軟件和硬件的調(diào)試方法以及設(shè)計過程中的調(diào)試開發(fā)過程,整個系統(tǒng)設(shè)計完成后,經(jīng)過反復(fù)調(diào)試、測驗已達(dá)到了預(yù)期的效果,現(xiàn)正投入使用中.

    標(biāo)簽: FPGA ARM 處理器 中的應(yīng)用

    上傳時間: 2013-04-24

    上傳用戶:夢雨軒膂

  • FPGA在飛機(jī)音頻管理組件測試系統(tǒng)中的應(yīng)用研究

    音頻管理組件(Audio Management Unit,AMU)是先進(jìn)客艙娛樂與服務(wù)系統(tǒng)(Advanced Cabin Entertainment Service System,ACESS)的組成部分,應(yīng)用于飛機(jī)上音頻資源的管理與控制。飛機(jī)運(yùn)營對航空機(jī)載電子系統(tǒng)準(zhǔn)確性、復(fù)雜性和安全性的高要求,使得其維修維護(hù)工作極大地依賴于自動測試設(shè)備(Automatic Testing Equipment,ATE)。本課題來源于實際工程項目, FPGA技術(shù)具備多種優(yōu)點,將其與民航測試設(shè)備結(jié)合研制一個用于檢測AMU故障的自動測試系統(tǒng),該系統(tǒng)將對AMU自動完成部件維修手冊(Comvonent Maintenance Manual,CMM)所規(guī)定的全部功能、性能方面的綜合測試。 本文首先概述音頻管理組件、自動測試系統(tǒng)及其在民航領(lǐng)域的應(yīng)用,并闡述了課題的背景、研究目標(biāo)和相關(guān)技術(shù)要求;文章對可編程邏輯器件CPLD/FPGA的結(jié)構(gòu)原理、硬件描述語言VHDL的特點以及MAXL+plusⅡ軟件的設(shè)計流程進(jìn)行了說明,重點闡述了基于FPGA的DDS信號發(fā)生器以及數(shù)據(jù)采集卡的設(shè)計實現(xiàn)、并著重闡述了ARINC429總線的傳輸規(guī)范,和基于FPGA的ARINC429總線接口的設(shè)計與實現(xiàn)。在ARINC429接口設(shè)計中采用自頂向下,多層次系統(tǒng)設(shè)計的方法,用VHDL語言進(jìn)行描述。在發(fā)送器中利用了FPGA內(nèi)部的分布式RAM創(chuàng)建異步FIFO,節(jié)約了FPGA的內(nèi)部資源和提高了數(shù)據(jù)傳輸速度;在接收器中采用了提高抗干擾性的優(yōu)化設(shè)計。測試結(jié)果表明基于FPGA的設(shè)計實現(xiàn)ARINC429總線數(shù)據(jù)通信的要求,使用方便,可靠性好,能夠克服HS-3282芯片中的數(shù)據(jù)格式固定,使用不夠靈活方便,價格昂貴的缺點。

    標(biāo)簽: FPGA 飛機(jī) 音頻 測試系統(tǒng)

    上傳時間: 2013-08-06

    上傳用戶:gzming

  • FPGA在數(shù)字信號處理中的應(yīng)用與研究

    數(shù)字信號處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語音與圖像處理等領(lǐng)域.而數(shù)字信號處理算法的硬件實現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場可編程門陣列FPGA進(jìn)行數(shù)字信號處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號處理的運(yùn)算.該文主要探討了基于FPGA數(shù)字信號處理的實現(xiàn).首先詳細(xì)闡述了數(shù)字信號處理的理論基礎(chǔ),重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語言的開發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計方法,討論了數(shù)字系統(tǒng)設(shè)計層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級設(shè)計和寄存器傳輸級設(shè)計,描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號處理系統(tǒng)結(jié)構(gòu)的實現(xiàn)方法,指出常見的高速、實時信號處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號處理中占有重要的地位,所以該文提出了用FPGA實現(xiàn)FFT的一種設(shè)計思想,給出了總體實現(xiàn)框圖;重點設(shè)計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度.

    標(biāo)簽: FPGA 數(shù)字信號處理 中的應(yīng)用

    上傳時間: 2013-07-19

    上傳用戶:woshiayin

  • 高速FPGA在激光回波檢測中的應(yīng)用

    激光測距是激光技術(shù)在軍事上最早和最成熟的應(yīng)用,自1961.年美國休斯飛機(jī)公司研制成功世界上第一臺激光測距機(jī)之后,激光測距技術(shù)發(fā)展迅速。如今,它已經(jīng)被廣泛運(yùn)用于軍用領(lǐng)域和民用領(lǐng)域。為了進(jìn)一步提高我國激光測距水平,研制更高性能激光測距機(jī)依然是我國國防科技研究中的重要課題之一。其中,測距精度是激光測距機(jī)的一個重要參數(shù)。而激光測距機(jī)能否準(zhǔn)確的檢測激光回波信號將直接影響測距精度。 脈沖激光測距系統(tǒng)主要包括激光發(fā)射子系統(tǒng)、激光回波探測子系統(tǒng)、回波檢測與主控子系統(tǒng)、終端顯示子系統(tǒng)等組成。其中設(shè)計高精度激光回波檢測與主控子系統(tǒng)是實現(xiàn)高精度激光測距的核心問題。傳統(tǒng)激光回波檢測與主控子系統(tǒng)通常采用分立元件和小規(guī)模集成電路設(shè)計,電路復(fù)雜且精度較低。隨著數(shù)字電路設(shè)計技術(shù)的發(fā)展,已出現(xiàn)大規(guī)模可編程邏輯器件FPGA(現(xiàn)場可編程門陣列)和CPLD(復(fù)雜可編程邏輯器件)。采用FPGA代替?zhèn)鹘y(tǒng)的分立元件和小規(guī)模集成電路來設(shè)計激光回波檢測與主控子系統(tǒng),不僅提高了回波檢測精度,同時簡化了整個測距系統(tǒng)的設(shè)計。 本文研究了將激光回波信號直接送入FPGA進(jìn)行檢測的方案。同時,采用這種方案設(shè)計了一種激光回波檢測系統(tǒng),并把它成功運(yùn)用在一引信項目中。這種方案電路設(shè)計簡單,易于實現(xiàn)。在實際應(yīng)用中,由于激光回波探測子系統(tǒng)只是完成由光信號到電信號的轉(zhuǎn)換及簡單放大,理論分析和試驗結(jié)果均表明,采用該方案進(jìn)行回波檢測的精度較低,這種回波檢測方法也只能應(yīng)用在測距精度要求低的項目中。 為了滿足另一高精度測距項目的需要,在FPGA直接進(jìn)行激光回波檢測方案的基礎(chǔ)上,設(shè)計了一種高精度激光回波檢測系統(tǒng)。文中介紹了其實現(xiàn)原理,理論上分析了該系統(tǒng)所能達(dá)到的回波檢測精度及整機(jī)測距系統(tǒng)的測距精度。與第一種方案相比,該方案引入了超高速數(shù)據(jù)采集電路。由于采樣速率高達(dá)lGsps,該方案實現(xiàn)的難點在于如何保證數(shù)據(jù)采集電路的穩(wěn)定工作。文中從總體方案的設(shè)計,到器件的選型,硬件電路板的實現(xiàn)等方面做了詳細(xì)的闡述,最終完成了系統(tǒng)硬件電路設(shè)計。接著介紹了系統(tǒng)程序設(shè)計。后面給出了試驗測試結(jié)果,該系統(tǒng)工作穩(wěn)定,性能良好。系統(tǒng)設(shè)計中引入的超高速數(shù)據(jù)采集電路有著廣泛的應(yīng)用,為其他相關(guān)設(shè)計提供了參考。最后,對全文做了工作總結(jié),并給出了接下來的后續(xù)工作與展望。 本文在高速FPGA對激光回波信號檢測方向取得了一定的成果,為進(jìn)一步研究提供了參考價值。

    標(biāo)簽: FPGA 激光 回波 中的應(yīng)用

    上傳時間: 2013-06-13

    上傳用戶:cy1109

  • JTAG邊界掃描在FPGA中的應(yīng)用及電路設(shè)計

    邊界掃描技術(shù)是一種應(yīng)用于數(shù)字集成電路器件的標(biāo)準(zhǔn)化可測試性設(shè)計方法,它提供了對電路板上元件的功能、互連及相互間影響進(jìn)行測試的一種新方案,極大地方便了系統(tǒng)電路的測試。本文基于IEEE 1149.1標(biāo)準(zhǔn)剖析了JTAG邊界掃描測試的精髓,分析了其組成,功能與時序控制等關(guān)鍵技術(shù)。 應(yīng)用在FPGA芯片中的邊界掃描電路側(cè)重于電路板級測試,兼顧芯片功能測試,同時提供JTAG下載方式。針對在FPGA芯片中的應(yīng)用特點,設(shè)計了一種邊界掃描電路,應(yīng)用于自行設(shè)計的FPGA結(jié)構(gòu)之中。除了基本的測試功能外,加入了對FPGA芯片進(jìn)行配置、回讀以及用戶自定義測試等功能。 通過仿真驗證,所設(shè)計的邊界掃描電路可實現(xiàn)FPGA芯片的測試、配置和回讀等功能,并符合IEEE 11491.1邊界掃描標(biāo)準(zhǔn)的規(guī)定,達(dá)到設(shè)計要求。

    標(biāo)簽: JTAG FPGA 邊界掃描 中的應(yīng)用

    上傳時間: 2013-04-24

    上傳用戶:372825274

  • CCS中的graph詳細(xì)使用說明

    CCS中的graph詳細(xì)使用說明

    標(biāo)簽: graph CCS 使用說明

    上傳時間: 2013-07-30

    上傳用戶:1043041441

  • FPGA在硬盤加密卡中的應(yīng)用與研究

    隨著我國信息化發(fā)展進(jìn)程加快,信息化覆蓋面擴(kuò)大,信息安全問題也就隨之增多,其影響和后果也更加廣泛和嚴(yán)重。同時,信息安全及其對經(jīng)濟(jì)發(fā)展、國家安全和社會穩(wěn)定的重大影響,正日益突出地顯現(xiàn)出來,受到越來越多的關(guān)注。在和平年代,通過對信息載體進(jìn)行大規(guī)模的物理破壞,從而達(dá)到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來都沒有放棄過,他們把目標(biāo)對準(zhǔn)了信息載體中的數(shù)據(jù),由于數(shù)據(jù)的易失性,計算機(jī)數(shù)據(jù)成為信息安全中的最大隱患,同時也是破壞信息安全的一個突破口。 本文提出研制硬盤加密卡的主要目的是為了防止對計算機(jī)數(shù)據(jù)的竊取,保護(hù)硬盤中的數(shù)據(jù)。破壞者在得到硬盤后,也不能夠得到硬盤中的數(shù)據(jù),從而達(dá)到保護(hù)信息安全的目的。加密卡提供兩個符合ATA-6標(biāo)準(zhǔn)的接口,串接在主板IDE接口和硬盤之間。存儲在硬盤上的數(shù)據(jù),是經(jīng)過加密以后的加密數(shù)據(jù);從硬盤上讀出的數(shù)據(jù),必須經(jīng)過該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術(shù)實現(xiàn)IDE接口和加密算法,以減小加解密帶來的速度上的影響。 論文的工作重點主要有以下幾個方面的內(nèi)容:FPGA及VHDL語言的研究,ATA協(xié)議標(biāo)準(zhǔn)研究及IDE接口的FPGA實現(xiàn)。論文對ATA協(xié)議做了細(xì)致的研究,分析了硬盤接口的工作機(jī)制以及主機(jī)與硬盤之間的通信協(xié)議,并在此基礎(chǔ)上,重點研究了用FPGA的編程功能來實現(xiàn)一個計算機(jī)硬件底層接口協(xié)議的方法,詳細(xì)介紹了芯片的內(nèi)部框圖及FPGA的軟件流程圖,提出了在實現(xiàn)過程中應(yīng)注意的要點,最終用FPGA構(gòu)建了一個雙向IDE硬盤通道,實現(xiàn)了兩套符合ATA-6規(guī)范的IDE接口。

    標(biāo)簽: FPGA 硬盤 加密卡 中的應(yīng)用

    上傳時間: 2013-08-02

    上傳用戶:Ants

主站蜘蛛池模板: 普宁市| 格尔木市| 夏邑县| 长泰县| 平定县| 左权县| 拉萨市| 左云县| 绥芬河市| 来凤县| 阿尔山市| 元阳县| 通城县| 醴陵市| 靖远县| 临夏市| 德惠市| 南皮县| 右玉县| 资阳市| 河北省| 蓬莱市| 大荔县| 湖北省| 鸡东县| 慈利县| 宁陕县| 应用必备| 平顶山市| 建德市| 厦门市| 塔河县| 宣化县| 平顺县| 马边| 合山市| 钟祥市| 富阳市| 册亨县| 门头沟区| 卓尼县|