亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

中間件技術

  • psim中DLL生成使用

    psim中DLL生成使用的介紹與舉例,看了就能學會

    標簽: psim DLL

    上傳時間: 2013-06-27

    上傳用戶:ecooo

  • 能精確計算C語言延時程序中延時時間的小工具

    能精確計算C語言延時程序中延時時間的小工具

    標簽: 計算 C語言 延時程序 延時

    上傳時間: 2013-07-29

    上傳用戶:357739060

  • c語言程序設計電子講稿

    本課件可用來與作者編著的《C語言程序設計教程》(人民郵電出版社)配合使用,也可獨立使用。 使用中,編譯器最好使用VC++6.0。課件中,有關程序的調試內容大部分沒有納入課件之中,這是因為本課件是與VC++6.0集成開發環境配合使用的,教師在課堂上使用集成開發環境時,可隨時給學生講授開發環境調試工具的使用和C程序的調試技巧。如果采用TC2.0開發環境,本課件也能使用。 由于課件主要是講授C程序設計,有關C語言語法的一些細節較少涉及,這主要是考慮到教師在授課時,可通過集成開發環境,使用一些小的程序來講授語法。因此,教師在使用本課件授課時,務必要額外提供一些說明C語法的小程序。

    標簽: c語言 程序設計 電子

    上傳時間: 2013-06-24

    上傳用戶:s藍莓汁

  • DVBT發射機系統中的OFDM調制FPGA實現

    該項目完成的是DVB-T發射機系統中OFDM調制部分的FPGA設計.DVB-T是ETSI(歐洲電信標準委員會)提出的數字地面電視廣播系統標準,在業界影響很廣.整個DVB-T發射機系統包括RS編碼,內交織,卷積編碼,外交織,星座映射,IFFT變換等主要部分.該項目組負責以FPGA為主體的硬件平臺的搭建及編碼,調制部分的FPGA軟件設計,作者完成了2k模式下IFFT變換的軟件設計.該文首先介紹了OFDM及DVB-T相關原理,然后比較分析了各種FFT算法及實現結構的復雜度,最后采取了一種Radix2

    標簽: DVBT OFDM FPGA 發射機

    上傳時間: 2013-05-17

    上傳用戶:gundamwzc

  • DVB系統中RS編解碼器的FPGA實現

    該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現,不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現,大大的降低了硬件實現的復雜度,并且因為在硬件實現上,采用了3級流水線(pipe-line)的處理結構.RS編碼器的設計中,利用有限域常數乘法器的特性對編碼電路進行優化.這些技術的采用大大的提高了RS編/解碼器的效率,節省了RS編/解碼器所占用資源.

    標簽: FPGA DVB RS編解碼

    上傳時間: 2013-08-05

    上傳用戶:BOBOniu

  • FPGA在飛機音頻管理組件測試系統中的應用研究

    音頻管理組件(Audio Management Unit,AMU)是先進客艙娛樂與服務系統(Advanced Cabin Entertainment Service System,ACESS)的組成部分,應用于飛機上音頻資源的管理與控制。飛機運營對航空機載電子系統準確性、復雜性和安全性的高要求,使得其維修維護工作極大地依賴于自動測試設備(Automatic Testing Equipment,ATE)。本課題來源于實際工程項目, FPGA技術具備多種優點,將其與民航測試設備結合研制一個用于檢測AMU故障的自動測試系統,該系統將對AMU自動完成部件維修手冊(Comvonent Maintenance Manual,CMM)所規定的全部功能、性能方面的綜合測試。 本文首先概述音頻管理組件、自動測試系統及其在民航領域的應用,并闡述了課題的背景、研究目標和相關技術要求;文章對可編程邏輯器件CPLD/FPGA的結構原理、硬件描述語言VHDL的特點以及MAXL+plusⅡ軟件的設計流程進行了說明,重點闡述了基于FPGA的DDS信號發生器以及數據采集卡的設計實現、并著重闡述了ARINC429總線的傳輸規范,和基于FPGA的ARINC429總線接口的設計與實現。在ARINC429接口設計中采用自頂向下,多層次系統設計的方法,用VHDL語言進行描述。在發送器中利用了FPGA內部的分布式RAM創建異步FIFO,節約了FPGA的內部資源和提高了數據傳輸速度;在接收器中采用了提高抗干擾性的優化設計。測試結果表明基于FPGA的設計實現ARINC429總線數據通信的要求,使用方便,可靠性好,能夠克服HS-3282芯片中的數據格式固定,使用不夠靈活方便,價格昂貴的缺點。

    標簽: FPGA 飛機 音頻 測試系統

    上傳時間: 2013-08-06

    上傳用戶:gzming

  • FPGA在數字信號處理中的應用與研究

    數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一.目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域.而數字信號處理算法的硬件實現一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術的發展,采用現場可編程門陣列FPGA進行數字信號處理得到了飛速發展,FPGA正在越來越多地代替ASIC和PDSP用作前端數字信號處理的運算.該文主要探討了基于FPGA數字信號處理的實現.首先詳細闡述了數字信號處理的理論基礎,重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風格做了一定的探討,介紹了硬件描述語言的開發環境MAXPLUSII.在此基礎上,該論文詳細闡述了數字集成系統的高層次設計方法,討論了數字系統設計層次的劃分和數字系統的自頂向下的設計方法,探討了數字集成系統的系統級設計和寄存器傳輸級設計,描述了數字集成系統的高層次綜合方法.最后該文描述了數字信號處理系統結構的實現方法,指出常見的高速、實時信號處理系統的四種結構;由于FFT算法在數字信號處理中占有重要的地位,所以該文提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖;重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度.

    標簽: FPGA 數字信號處理 中的應用

    上傳時間: 2013-07-19

    上傳用戶:woshiayin

  • 牛人郭天祥單片機教程課件

    牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件牛人郭天祥單片機教程課件

    標簽: 單片機教程

    上傳時間: 2013-07-26

    上傳用戶:佳期如夢

  • 保密通信中RS編解碼的FPGA實現

    由于信道中存在干擾,數字信號在信道中傳輸的過程中會產生誤碼.為了提高通信質量,保證通信的正確性和可靠性,通常采用差錯控制的方法來糾正傳輸過程中的錯誤.本文的目的就是研究如何通過差錯控制的方法以提高通信質量,保證傳輸的正確性和可靠性.重點研究一種信道編解碼的算法和邏輯電路的實現方法,并在硬件上驗證,利用碼流傳輸的測試方法,對設計進行測試.在以上的研究基礎之上,橫向擴展和課題相關問題的研究,包括FPGA實現和高速硬件電路設計等方面的研究. 糾錯碼技術是一種通過增加一定的冗余信息來提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發錯誤.在深空通信,移動通信以及數字視頻廣播等系統中具有廣泛的應用,隨著RS編碼和解碼算法的改進和相關的硬件實現技術的發展,RS碼在實際中的應用也將更加廣泛. 在研究中,對所研究的問題進行分解,集中精力研究課題中的重點和難點,在各個模塊成功實現的基礎上,成功的進行系統組合,協調各個模塊穩定的工作. 在本文中的EDA設計中,使用了自頂向下的設計方法,編解碼算法每一個子模塊分開進行設計,最后在頂層進行元件例化,正確實現了編碼和解碼的功能. 本文首先介紹相關的數字通信背景;接著提出糾錯碼的設計方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實現方法,RTL代碼編寫和邏輯仿真以及時序仿真,并討論了FPGA設計的一般性準則以及高速數字電路設計的一些常用方法和注意事項;最后設計基于FPGA的硬件電路平臺,并利用靜態和動態的方法對編解碼算法進行測試. 通過對編碼和解碼算法的充分理解,本人使用Verilog HDL語言對算法進行了RTL描述,在Altera公司Cyclone系列FPGA平臺上面實現了編碼和解碼算法. 其中,編碼的最高工作頻率達到158MHz,解碼的最高工作頻率達到91MHz.在進行硬件調試的時候,整個系統工作在30MHz的時鐘頻率下,通過了硬件上的靜態測試和動態測試,并能夠正確實現預期的糾錯功能.

    標簽: FPGA 保密通信 RS編解碼

    上傳時間: 2013-07-01

    上傳用戶:liaofamous

  • FPGA在雷達信號處理中的設計與應用

      本文首先介紹了利用FPGA設計數字電路系統的流程和雷達數字信號處理的主要內容。  在第二章中主要闡述了FIR數字濾波器的窗函數設計方法,并應用FIR濾波器設計數字動目標顯示和數字動目標檢測系統;脈沖壓縮處理是現代雷達信號處理的一個重要組成部分,線性調頻信號和二相巴克碼的脈沖壓縮處理方法在第三章做了重點描述。  Cyclone系列芯片是高性價比,基于1.5V、0.13um采用銅制層的SRAM工藝。它是第一種支持配置數據解壓的FPGA芯片。論文設計的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片設計設計SD轉換器,在QuartusⅡ4.0下采用VHDL語言和邏輯電路圖結合的設計方法,經過仿真并最終實現了硬件設計。  設計結果表明電路性能可靠,SD轉換的精度較高,完全滿足設計的要求。

    標簽: FPGA 雷達信號處理 中的設計

    上傳時間: 2013-06-26

    上傳用戶:華華123

主站蜘蛛池模板: 丰台区| 乌恰县| 隆化县| 台北市| 大英县| 盐津县| 泰兴市| 建水县| 崇义县| 凤城市| 南汇区| 四子王旗| 大厂| 宾阳县| 天峨县| 石屏县| 合江县| 上虞市| 永康市| 新和县| 瑞金市| 平利县| 大新县| 沙河市| 通辽市| 凉山| 游戏| 浦北县| 洛阳市| 黎川县| 洛宁县| 武功县| 双牌县| 二手房| 广平县| 长海县| 迭部县| 宣城市| 峨山| 虎林市| 凭祥市|