亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串聯(lián)(lián)諧振

  • 串口精靈源代碼

    串口精靈源代碼

    標簽: 串口 源代碼

    上傳時間: 2013-10-21

    上傳用戶:hanwu

  • 旺玖USB轉(zhuǎn)串口控制芯片PL-2313資料

    旺玖USB轉(zhuǎn)串口控制芯片PL-2313資料

    標簽: 2313 USB PL 轉(zhuǎn)串口

    上傳時間: 2014-01-25

    上傳用戶:zhuimenghuadie

  • TMS320VC33擴展異步串口及串口通信的實現(xiàn)

     DSP 在與多個外設(shè)進行通信時,通常需要對DSP 的串口進行擴展。本文詳細介紹了利用TL16C554 芯片對TMS320VC33 DSP 芯片進行串口擴展

    標簽: TMS 320 33 VC

    上傳時間: 2013-10-29

    上傳用戶:咔樂塢

  • FPGA RS232串口通信實驗源程序

    經(jīng)過測試的RS232和PC機通訊的串口通訊程序

    標簽: FPGA 232 RS 串口通信

    上傳時間: 2014-12-28

    上傳用戶:1037540470

  • 基于FPGA技術(shù)的偏振模色散自適應(yīng)補償技術(shù)設(shè)計與仿真

    我國的骨干通信網(wǎng)上的傳輸速率已經(jīng)向40 GB/s甚至是160 GB/s發(fā)展,傳輸線路以光纖作為主要的傳輸通道。與光纖相關(guān)的損耗和單模光纖的主要色散,即偏振模色散,不僅僅限制了光信號在通信過程中的傳輸距離,還很大程度上影響其通信容量。其中,偏振模色散對單模光纖高速和長距離通信的影響尤為突出。因此應(yīng)現(xiàn)代光纖通信技術(shù)網(wǎng)的高速發(fā)展的需要,把當前流行的FPGA技術(shù)應(yīng)用到單模光纖的偏振模色散的自適應(yīng)補償技術(shù)中,用硬件描述語言來實現(xiàn),可以大大提高光纖的偏振模色散自適應(yīng)補償對實時性和穩(wěn)定性的要求。

    標簽: FPGA 偏振模 仿真 補償技術(shù)

    上傳時間: 2013-11-15

    上傳用戶:zhaiye

  • 基于verilog的串口通信實驗指導和源程序

    uart接口串行傳輸詳細分析

    標簽: verilog 串口通信 實驗指導 源程序

    上傳時間: 2014-01-26

    上傳用戶:wlcaption

  • 基于FPGA的34位串行編碼信號設(shè)計與實現(xiàn)

        為實現(xiàn)某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設(shè)計思路。電路采用SOPC模塊作為中心控制器,設(shè)計簡潔、可靠。試驗表明:該設(shè)計系統(tǒng)運行正常、穩(wěn)定。

    標簽: FPGA 串行 編碼 信號設(shè)計

    上傳時間: 2013-11-12

    上傳用戶:xiaowei314

  • 基于FPGA的恒溫晶振頻率校準系統(tǒng)的設(shè)計

    為滿足三維大地電磁勘探技術(shù)對多個采集站的同步需求,基于FPGA設(shè)計了一種晶振頻率校準系統(tǒng)。系統(tǒng)可以調(diào)節(jié)各采集站的恒溫壓控晶體振蕩器同步于GPS,從而使晶振能夠輸出高準確度和穩(wěn)定度的同步信號。系統(tǒng)中使用FPGA設(shè)計了高分辨率的時間間隔測量單元,達到0.121 ns的測量分辨率,能對晶振分頻信號與GPS秒脈沖信號的時間間隔進行高精度測量,縮短了頻率校準時間。同時在FPGA內(nèi)部使用PicoBlaze嵌入式軟核處理器監(jiān)控系統(tǒng)狀態(tài),并配合滑動平均濾波法對測量得到的時間間隔數(shù)據(jù)實時處理,有效地抑制了GPS秒脈沖波動對頻率校準的影響。

    標簽: FPGA 恒溫晶振 頻率校準

    上傳時間: 2013-10-17

    上傳用戶:xsnjzljj

  • 基于Actel FPGA的多串口擴展設(shè)計

    基于Actel FPGA 的多串口擴展設(shè)計采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進行設(shè)計,把若干接口電路的功能集成到A3P030 中,實現(xiàn)了三路以上的串口擴展。該設(shè)計靈活性高,可根據(jù)需求靈活實現(xiàn)并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設(shè)置。

    標簽: Actel FPGA 多串口 擴展設(shè)計

    上傳時間: 2013-10-18

    上傳用戶:JIEWENYU

  • 采用高速串行收發(fā)器Rocket I/O實現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標準的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數(shù)據(jù)傳輸, 同時其可擴展的帶寬, 為系統(tǒng)設(shè)計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導致系統(tǒng)資源的浪費。本文提出的設(shè)計方案可以改進Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時間: 2013-11-06

    上傳用戶:smallfish

主站蜘蛛池模板: 无棣县| 清水县| 东乡族自治县| 蒙自县| 崇阳县| 梁河县| 历史| 博乐市| 宁都县| 诏安县| 阜南县| 齐齐哈尔市| 儋州市| 喀喇沁旗| 互助| 郑州市| 淅川县| 上思县| 汶川县| 甘肃省| 江阴市| 信宜市| 大洼县| 淮安市| 凤阳县| 和平区| 贵州省| 蓬莱市| 科尔| 衢州市| 新竹县| 高阳县| 三河市| 九江县| 余江县| 怀远县| 长子县| 陆良县| 新丰县| 什邡市| 加查县|