近年來,隨著控制系統(tǒng)規(guī)模的擴大和總線技術(shù)的發(fā)展,對數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設備需要實現(xiàn)從單串口通信到多路串口通信的技術(shù)改進。同時,隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設備的串行數(shù)據(jù)需要通過網(wǎng)絡進行傳輸,因而有必要尋求一種解決方案,以實現(xiàn)技術(shù)上的革新。 本文分別對串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進行研究和分析,在此基礎上,設計一個嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來實現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動態(tài),通過比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點,設計出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據(jù)課題的實際需求,對系統(tǒng)進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設計。在軟件設計上,對系統(tǒng)的啟動代碼、串行通信協(xié)議、串口驅(qū)動以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M行了詳細的論述。最后,將上述技術(shù)應用于某大型火電廠主機F8-DCS系統(tǒng)I/O通訊網(wǎng)絡的測試與分析,達到了設計要求。
標簽: ARM 多路 串行 以太網(wǎng)
上傳時間: 2013-07-31
上傳用戶:aeiouetla
C語言實現(xiàn)RS232上、下位機串行通信 C語言實現(xiàn)RS232上、下位機串行通信
標簽: 232 RS C語言 下位機
上傳時間: 2013-06-03
上傳用戶:haobin315
介紹了西門子S7–200 系列 PLC 的自由口通信模式及在Windows 環(huán)境下應用VC++6.0 實現(xiàn)PC 機與PLC串行通信的編程方法,開發(fā)了玻璃器皿沖壓機上位機監(jiān)控系統(tǒng)。實際運行證明,該監(jiān)控系
標簽: 6.0 PLC VC 上位機
上傳時間: 2013-06-28
上傳用戶:branblackson
本文應用EDA技術(shù),基于FPGA器件設計與實現(xiàn)UART,并采用CRC校驗。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實現(xiàn)。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實現(xiàn)異步串行通信的接收、發(fā)送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時,完全可以將串行通信接口構(gòu)建其中,可根據(jù)實際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比VHDL更強大的特點,可以在設計時不斷修改程序,來適用不同規(guī)模的應用,而且采用Verilog輸入法與工藝性無關(guān),利用系統(tǒng)設計時對芯片的要求,施加不同的約束條件,即可設計出實際電路。 3、利用ModelSim仿真工具對程序進行功能仿真和時序仿真,以驗證設計是否能獲得所期望的功能,確定設計程序配置到邏輯芯片之后是否可以運行,以及程序在目標器件中的時序關(guān)系。 4、為保證數(shù)據(jù)傳輸?shù)恼_性,采用循環(huán)冗余校驗CRC(CyclicRedundancyCheck),該編碼簡單,誤判概率低,為了減少硬件成本,降低硬件設計的復雜度,本設計通過CRC算法軟件實現(xiàn)。 實驗結(jié)果表明,基于EDA技術(shù)的現(xiàn)場可編程門陣列FPGA集成度高,結(jié)構(gòu)靈活,設計方法多樣,開發(fā)周期短,調(diào)試方便,修改容易,采用FPGA較好地實現(xiàn)了串行數(shù)據(jù)的通信功能,并對數(shù)據(jù)作了一定的處理,本設計中為CRC校驗。另外,可以利用FPGA的在線可編程特性,對本設計電路進行功能擴展,以滿足更高的要求。
標簽: FPGA CRC 串行 通信實現(xiàn)
上傳時間: 2013-04-24
上傳用戶:Altman
本文針對由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機實現(xiàn)數(shù)據(jù)串行通信的解決方
標簽: FPGA 單片機串行 通信接口
上傳用戶:cuicuicui
· 摘要: 以實例介紹了利用MZX3232芯片實現(xiàn)TMS320F2812與上位機的串行通信,給出了硬件電路,設計了串行通信程序.詳細說明了利用Visual Basic6.0通信控件進行通信的方法,并給出了程序流程圖和部分源程序.實驗表明,該串行通信方法傳輸數(shù)據(jù)準確可靠,具有實用價值.
標簽: DSP 上位機 串行 通信設計
上傳用戶:cmc_68289287
杜曉斌和陳興文-FPGA和單片機串行通信接口的實現(xiàn)一文提出了FPGA與單片機實現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232 協(xié)議,給出了發(fā)送模塊的vhdl源代碼。\r\n
上傳時間: 2013-08-15
上傳用戶:cylnpy
本文介紹了一種新的使用串行通信進行DSP遠程在線編程方法。對設計中的主要技術(shù):DSP與PC機的串口通信、Flash編程以及DSP自引導等進行了詳細介紹。結(jié)合TI公司的TMS320VC33處理器,闡述了具體的實現(xiàn)方法
標簽: DSP 串行通信 遠程 編程方法
上傳時間: 2013-08-19
上傳用戶:zhangfx728
異步通信串行口設計實例,很實用。比較經(jīng)典。
標簽: FPGA-UART 異步通信 串行口 設計實例
上傳時間: 2013-08-20
上傳用戶:gundamwzc
基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發(fā)環(huán)境下新建一個工程,然后將文檔中的各個模塊程序添加進去,即可運行仿真。源程序已經(jīng)過本人的仿真驗證。
標簽: FPGA UART 串行通信 控制器
上傳時間: 2013-09-03
上傳用戶:xieguodong1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1