太陽能光伏電站并網(wǎng)逆變器主電路設(shè)計與計算
標(biāo)簽: 太陽能光伏電站 主電路 并網(wǎng)逆變器 計算
上傳時間: 2014-12-24
上傳用戶:vmznxbc
基于ICE1CSO2設(shè)計了一種PFC+PWM電路。采用前級為PFC電路,后級為雙管正激拓撲電路的方式。通過仿真分析電路的基本原理,以500 W電路為例對PWM部分主變壓器進行了詳細的設(shè)計,并通過實際電路驗證此電路具有功率因數(shù)高、穩(wěn)定、高效等優(yōu)點。
上傳時間: 2014-12-24
上傳用戶:zhangjinzj
符合全球標(biāo)準(zhǔn)的小巧電源•35~150 W容量支持5 V, 12 V和24 V輸出電壓(100 W, 150 W: 僅24 V型)• 支持DIN導(dǎo)軌安裝• 安全標(biāo)準(zhǔn) : UL 508/60950-1, EN 60950-1CSA C22.2 No. 60950-1
上傳時間: 2014-04-17
上傳用戶:fklinran
Ò1、110KV側(cè)主接線 Ò電氣主接線的擬定:該變電站進出線數(shù)目為4回,110KV側(cè)負荷為15MW,變壓器為兩臺容量為12.5MW,基本上考慮到負荷的遠期發(fā)展,故可用無母線的簡單接線方案,有橋形接線方案,角形接線方案。另外單母分段接線方式可靠性、經(jīng)濟性也較高。下面分別就三種接線方式展開討論。 Ò橋形接線 Ò角形接線 Ò單母分段接線 Ò作為一個不大的變電站,由于斷路器的價格昂貴,用角形則成本比較大;且設(shè)備選型和繼電保護的工作都不易進行。考慮選用單母分段的接線方式。當(dāng)一段母線發(fā)生故障時,分段斷路器自動切除故障段,保證正常母線不間斷供電,提高了供電的可靠性。同時在主變壓器110KV側(cè)中性點經(jīng)隔離開關(guān)接地并裝設(shè)避雷器進行防雷保護,也提高了可靠性。而且相比節(jié)省了兩臺斷路器,投資大大降低,綜合考慮,還是選擇單母分段的接線(見主接線圖110KV側(cè))。
標(biāo)簽: 電氣主接線
上傳時間: 2014-12-24
上傳用戶:shaojie2080
對差動保護進行相關(guān)檢查、試驗如下: 1、檢查BCH-2型差動繼電器與定值單相符,對差動繼電器進行檢查、檢驗合格。 2、檢查差動保護二次回路接線正確,二次回路絕緣符合規(guī)程要求。 3、35kV開關(guān)為DW2-35型,檢查油箱內(nèi)電流互感器為差動保護專用LRD型,變比為75/5,核對變比、極性正確;6kV電流互感器為LAJ-10 300/5,差動接在D級繞組上,核對變比、極性正確。 4、對差動保護按定值單傳動,各繼電器動作正確。 以上各項目正常,說明一、二次設(shè)備無缺陷,二次接線無錯誤,便恢復(fù)主變送電,送電后進行差動保護向量和差壓檢測正常
上傳時間: 2013-10-08
上傳用戶:小碼農(nóng)lz
IO口模擬I2C(主 從)
上傳時間: 2013-11-18
上傳用戶:ynsnjs
硬件電路設(shè)計之主芯片選型 平臺的選擇很多時候和系統(tǒng)選擇的算法是相關(guān)的,所以如果要提高架構(gòu),平臺的設(shè)計能力,得不斷提高自身的算法設(shè)計,復(fù)雜度評估能力,帶寬分析能力。 常用的主處理器芯片有:單片機,ASIC,RISC(DEC Alpha、ARC、ARM、MIPS、PowerPC、SPARC和SuperH ),DSP和FPGA等,這些處理器的比較在網(wǎng)上有很多的文章,在這里不老生常談了,這里只提1個典型的主處理器選型案例
標(biāo)簽: 硬件電路設(shè)計 芯片選型
上傳時間: 2013-11-05
上傳用戶:HGH77P99
CANopen主節(jié)點除具備CANopen設(shè)備的基本條件外,還需具備NMTMaster的功能,即對CANopen網(wǎng)絡(luò)進行管理。對CANopen主節(jié)點的實現(xiàn)提出三種方案:方案1:在CANopen-Chip基礎(chǔ)上開發(fā)CANopen主站。方案2:通過對CANopen協(xié)議棧源代碼的二次開發(fā)在單片機上實現(xiàn)嵌入式CANopen主站。方案3:利用CANopenMasterAPI在PC機上實現(xiàn)CANopen主節(jié)點。
標(biāo)簽: CANopen 主節(jié)點 設(shè)計方案
上傳時間: 2013-11-02
上傳用戶:luke5347
第一章 序論……………………………………………………………6 1- 1 研究動機…………………………………………………………..7 1- 2 專題目標(biāo)…………………………………………………………..8 1- 3 工作流程…………………………………………………………..9 1- 4 開發(fā)環(huán)境與設(shè)備…………………………………………………10 第二章 德州儀器OMAP 開發(fā)套件…………………………………10 2- 1 OMAP介紹………………………………………………………10 2-1.1 OMAP是什麼?…….………………………………….…10 2-1.2 DSP的優(yōu)點……………………………………………....11 2- 2 OMAP Architecture介紹………………………………………...12 2-2-1 OMAP1510 硬體架構(gòu)………………………………….…12 2-2.2 OMAP1510軟體架構(gòu)……………………………………...12 2-2.3 DSP / BIOS Bridge簡述…………………………………...13 2- 3 TI Innovator套件 -- OMAP1510 ……………………………..14 2-2.1 General Purpose processor -- ARM925T………………...14 2-2.2 DSP processor -- TMS320C55x …………………………15 2-2.3 IDE Tool – CCS …………………………………………15 2-2.4 Peripheral ………………………………………………..16 第三章 在OMAP1510上建構(gòu)Embedded Linux System…………….17 3- 1 嵌入式工具………………………………………………………17 3-1.1 嵌入式程式開發(fā)與一般程式開發(fā)之不同………….….17 3-1.2 Cross Compiling的GNU工具程式……………………18 3-1.3 建立ARM-Linux Cross-Compiling 工具程式………...19 3-1.4 Serial Communication Program………………………...20 3- 2 Porting kernel………………………………………………….…21 3-2.1 Setup CCS ………………………………………….…..21 3-2.2 編譯及上傳Loader…………………………………..…23 3-2.3 編譯及上傳Kernel…………………………………..…24 3- 3 建構(gòu)Root File System………………………………………..…..26 3-3.1 Flash ROM……………………………………………...26 3-3.2 NFS mounting…………………………………………..27 3-3.3 支援NFS Mounting 的kernel…………………………..27 3-3.4 提供NFS Mounting Service……………………………29 3-3.5 DHCP Server……………………………………………31 3-3.6 Linux root 檔案系統(tǒng)……………………………….…..32 3- 4 啟動及測試Innovator音效裝置…………………………..…….33 3- 5 建構(gòu)支援DSP processor的環(huán)境…………………………...……34 3-5.1 Solution -- DSP Gateway簡介……………………..…34 3-5.2 DSP Gateway運作架構(gòu)…………………………..…..35 3- 6 架設(shè)DSP Gateway………………………………………….…36 3-6.1 重編kernel……………………………………………...36 3-6.2 DEVFS driver…………………………………….……..36 3-6.3 編譯DSP tool和API……………………………..…….37 3-6.4 測試……………………………………………….…….37 第四章 MP3 Player……………………………………………….…..38 4- 1 MP3 介紹………………………………………………….…….38 4- 2 MP3 壓縮原理……………………………………………….….39 4- 3 Linux MP3 player – splay………………………………….…….41 4.3-1 splay介紹…………………………………………….…..41 4.3-2 splay 編譯………………………………………….…….41 4.3-3 splay 的使用說明………………………………….……41 第五章 程式改寫………………………………………………...…...42 5-1 程式評估與改寫………………………………………………...…42 5-1.1 Inter-Processor Communication Scheme…………….....42 5-1.2 ARM part programming……………………………..…42 5-1.3 DSP part programming………………………………....42 5-2 程式碼………………………………………………………..……43 5-3 雙處理器程式開發(fā)注意事項…………………………………...…47 第六章 效能評估與討論……………………………………………48 6-1 速度……………………………………………………………...48 6-2 CPU負載………………………………………………………..49 6-3 討論……………………………………………………………...49 6-3.1分工處理的經(jīng)濟效益………………………………...49 6-3.2音質(zhì)v.s 浮點與定點運算………………………..…..49 6-3.3 DSP Gateway架構(gòu)的限制………………………….…50 6-3.4減少IO溝通……………….………………………….50 6-3.5網(wǎng)路掛載File System的Delay…………………..……51 第七章 結(jié)論心得…
上傳時間: 2013-10-14
上傳用戶:a471778
介紹了作者所設(shè)計的基于I2C 總線的測試系統(tǒng)的結(jié)構(gòu)及I2C 總線通信協(xié)議的特點,給出了I2C 總線在avr 單片機Atmega128 和三個Atmega168 通信時的具體主發(fā)和從收程序的流程圖及部分C 語言程序,實現(xiàn)了Atmega128 單片機與三個Atmega168 單片機之間的可靠通信。最后,總結(jié)了編寫I2C 通信程序時的注意事項。
上傳時間: 2013-10-31
上傳用戶:9牛10
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1