亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

主要簡(jiǎn)(jiǎn)介數(shù)(shù)字通信原理及技術(shù)(shù)

  • 計(jì)算機(jī)組成實(shí)驗(yàn)平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)

    《計(jì)算機(jī)組成原理》是計(jì)算機(jī)系的一門(mén)核心課程。但是它涉及的知識(shí)面非常廣,內(nèi)容包括中央處理器、指令系統(tǒng)、存儲(chǔ)系統(tǒng)、總線和輸入輸出系統(tǒng)等方面,學(xué)生在學(xué)習(xí)該課程時(shí),普遍覺(jué)得內(nèi)容抽象難于理解。但借助于該計(jì)算機(jī)組成原理實(shí)驗(yàn)系統(tǒng),學(xué)生通過(guò)實(shí)驗(yàn)環(huán)節(jié),可以進(jìn)一步融會(huì)貫通學(xué)習(xí)內(nèi)容,掌握計(jì)算機(jī)各模塊的工作原理,相互關(guān)系的來(lái)龍去脈。 為了增強(qiáng)實(shí)驗(yàn)系統(tǒng)的功能,提高系統(tǒng)的靈活性,降低實(shí)驗(yàn)成本,我們采用FPGA芯片技術(shù)來(lái)徹底更新現(xiàn)有的計(jì)算器組成原理實(shí)驗(yàn)平臺(tái)。該技術(shù)可根據(jù)用戶要求為芯片加載由VHDL語(yǔ)言所編寫(xiě)出的不同的硬件邏輯,F(xiàn)PGA芯片具有重復(fù)編程能力,使得系統(tǒng)內(nèi)硬件的功能可以像軟件一樣被編程,這種稱為“軟”硬件的全新系統(tǒng)設(shè)計(jì)概念,使實(shí)驗(yàn)系統(tǒng)具有極強(qiáng)的靈活性和適應(yīng)性。它不僅使該系統(tǒng)性能的改進(jìn)和擴(kuò)充變得十分簡(jiǎn)易和方便,而且使學(xué)生自己設(shè)計(jì)不同的實(shí)驗(yàn)變?yōu)榭赡堋S?jì)算機(jī)組成原理實(shí)驗(yàn)的最終目的是讓學(xué)生能夠設(shè)計(jì)CPU,但首先,學(xué)生必須知道CPU的各個(gè)功能部件是如何工作,以及相互之間是如何配合構(gòu)成CPU的。因此,我們必須先設(shè)計(jì)出一個(gè)教學(xué)用的以FPGA芯片為核心的硬件平臺(tái),然后在此基礎(chǔ)上開(kāi)發(fā)出VHDL部件庫(kù)及主要邏輯功能,并設(shè)計(jì)出一套實(shí)驗(yàn)。 本文重點(diǎn)研究了基于FPGA芯片的VHDL硬件系統(tǒng),由于VHDL的高標(biāo)準(zhǔn)化和硬件描述能力,現(xiàn)代CPU的主要功能如計(jì)算,存儲(chǔ),I/O操作等均可由VHDL來(lái)實(shí)現(xiàn)。同時(shí)設(shè)計(jì)實(shí)驗(yàn)內(nèi)容,包括時(shí)序電路的組成及控制原理實(shí)驗(yàn)、八位運(yùn)算器的組成及復(fù)合運(yùn)算實(shí)驗(yàn)、存儲(chǔ)器實(shí)驗(yàn)、數(shù)據(jù)通路實(shí)驗(yàn)、浮點(diǎn)運(yùn)算器實(shí)驗(yàn)、多流水線處理器實(shí)驗(yàn)等,這些實(shí)驗(yàn)形成一個(gè)相互關(guān)聯(lián)的系統(tǒng)。每個(gè)實(shí)驗(yàn)先由教師講解原理及原理圖,學(xué)生根據(jù)教師提供的原理圖,自己用MAX+PLUSII完成電路輸入,學(xué)生實(shí)驗(yàn)實(shí)際上是編寫(xiě)VHDL,不需要寫(xiě)得很復(fù)雜,只要能調(diào)用接口,然后將程序燒入平臺(tái),這樣既不會(huì)讓學(xué)生花太多的時(shí)間在畫(huà)電路圖上,又能讓學(xué)生更好的理解每個(gè)部件的工作原理和工作過(guò)程。 論文首先研究分析了FPGA硬件實(shí)驗(yàn)平臺(tái),即實(shí)驗(yàn)系統(tǒng)的硬件組成。系統(tǒng)采用FPGA-XC4010EPC84,62256CPLD以及其他外圍芯片(例如74LS244,74LS275)組成。根據(jù)不同的實(shí)驗(yàn)要求,規(guī)劃不同實(shí)驗(yàn)控制邏輯。用戶可選擇不同的實(shí)驗(yàn)邏輯,通過(guò)把實(shí)驗(yàn)邏輯下載到FPGA芯片中構(gòu)成自己的實(shí)驗(yàn)平臺(tái)。 其次,論文詳細(xì)的闡述了VHDL模塊化設(shè)計(jì),如何運(yùn)用VHDL技術(shù)來(lái)依次實(shí)現(xiàn)CPU的各個(gè)功能部件。VHDL語(yǔ)言作為一種國(guó)際標(biāo)準(zhǔn)化的硬件描述語(yǔ)言,自1987年獲得IEEE批準(zhǔn)以來(lái),經(jīng)過(guò)了1993年和2001年兩次修改,至今已被眾多的國(guó)際知名電子設(shè)計(jì)自動(dòng)化(EDA)工具研發(fā)商所采用,并隨同EDA設(shè)計(jì)工具一起廣泛地進(jìn)入了數(shù)字系統(tǒng)設(shè)計(jì)與研發(fā)領(lǐng)域,目前已成為電子業(yè)界普遍接受的一種硬件設(shè)計(jì)技術(shù)。再次,論文針對(duì)實(shí)驗(yàn)平臺(tái)中遇到的較為棘手的多流水線等問(wèn)題,也進(jìn)行了深入的闡述和剖析。學(xué)生需要什么樣的實(shí)驗(yàn)條件,實(shí)驗(yàn)內(nèi)容及步驟才能了解當(dāng)今CPU所采用的核心技術(shù),才能掌握CPU的設(shè)計(jì),運(yùn)行原理。另外,本論文的背景是需要學(xué)生熟悉基本的VHDL知識(shí)或技能,因?yàn)閷?shí)驗(yàn)是在編寫(xiě)VHDL代碼的前提下完成的。 本文在基于實(shí)驗(yàn)室的環(huán)境下,基本上較為完整的實(shí)現(xiàn)了一個(gè)基于FPGA的實(shí)驗(yàn)平臺(tái)方案。在此基礎(chǔ)上,進(jìn)行了部分功能的測(cè)試和部分性能方面的分析。本論文的研究,為FPGA在實(shí)際系統(tǒng)中的應(yīng)用提供研究思路和參考方案。論文的研究結(jié)果將對(duì)FPGA與VHDL標(biāo)準(zhǔn)的進(jìn)一步發(fā)展具有重要的理論和現(xiàn)實(shí)意義。

    標(biāo)簽: 計(jì)算機(jī)組成 實(shí)驗(yàn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:小強(qiáng)mmmm

  • 基于FPGA的高頻感應(yīng)加熱控制系統(tǒng)

    近年來(lái),隨著FPGA技術(shù)的出現(xiàn),憑借著它在設(shè)計(jì)上的優(yōu)越性,使得它在各電子設(shè)計(jì)領(lǐng)域上備受關(guān)注。在數(shù)字控制系統(tǒng)的應(yīng)用領(lǐng)域也越來(lái)越廣泛。本課題主要研究了FPGA技術(shù)和無(wú)線通訊技術(shù)在高頻感應(yīng)加熱控制系統(tǒng)的應(yīng)用,目的在于實(shí)現(xiàn)一個(gè)安全穩(wěn)定的高頻感應(yīng)加熱環(huán)境。 本文首先介紹了高頻感應(yīng)加熱系統(tǒng)所涉及的一些概念及所要用到的一些技術(shù)。然后對(duì)系統(tǒng)實(shí)現(xiàn)的原理及實(shí)現(xiàn)可行性進(jìn)行了深入的研究分析,確定了主電路的拓?fù)浣Y(jié)構(gòu)為串聯(lián)諧振式,功率調(diào)節(jié)方式為容性移相調(diào)功:計(jì)算確定了系統(tǒng)中各個(gè)元件的參數(shù)和符號(hào)。最后按照FPGA的設(shè)計(jì)流程,設(shè)計(jì)實(shí)現(xiàn)了系統(tǒng)所需的各個(gè)硬件電路。 本文將無(wú)線通訊的技術(shù)引入了高頻感應(yīng)加熱系統(tǒng)的控制。利用FPGA技術(shù)將RF無(wú)線通訊電路的控制部分與其他控制電路集成到一塊FPGA芯片里,這樣大大縮小了系統(tǒng)的體積,提高了系統(tǒng)的穩(wěn)定性。使得對(duì)高頻感應(yīng)加熱系統(tǒng)的控制更加智能化,同時(shí)也使得其操作安全性得到了很大的提高,從而達(dá)到了我們的目的。 研究結(jié)果表明,利用FPGA技術(shù)以及無(wú)線通訊技術(shù)的集成來(lái)實(shí)現(xiàn)智能化數(shù)字控制系統(tǒng)是很可行的方法。本文研究的感應(yīng)加熱控制系統(tǒng)運(yùn)行良好。

    標(biāo)簽: FPGA 高頻感應(yīng) 加熱控制

    上傳時(shí)間: 2013-05-31

    上傳用戶:ainimao

  • 基于FPGA的任意波形發(fā)生器

    隨著國(guó)民經(jīng)濟(jì)的發(fā)展和社會(huì)的進(jìn)步,人們?cè)絹?lái)越需要便捷的交通工具,從而促進(jìn)了汽車(chē)工業(yè)的發(fā)展,同時(shí)汽車(chē)發(fā)動(dòng)機(jī)檢測(cè)維修等相關(guān)行業(yè)也發(fā)展起來(lái)。在汽車(chē)發(fā)動(dòng)機(jī)檢測(cè)維修中,發(fā)動(dòng)機(jī)電腦(Electronic Control.Unit-ECU)檢測(cè)維修是其中最關(guān)鍵的部分。發(fā)動(dòng)機(jī)電腦根據(jù)發(fā)動(dòng)機(jī)的曲軸或凸輪軸傳感器信號(hào)控制發(fā)動(dòng)機(jī)的噴油、點(diǎn)火和排氣。所以,維修發(fā)動(dòng)機(jī)電腦時(shí),必須對(duì)其施加正確的信號(hào)。目前,許多發(fā)動(dòng)機(jī)的曲軸和凸輪軸傳感器信號(hào)已不再是正弦波和方波等傳統(tǒng)信號(hào),而是多種復(fù)雜波形信號(hào)。為了能夠提供這種信號(hào),本文研究并設(shè)計(jì)了一種能夠產(chǎn)生復(fù)雜波形的低成本任意波形發(fā)生器(Arbitrary Waveform Generator-AWG)。 本文提出的任意波形發(fā)生器依據(jù)直接數(shù)字頻率合成(Direct Digial FrequencySynthesis-DDFS)原理,采用自行設(shè)計(jì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的方案實(shí)現(xiàn)頻率合成,擴(kuò)展數(shù)據(jù)存儲(chǔ)器存儲(chǔ)波形的量化幅值(波形數(shù)據(jù)),在微控制單元(MCU)的控制與協(xié)調(diào)下輸出頻率和相位均可調(diào)的信號(hào)。 任意波形發(fā)生器主要由用戶控制界面、DDFS模塊、放大及濾波、微控制器系統(tǒng)和電源模塊五部分組成。在設(shè)計(jì)中采用FPGA芯片EPF10K10QC208-4實(shí)現(xiàn)DDFS的硬件算法。波形調(diào)整及濾波由兩級(jí)放大電路來(lái)完成:第一級(jí)對(duì)D/A輸出信號(hào)進(jìn)行調(diào)整;第二級(jí)完成信號(hào)濾波及信號(hào)幅值和偏移量的調(diào)節(jié)。電源模塊利用三端集成穩(wěn)壓器進(jìn)行電壓值變換,利用極性轉(zhuǎn)換芯片ICL7660實(shí)現(xiàn)正負(fù)極性轉(zhuǎn)換。 該任意波形發(fā)生器與通用模擬信號(hào)源相比具有:輸出頻率誤差小,分辨率高,可產(chǎn)生任意波形,成本低,體積小,使用方便,工作穩(wěn)定等優(yōu)點(diǎn),十分適合汽車(chē)維修行業(yè)使用,具有較好的市場(chǎng)前景。

    標(biāo)簽: FPGA 任意波形發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:KIM66

  • FPGA在硬盤(pán)加密卡中的應(yīng)用與研究

    隨著我國(guó)信息化發(fā)展進(jìn)程加快,信息化覆蓋面擴(kuò)大,信息安全問(wèn)題也就隨之增多,其影響和后果也更加廣泛和嚴(yán)重。同時(shí),信息安全及其對(duì)經(jīng)濟(jì)發(fā)展、國(guó)家安全和社會(huì)穩(wěn)定的重大影響,正日益突出地顯現(xiàn)出來(lái),受到越來(lái)越多的關(guān)注。在和平年代,通過(guò)對(duì)信息載體進(jìn)行大規(guī)模的物理破壞,從而達(dá)到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來(lái)都沒(méi)有放棄過(guò),他們把目標(biāo)對(duì)準(zhǔn)了信息載體中的數(shù)據(jù),由于數(shù)據(jù)的易失性,計(jì)算機(jī)數(shù)據(jù)成為信息安全中的最大隱患,同時(shí)也是破壞信息安全的一個(gè)突破口。 本文提出研制硬盤(pán)加密卡的主要目的是為了防止對(duì)計(jì)算機(jī)數(shù)據(jù)的竊取,保護(hù)硬盤(pán)中的數(shù)據(jù)。破壞者在得到硬盤(pán)后,也不能夠得到硬盤(pán)中的數(shù)據(jù),從而達(dá)到保護(hù)信息安全的目的。加密卡提供兩個(gè)符合ATA-6標(biāo)準(zhǔn)的接口,串接在主板IDE接口和硬盤(pán)之間。存儲(chǔ)在硬盤(pán)上的數(shù)據(jù),是經(jīng)過(guò)加密以后的加密數(shù)據(jù);從硬盤(pán)上讀出的數(shù)據(jù),必須經(jīng)過(guò)該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術(shù)實(shí)現(xiàn)IDE接口和加密算法,以減小加解密帶來(lái)的速度上的影響。 論文的工作重點(diǎn)主要有以下幾個(gè)方面的內(nèi)容:FPGA及VHDL語(yǔ)言的研究,ATA協(xié)議標(biāo)準(zhǔn)研究及IDE接口的FPGA實(shí)現(xiàn)。論文對(duì)ATA協(xié)議做了細(xì)致的研究,分析了硬盤(pán)接口的工作機(jī)制以及主機(jī)與硬盤(pán)之間的通信協(xié)議,并在此基礎(chǔ)上,重點(diǎn)研究了用FPGA的編程功能來(lái)實(shí)現(xiàn)一個(gè)計(jì)算機(jī)硬件底層接口協(xié)議的方法,詳細(xì)介紹了芯片的內(nèi)部框圖及FPGA的軟件流程圖,提出了在實(shí)現(xiàn)過(guò)程中應(yīng)注意的要點(diǎn),最終用FPGA構(gòu)建了一個(gè)雙向IDE硬盤(pán)通道,實(shí)現(xiàn)了兩套符合ATA-6規(guī)范的IDE接口。

    標(biāo)簽: FPGA 硬盤(pán) 加密卡 中的應(yīng)用

    上傳時(shí)間: 2013-08-02

    上傳用戶:Ants

  • GPS信號(hào)CA碼跟蹤的FPGA實(shí)現(xiàn)

    GPS全球定位系統(tǒng)是美國(guó)國(guó)防部為軍事目的而建立的衛(wèi)星導(dǎo)航系統(tǒng),其主要目的是解決海上、陸地和空中運(yùn)載工具的導(dǎo)航定位問(wèn)題。GPS作為新一代衛(wèi)星導(dǎo)航系統(tǒng),不僅具有全球、全天候、連續(xù)、高精度導(dǎo)航與定位能力,而且具有優(yōu)良的抗干擾性和保密性。因此,發(fā)展全球定位系統(tǒng)是當(dāng)今導(dǎo)航技術(shù)現(xiàn)代化的一個(gè)重要標(biāo)志。在GPS接收機(jī)中,為了得到導(dǎo)航電文并對(duì)其進(jìn)行解算,要完成復(fù)雜的信號(hào)處理過(guò)程。其中,怎樣捕獲到衛(wèi)星信號(hào),并對(duì)C/A碼進(jìn)行跟蹤是研制GPS接收機(jī)的重要問(wèn)題之一。本文在對(duì)GPS信號(hào)的結(jié)構(gòu)進(jìn)行深入的分析后,結(jié)合FPGA的特點(diǎn),對(duì)算法進(jìn)行設(shè)計(jì)及優(yōu)化后,給出了相應(yīng)的仿真。內(nèi)容主要包括以下幾個(gè)方面: 1.對(duì)GPS信號(hào)結(jié)構(gòu)的產(chǎn)生原理進(jìn)行了深入地分析,并對(duì)GPS信號(hào)的調(diào)制機(jī)理進(jìn)行詳細(xì)地闡述。 2.在GPS信號(hào)的捕獲方面,采用了基于FFT頻域的快速捕獲的方法,即將接收到的GPS信號(hào)先利用快速傅立葉變換(FFT)變換到頻域,在頻域完成相應(yīng)的運(yùn)算后,再利用傅立葉反變換(IFFT)變換到時(shí)域。從而大大減少了計(jì)算量,加快了信號(hào)捕獲的速度,提高了捕獲性能。 3.在C/A碼跟蹤部分,本文采用了非相干延遲鎖定環(huán)對(duì)C/A碼進(jìn)行跟蹤。來(lái)自載波跟蹤環(huán)路的本地載波將輸入的信號(hào)變成基帶信號(hào),然后分別和本地碼的三個(gè)不同相位序列進(jìn)行相乘,將相乘結(jié)果進(jìn)行累加,經(jīng)過(guò)處理將得到碼相位和當(dāng)前的載波頻率送到載波跟蹤環(huán)路。 4.載波跟蹤環(huán),本文采用的是科斯塔斯環(huán)。載波跟蹤環(huán)和碼跟蹤環(huán)在結(jié)構(gòu)上相似,故本文只對(duì)關(guān)鍵的載波NCO進(jìn)行了仿真。 本文的創(chuàng)新點(diǎn)主要是使用FPGA對(duì)整個(gè)GPS信號(hào)的捕獲及C/A碼的跟蹤進(jìn)行設(shè)計(jì)。此外,根據(jù)FPGA的特點(diǎn),在不改變外部硬件設(shè)計(jì)的前提下,改變相應(yīng)的IP核或相關(guān)的VHDL程序就可對(duì)系統(tǒng)進(jìn)行各種優(yōu)化設(shè)計(jì),以適應(yīng)不同類型的GPS接收機(jī)的不同功能。

    標(biāo)簽: FPGA GPS 信號(hào)

    上傳時(shí)間: 2013-06-27

    上傳用戶:哇哇哇哇哇

  • 基于FPGA的多功能測(cè)試儀的開(kāi)發(fā)

    測(cè)試儀廣泛應(yīng)用于國(guó)民經(jīng)濟(jì)和國(guó)防建設(shè)的各個(gè)領(lǐng)域,是科研和生產(chǎn)不可或缺的重要裝備之一。其工作原理是由信號(hào)發(fā)生裝置向被測(cè)對(duì)象發(fā)送激勵(lì)信號(hào),同時(shí)由信號(hào)采集與處理裝置通過(guò)傳感器采集被測(cè)對(duì)象的響應(yīng)信號(hào),并送到上位機(jī)進(jìn)行數(shù)據(jù)分析和處理。本文研究采用靈活的現(xiàn)場(chǎng)可編程邏輯陣列FPGA為核心,協(xié)調(diào)整個(gè)儀器的運(yùn)轉(zhuǎn),并采用先進(jìn)的USB總線技術(shù),將信號(hào)發(fā)生、信號(hào)采集與處理有機(jī)地集成為一體的多功能測(cè)試儀。 本文的第一章介紹了測(cè)試儀及其研究應(yīng)用現(xiàn)狀,根據(jù)儀器的成本、便攜性和通用性要求不斷提高的發(fā)展趨勢(shì),提出了本課題的研究任務(wù)和關(guān)鍵技術(shù); 第二章從硬件和軟件兩個(gè)方面討論了測(cè)試儀的總體設(shè)計(jì)方案,并且分別詳述了電源模塊、USB模塊、FPGA模塊、DSP模塊、A/D模塊、D/A模塊這六個(gè)功能模塊的硬件設(shè)計(jì); 第三章討論了USB模塊相關(guān)的軟件設(shè)計(jì),其中包含USB固件設(shè)計(jì)、驅(qū)動(dòng)程序設(shè)計(jì)和客戶應(yīng)用程序設(shè)計(jì)三個(gè)方面的內(nèi)容,詳細(xì)論述了各部分軟件的架構(gòu)和主要功能模塊的實(shí)現(xiàn)。 第四章討論了主控器FPGA的設(shè)計(jì),是本文的核心部分。先從總體上介紹了FPGA的設(shè)計(jì)方案,然后從MCU模塊、信號(hào)采集模塊、信號(hào)發(fā)生模塊三部分具體描述了其實(shí)現(xiàn)方式。軟件設(shè)計(jì)上采用了模塊化的設(shè)計(jì)思想,使得結(jié)構(gòu)清晰,可讀性強(qiáng),易于進(jìn)一步開(kāi)發(fā);并且靈活的使用了有限狀態(tài)機(jī),大大提高了程序的穩(wěn)定性和運(yùn)行效率。 第五章介紹了DSP模塊的設(shè)計(jì),討論了波形生成的原理及實(shí)現(xiàn),并提出了與FPGA接口的方式。 第六章詳細(xì)描述了實(shí)驗(yàn)的步驟和結(jié)果,分別從單通道采樣和多通道采樣兩方面實(shí)驗(yàn),驗(yàn)證了儀器的性能和設(shè)計(jì)的可行性。

    標(biāo)簽: FPGA 多功能 測(cè)試儀

    上傳時(shí)間: 2013-06-25

    上傳用戶:moqi

  • 精密延時(shí)電路在UWB雷達(dá)發(fā)射機(jī)

    超寬帶沖激雷達(dá)是一種新體制雷達(dá),其發(fā)射信號(hào)是無(wú)高頻載頻,寬度僅為納秒級(jí)的沖激脈沖。得益于這種特殊的發(fā)射信號(hào),超寬帶沖激雷達(dá)具有優(yōu)異的探測(cè)性能和廣泛的應(yīng)用前景。自然地,對(duì)于發(fā)射機(jī)的研究,在超寬帶沖激雷達(dá)研究領(lǐng)域有著極其重要的地位。本文在超寬帶沖激雷達(dá)實(shí)驗(yàn)系統(tǒng)的基礎(chǔ)上,對(duì)其發(fā)射機(jī)進(jìn)行了深入研究,主要內(nèi)容如下: 1、介紹了超寬帶沖激雷達(dá)發(fā)射機(jī),尤其是脈沖源的原理及設(shè)計(jì)。 2、分析了決定超寬帶沖激雷達(dá)探測(cè)距離的因素。在此基礎(chǔ)上尋求通過(guò)提高發(fā)射信號(hào)脈沖重復(fù)頻率來(lái)增大發(fā)射機(jī)的能量輸出;提出了一種提高脈沖重復(fù)頻率的方法。設(shè)計(jì)了基于現(xiàn)場(chǎng)可編程門(mén)陣列的延時(shí)控制電路,對(duì)提高脈沖重復(fù)頻率予以工程實(shí)現(xiàn)。 3、提出了超寬帶沖激雷達(dá)波束掃描的實(shí)現(xiàn)方法:通過(guò)精密控制各發(fā)射機(jī)脈沖源觸發(fā)時(shí)間,在各路發(fā)射信號(hào)之間產(chǎn)生一定的延時(shí)。設(shè)計(jì)了運(yùn)用現(xiàn)場(chǎng)可編程門(mén)陣列實(shí)現(xiàn)這種控制的精密延時(shí)電路。

    標(biāo)簽: UWB 精密 延時(shí)電路 雷達(dá)發(fā)射機(jī)

    上傳時(shí)間: 2013-08-05

    上傳用戶:564708051@qq.com

  • 基于FPGA的嵌入式導(dǎo)航雷達(dá)顯示系統(tǒng)

    雷達(dá)即無(wú)線電探測(cè)和測(cè)距。雷達(dá)裝在船上用于航行避讓、船舶定位和引航的稱為船用導(dǎo)航雷達(dá)。船用導(dǎo)航雷達(dá)是測(cè)定本船位置和預(yù)防沖撞事故所不可缺少的系統(tǒng)。它能夠準(zhǔn)確捕獲其它船只、陸地、航線標(biāo)志等物標(biāo)信息,并將其顯示在顯示屏上。 本文圍繞船用導(dǎo)航雷達(dá)展開(kāi)了研究,研究?jī)?nèi)容分為以下幾個(gè)部分: 首先介紹了雷達(dá)的概念、基本原理和主要應(yīng)用,而且詳細(xì)敘述了船用導(dǎo)航雷達(dá)的發(fā)展和工作原理及特性。 然后根據(jù)雷達(dá)的基本原理和船用導(dǎo)航雷達(dá)的特點(diǎn),設(shè)計(jì)了基于FPGA、ARM、DSP的船用導(dǎo)航雷達(dá)系統(tǒng),并采用了DDR SDRAM存儲(chǔ)器。ARM、DSP和FPGA是當(dāng)今主流的高速數(shù)字信號(hào)處理芯片,滿足了船用導(dǎo)航雷達(dá)系統(tǒng)的要求。 最后根據(jù)VGA顯示器的原理和雷達(dá)圖像的疊加原理,實(shí)現(xiàn)了基于FPGA的VGA雷達(dá)圖像疊加顯示,并得到了所需的雷達(dá)圖像。從結(jié)果可以看出,本系統(tǒng)的設(shè)計(jì)是符合要求的。

    標(biāo)簽: FPGA 嵌入式 導(dǎo)航雷達(dá) 顯示系統(tǒng)

    上傳時(shí)間: 2013-07-20

    上傳用戶:dwzjt

  • 基于QPSK調(diào)制的擴(kuò)頻系統(tǒng)的FPGA實(shí)現(xiàn)

    QPSK是一種線性窄帶數(shù)字調(diào)制技術(shù),具有頻譜利用率高、頻譜特性好、抗衰落性能強(qiáng)和可用非相干解調(diào)等特點(diǎn)。擴(kuò)頻通信是從軍事通信中發(fā)展起來(lái)的一種高性能通信技術(shù),具有抗干擾、抗多徑能力強(qiáng)和保密性好等優(yōu)點(diǎn),在移動(dòng)通信和衛(wèi)星通信中得到廣泛應(yīng)用。所以將QPSK技術(shù)應(yīng)用亍擴(kuò)頻通信具有重要的工程意義。 本文對(duì)QPSK調(diào)制的擴(kuò)頻系統(tǒng)的FPGA實(shí)現(xiàn)進(jìn)行了研究。本文介紹了擴(kuò)頻通信的原理及發(fā)展現(xiàn)狀,并對(duì)QPSK調(diào)制的原理進(jìn)行了詳細(xì)闡述。本文設(shè)計(jì)的擴(kuò)頻通信系統(tǒng)主要包括串并/并串轉(zhuǎn)換、差分編/解碼、DDS、擴(kuò)頻/解擴(kuò)、QPSK調(diào)制/解調(diào)等模塊,基于Altera公司的Quartus Ⅱ 4.1開(kāi)發(fā)平臺(tái)對(duì)以上各模塊進(jìn)行了設(shè)計(jì)和時(shí)序仿真.仿真結(jié)果證明:該系統(tǒng)能正確工作,完成了預(yù)定的目標(biāo)。 本文設(shè)計(jì)的基于FPGA的擴(kuò)頻通信系統(tǒng)具有集成度高、可軟件升級(jí)等優(yōu)點(diǎn),這為設(shè)計(jì)更高集成度和靈活性的通信系統(tǒng)提供了基礎(chǔ)。

    標(biāo)簽: QPSK FPGA 調(diào)制 擴(kuò)頻系統(tǒng)

    上傳時(shí)間: 2013-06-19

    上傳用戶:zzy7826

  • 四路DVBC調(diào)制器的設(shè)計(jì)

    隨著數(shù)字時(shí)代的到來(lái),信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無(wú)線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來(lái),集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開(kāi)發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場(chǎng)占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過(guò)程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國(guó)內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國(guó)內(nèi)國(guó)際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國(guó)內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過(guò)程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過(guò)程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡(jiǎn)單介紹了FPGA的開(kāi)發(fā)流程。 5.深入研究了基于FPAG代碼開(kāi)發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測(cè)試、電路測(cè)試及系統(tǒng)指標(biāo)測(cè)試。 最終系統(tǒng)指標(biāo)測(cè)試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國(guó)標(biāo)的要求。

    標(biāo)簽: DVBC 調(diào)制器

    上傳時(shí)間: 2013-07-05

    上傳用戶:leehom61

主站蜘蛛池模板: 桂林市| 霍林郭勒市| 手游| 太保市| 个旧市| 岳阳市| 雷州市| 昭平县| 宜宾县| 临漳县| 富民县| 韶关市| 汉沽区| 本溪市| 西华县| 衡东县| 霍林郭勒市| 英吉沙县| 江孜县| 长沙市| 昌都县| 太仆寺旗| 原平市| 资溪县| 宜昌市| 赤城县| 深水埗区| 根河市| 远安县| 广宗县| 石家庄市| 绥阳县| 九龙县| 郑州市| 舒城县| 武隆县| 阳山县| 富裕县| 佳木斯市| 杂多县| 泽库县|