亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

乒乓球游戲機(jī)(jī)

  • 越南 山陽港暨臺塑河靜鋼廠 安防系統(tǒng)規(guī)畫

    文件中規(guī)劃進(jìn)行多系統(tǒng)的整合應(yīng)用,包含了~~~ 微型雷達(dá)偵測系統(tǒng) 熱感紅外線攝影機(jī) 可見光紅外線攝影機(jī) 無線網(wǎng)路傳輸應(yīng)用 後端警報管理平臺

    標(biāo)簽: 安防系統(tǒng) 規(guī)畫建議

    上傳時間: 2015-03-18

    上傳用戶:戴斗笠的神秘人

  • boost代碼

    boost的matlab代碼, Matlab source codes for the Boosting of the J-DLDA learner(B-JDLDA) 

    標(biāo)簽: boostcode

    上傳時間: 2015-03-23

    上傳用戶:52086

  • 求解任意函數(shù)指定區(qū)間內(nèi)的所有實(shí)根

    本程序使用數(shù)值分析的方法找出任意函數(shù)指定區(qū)間內(nèi)的所有實(shí)根。算法是通過一系列Chebyshev多項(xiàng)式畢竟目標(biāo)函數(shù),然后使用一種高效的數(shù)值分析方法(J.P. Boyd [see Appl. Num. Math. 56 pp.1077-1091 (2006)])求解出逼近函數(shù)的根。

    標(biāo)簽: 任意函數(shù) 實(shí)根

    上傳時間: 2015-04-02

    上傳用戶:chen971103

  • [JSP從入門到精通

    基礎(chǔ)j的sp編程思想和程序代碼,內(nèi)部按章按類排版

    標(biāo)簽: jsp

    上傳時間: 2015-04-18

    上傳用戶:litter

  • 低成本電子提花機(jī)控制器設(shè)計

    本文設(shè)計的電子提花機(jī)控制器,從紡織發(fā)展方 向出發(fā),針對中小型紡織企業(yè)的需求,改進(jìn)了傳統(tǒng) 提花機(jī)控制器的一些問題。從實(shí)際運(yùn)行效果來看, 控制器運(yùn)行穩(wěn)定可靠。差分信號驅(qū)動以及反饋校驗(yàn) 使系統(tǒng)具有很強(qiáng)的抗電磁干擾性,誤碼率很低。電 磁驅(qū)動電壓低,降低了電源功率,提高了系統(tǒng)的穩(wěn)r 定性。采用光纖通信進(jìn)行信號傳輸與驅(qū)動方案,提 高傳輸距離和可靠性,為電子提花機(jī)的升級打下了 良好的基礎(chǔ)。設(shè)計中芯片選取低功耗節(jié)能型芯片, 降低整機(jī)功耗,節(jié)約成本。使用U盤作為花型文件 的存儲介質(zhì),大大提高了花型設(shè)計的速度,降低了 設(shè)計成本。配合以雙路復(fù)合式電磁選針器和單動式 提針機(jī)構(gòu),整機(jī)造價可降低60%以上¨J。總的來 說,該控制器成本低廉,性能良好,維護(hù)方便,為 中小型紡織企業(yè)節(jié)省成本,提高效益,值得推廣。

    標(biāo)簽: FPGA SOPC 電子提花機(jī)

    上傳時間: 2015-05-05

    上傳用戶:yezi123

  • MATLAB編程(第二版)-菜鳥入門教材

    Stephen J.Chapman《MATLAB 編程(第二版)》英文影印版的中文譯本,是對初學(xué)者很好的入門教材

    標(biāo)簽: MATLAB

    上傳時間: 2015-05-06

    上傳用戶:seesoj

  • 文件Java排課系統(tǒng)的報告

    My JSP 'TeacherMain.jsp' starting page var $=function(id) { return document.getElementById(id); } function show_menu(num){ for(i=0;i

    標(biāo)簽: C++

    上傳時間: 2015-07-03

    上傳用戶:xiyuzhu

  • 高級FPGA教學(xué)實(shí)驗(yàn)指導(dǎo)書-邏輯設(shè)計

    第一章、ALTERA QUATUSII 5.0 使用介紹...................................... 3 1. 概述.................................................................. 3 2. QUATUSII 設(shè)計過程..................................................... 5 2.1. 建立工程.......................................................... 5 2.2. 建立設(shè)計.......................................................... 6 2.2.1 使用QUATUSII BLOCK EDITOR 建立原理圖文件.............................. 7 2.2、2 使用 QUARTUS II TEXT EDITOR .......................................... 8 2.2.3 使用 VERILOG HDL、VHDL 與 AHDL ...................................... 9 3. 編譯綜合設(shè)計.......................................................... 9 4. 仿真工程............................................................. 11 5. 分配設(shè)備與管腳....................................................... 12 6. 程序下載............................................................. 15 7. 調(diào)試與軟件邏輯分析儀的使用........................................... 16 7.1. 設(shè)置和運(yùn)行 SIGNALTAP II 邏輯分析器................................. 17 7.2. 設(shè)置觸發(fā)器: ..................................................... 18 第二章 FPGA 試驗(yàn)平臺介紹................................................. 19 1 簡介................................................................... 19 2 主要的器件和特性....................................................... 19 3 LED,撥碼開關(guān)和按鍵................................................... 21 3.1 十二個發(fā)光二極管(LED)七段數(shù)碼顯示器.............................. 21 3.2 四位撥碼開關(guān)和兩個功能按鍵......................................... 24 4 RS-232 串口............................................................ 24 5 PS/2 鼠標(biāo)、鍵盤接口.................................................... 26 6 VGA 接口.............................................................. 26 7 USB1.1 接口........................................................... 26 8 LCD 接口.............................................................. 27 9 高速,異步SRAM ....................................................... 27 10 高速,同步SDRAM ...................................................... 33 11 大容量,快速FLASH .................................................... 35 12 USB2.0 芯片接口....................................................... 38 13 編程和調(diào)試接口....................................................... 39 14 時鐘源............................................................... 39 15 電源方案............................................................. 41 16 復(fù)位電路............................................................. 42 17 擴(kuò)展板接口........................................................... 42 第三章 數(shù)字電路與數(shù)字系統(tǒng)試驗(yàn)........................................... 45 第一部分 基礎(chǔ)試驗(yàn)....................................................... 45 實(shí)驗(yàn)一 3/8 譯碼器....................................................... 45 實(shí)驗(yàn)二 分頻器........................................................... 47 實(shí)驗(yàn)三 BCD 七段顯示譯碼器實(shí)驗(yàn)............................................ 47 實(shí)驗(yàn)四 模擬74LS160 計數(shù)器實(shí)驗(yàn)........................................... 50 實(shí)驗(yàn)五 交通燈控制器..................................................... 51 實(shí)驗(yàn)六 乒乓球游戲機(jī)..................................................... 52 試驗(yàn)七 掃描數(shù)碼顯示器................................................... 54 試驗(yàn)八 頻率計........................................................... 56 第二部分 接口控制器試驗(yàn)................................................. 58 試驗(yàn)九 RS-232 串口控制器................................................. 58 試驗(yàn)十 LCD 顯示試驗(yàn)...................................................... 60 試驗(yàn)十一 VGA 控制輸出試驗(yàn)............................................... 64 試驗(yàn)十二 PS/2 鍵盤控制器試驗(yàn)............................................ 66 試驗(yàn)十三 接口互連試驗(yàn)................................................... 69

    標(biāo)簽: FPGA

    上傳時間: 2015-10-08

    上傳用戶:shzweh1234

  • 迅游破解實(shí)驗(yàn)

    4itjg5ig阮璜能5他很好弄看好換5 

    標(biāo)簽: 123

    上傳時間: 2015-11-24

    上傳用戶:ytswat

  • 操作系統(tǒng)考研習(xí)題精析

    一.傳送控制方式有哪幾種?試比較它們各自的優(yōu)缺點(diǎn)? (1)程序控制方式; 由用戶進(jìn)程來直接控制內(nèi)存或CPU和外圍設(shè)備之間的信息傳送。它的優(yōu)點(diǎn)是控制簡單,也不需要多少硬件支持。缺點(diǎn)是:CPU和外圍設(shè)備只能串行工作;設(shè)備之間的不能并行工作;無法發(fā)現(xiàn)和處理由于設(shè)備或其他硬件所產(chǎn)生的錯誤。 (2) 中斷控制方式; 中斷控制方式是利用向CPU發(fā)送中斷的方式控制外圍設(shè)備和CPU之間的數(shù)據(jù)傳送。它的優(yōu)點(diǎn)是大大提高了CPU的利用率且能支持多道程序和設(shè)備的并行操作。缺點(diǎn)是:由于數(shù)據(jù)緩沖寄存器比較小,數(shù)如果發(fā)生中斷次數(shù)較多,將耗去大量的CPU處理時間;在外圍設(shè)備較多時,由于中斷次數(shù)的急劇增加,可能造成CPU無法響應(yīng)中斷而出現(xiàn)中斷丟失的現(xiàn)象;如果外圍設(shè)備速度比較快,可能會出現(xiàn)CPU來不及從數(shù)據(jù)緩沖寄存器中取走數(shù)據(jù)而丟失數(shù)據(jù)的情況。 (3) DMA方式; 在外圍設(shè)備和內(nèi)存之間開辟直接的數(shù)據(jù)交換通路進(jìn)行數(shù)據(jù)傳送。它的優(yōu)點(diǎn):除了在數(shù)據(jù)塊傳送開始時需要CPU的啟動指令,在整個數(shù)據(jù)塊傳送結(jié)束時需要發(fā)中斷通知CPU進(jìn)行中斷處理之外,不需要CPU的頻繁干涉。它的缺點(diǎn):在外圍設(shè)備越來越多的情況下,多個DMA控制器的同時使用,會引起內(nèi)存地址的沖突并使得控制過程進(jìn)一步復(fù)雜化。 (4) 通道方式。 使用通道來控制內(nèi)存或CPU和外圍設(shè)備之間的數(shù)據(jù)傳送。通道是一個獨(dú)立于CPU的專管輸入/輸出控制的機(jī)構(gòu),它控制設(shè)備與內(nèi)存直接進(jìn)行數(shù)據(jù)交換。它有自己的通道指令,這些指令受CPU啟動,并在操作結(jié)束時向CPU發(fā)中斷信號。該方式的優(yōu)點(diǎn)是進(jìn)一步減輕了CPU的工作負(fù)擔(dān),增加了計算機(jī)系統(tǒng)的并行工作程度。缺點(diǎn)是增加了額外的硬件,造價昂貴。 二.文件系統(tǒng)的定義及功能 文件系統(tǒng)是操作系統(tǒng)用于明確磁盤或分區(qū)上的文件的方法和數(shù)據(jù)結(jié)構(gòu);即在磁盤上組織文件的方法。也指用于存儲文件的磁盤或分區(qū),或文件系統(tǒng)種類。操作系統(tǒng)中負(fù)責(zé)管理和存儲文件信息的軟件機(jī)構(gòu)稱為文件管理系統(tǒng),簡稱文件系統(tǒng)。 功能:1.文件管理 2.目錄管理 3.文件存儲空間的管理 4.文件的共享和保護(hù) 5.提供方便的接口 三.網(wǎng)絡(luò)安裝linux操作系統(tǒng)的方法和步驟 1.擬機(jī)中安裝windows server 2003, 并在windows server 2003操作系統(tǒng)中建立一個ftp服務(wù),通過服務(wù)器中的iso文件安裝linux操作系統(tǒng)。 2.訪問ftp站點(diǎn),將linux安裝鏡像拷入ftp文件目錄中。   3.一個虛擬機(jī),選擇安裝linux系統(tǒng),在dvd中導(dǎo)入安裝引導(dǎo)文件(iso文件),并對虛擬機(jī)進(jìn)行相關(guān)配置。 4.虛擬機(jī),在啟動命令中輸入linux askmethod,進(jìn)入linux安裝的引導(dǎo)畫面。 5.安裝介質(zhì)時,在實(shí)驗(yàn)中選擇ftp安裝方式。 6.鏈接ftp服務(wù)器后,進(jìn)入正式安裝步驟,選擇相應(yīng)的選項(xiàng)直至安裝完成。 四.中斷是指計算機(jī)在執(zhí)行期間,系統(tǒng)內(nèi)部或外部設(shè)備發(fā)生了某一急需處理的事件,使得CPU暫時停止當(dāng)前正在執(zhí)行的程序而轉(zhuǎn)去執(zhí)行相應(yīng)的事件處理程序待處理完畢后又返回原來被中斷處,繼續(xù)執(zhí)行被中斷的過程。(1)保存現(xiàn)場(2)轉(zhuǎn)中斷處理程序進(jìn)行中斷處理(3)中斷返回 五.引入設(shè)備獨(dú)立性,可使應(yīng)用程序獨(dú)立于具體的物理設(shè)備,顯著改善資源的利用率及可適應(yīng)性;還可以使用戶獨(dú)立于設(shè)備的類型。 實(shí)現(xiàn)獨(dú)立性:在應(yīng)用程序中應(yīng)使用邏輯設(shè)備名稱來請求使用某類設(shè)備。當(dāng)應(yīng)用程序用邏輯設(shè)備名請求分配I/O 設(shè)備時,系統(tǒng)必須為它分配相應(yīng)的物理設(shè)備,并在邏輯設(shè)備表LUT中建立一個表目。 六.在一個請求分頁系統(tǒng)中,采用FIFO頁面置換算法時,假如一個作業(yè)的頁面走向?yàn)?、3、 2、1、4、3、5、4、3、2、1、5,當(dāng)分配給該作業(yè)的物理塊數(shù)M分別為3和4時,試計算在訪問過程中所發(fā)生的缺頁次數(shù)和缺頁率,并比較所得結(jié)果。 答: 操作系統(tǒng)考試復(fù)習(xí)資料--完整版 M=3 M=4 操作系統(tǒng)考試復(fù)習(xí)資料--完整版 操作系統(tǒng)考試復(fù)習(xí)資料--完整版 M=3時,采用FIFO頁面置換算法的缺頁次數(shù)為9次,缺頁率為75%; M=4時,采用FIFO頁面置換算法的缺頁次數(shù)為10次,缺頁率為83%。   由此可見,增加分配給作業(yè)的內(nèi)存塊數(shù),反而增加了缺頁次數(shù),提高了缺頁率,導(dǎo)致系統(tǒng)頁面替換非常頻繁,大部分機(jī)器時間都用在來回進(jìn)行調(diào)整調(diào)度上,只有一小部分時間用于進(jìn)程的實(shí)際運(yùn)算,這種現(xiàn)象被稱為是抖動現(xiàn)象。 七. 在頁式存儲管理的系統(tǒng)中,作業(yè)J的邏輯地址空間為4頁(每頁2048B),且已知該作 要求畫出地址變換圖,求出邏輯地址4865所對應(yīng)的物理地址。 解:由題意可知,頁大小為2048 字節(jié),則邏輯地址4865頁號及頁內(nèi)位移為: 頁號P為:4685/2048=2 頁內(nèi)位移W為:4685-2048*2=769 其地址變換過程如圖

    標(biāo)簽: 操作系統(tǒng)

    上傳時間: 2015-11-30

    上傳用戶:wanglin_81

主站蜘蛛池模板: 耒阳市| 太康县| 苏尼特右旗| 瓦房店市| 渝北区| 郯城县| 大厂| 松溪县| 巧家县| 宜兴市| 阳春市| 永昌县| 农安县| 沁源县| 丰镇市| 环江| 永仁县| 江达县| 新田县| 舞钢市| 乐平市| 丰县| 广东省| 扎兰屯市| 和田县| 宁阳县| 休宁县| 图木舒克市| 黎城县| 万安县| 仁怀市| 汪清县| 海林市| 静宁县| 温泉县| 沁水县| 通河县| 阿鲁科尔沁旗| 仙游县| 神农架林区| 柳林县|