8 通道壓頻轉換
描述了一個8 通道壓頻轉換( ) 數據采集器的硬件設計和實現過程. 該數據采集 \r\n V FC \r\n\r\n程序 原理...
描述了一個8 通道壓頻轉換( ) 數據采集器的硬件設計和實現過程. 該數據采集 \r\n V FC \r\n\r\n程序 原理...
FPGA輸出數據的時頻域分析GUI界面,\r\n可觀察信號的時域頻域波形,星座圖眼圖等特性...
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,...
基于DSP+FPGA的擴頻接收機快捕技術,一片技術文章...
用Verilog實現基于FPGA的通用分頻器...
一個好用的整數分頻電路 保證你喜歡 能夠實現對任意整數的分頻電路設計...
基于CPLD-FPGA的半整數分頻器的設計,用于設計EDA...
半整數分頻器電路的VHDL源程序,供大家學習和討論。\r\n...
48MHz窄帶射頻功放電路...
本文介紹了AD公司的RF/IF相位和幅度測量芯片AD8302,并以此芯片為核心,組合功分器、延遲線和FPGA芯片設計了瞬時測頻接收機,改進了傳統的設計方案。依照設計制作了測頻系統,并對系統整體性能進行...