基于FPGA的全數字鎖相環設計,內有設計過程和設計思想
標簽: FPGA 全數字 鎖相環
上傳時間: 2013-08-13
上傳用戶:fqscfqj
】本文介紹了一個使用單片機和CPLD聯合控制步進電機的方案。首先闡明步進電機的工作原理及控制方法,然后\r\n提出了系統的軟硬件設計框架,詳細討論了單片機和CPLD的邏輯接口問題和交換數據的協議,以及用狀態機來設計脈沖分配器\r\n的方法。
標簽: CPLD 用單片機 控制 步進電機
上傳時間: 2013-08-14
上傳用戶:y13567890
altera 颶風二代開發板的原理圖,pdf格式\r\n
標簽: altera 開發板 原理圖
上傳時間: 2013-08-15
上傳用戶:qimingxing130
verilog編寫基于fpga的鑒相器模塊
標簽: verilog fpga 編寫 模塊
上傳時間: 2013-08-19
上傳用戶:18752787361
基于FPGA設計數字鎖相環,提出了一種由微分超前/滯后型檢相器構成數字鎖相環的Verilog-HDL建模方案
標簽: FPGA 數字鎖相環
上傳用戶:Huge_Brother
FPGA可促進嵌入式系統設計改善即時應用性能,臺灣人寫的,關于FPGA應用的技術文章
標簽: FPGA 嵌入式 系統 性能
上傳時間: 2013-08-20
上傳用戶:liuwei6419
針對高頻感應加熱電源中用傳統的模擬鎖相環跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的\r\n新型的數字鎖相環。使用FPGA 內底層嵌入功能單元中的數字鎖相環74HCT297 ,并添加少量的數字電路來實現。最后利\r\n用仿真波形驗證該設計的合理性和有效性。整個設計負載范圍寬、鎖相時間短,現已成功應用于100 kHz/ 30 kW 的感應加\r\n熱電源中。
標簽: 高頻感應 加熱電源 模擬鎖相環 頻率
上傳時間: 2013-08-22
上傳用戶:nairui21
關于數字鎖相環的一點東西,可以下來看看\r\n
標簽: 數字鎖相環
上傳時間: 2013-08-26
上傳用戶:7891
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog DDS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
基于CPLD的二進制碼轉換為二十進制(BCD)碼的電路[1].pdf
標簽: CPLD BCD 二進制碼 轉換
上傳時間: 2013-09-03
上傳用戶:rtsm07
蟲蟲下載站版權所有 京ICP備2021023401號-1