該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號處理器中的應(yīng)用,使用VHDL語言設(shè)計FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計數(shù)、方位計數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報表等功能.長時間的成功試驗(yàn)表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號處理器在3毫秒內(nèi)可以同時處理四個重疊應(yīng)答,計算所接收的每一個脈沖的到達(dá)方向,得到真實(shí)脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個重要意義是對傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個方面有質(zhì)的飛躍.
標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器
上傳時間: 2013-04-24
上傳用戶:gokk
小波變換是一種新興的理論,是數(shù)學(xué)發(fā)展史上的重要成果。它無論對數(shù)學(xué)還是對工程應(yīng)用都產(chǎn)生了深遠(yuǎn)的影響。最新的靜態(tài)圖像壓縮標(biāo)準(zhǔn)JPEG2000就以離散小波變換(DWT)作為核心變換算法。 本文首先較為詳細(xì)地分析了小波變換的理論基礎(chǔ),對多分辨率分析、Mallat算法和提升算法做了介紹。然后分析了JPEG2000所采用的小波濾波器,并引入了一個新的LS97小波。該小波系數(shù)簡單、易于硬件實(shí)現(xiàn),并且與CDF97小波有很好的兼容性,可作為CDF97小波的替代者。使用Matlab對CDF97小波和LS97小波的兼容性做仿真測試,結(jié)果表明這兩個小波具有幾乎相同的性能。在確定所用的小波后,本文設(shè)計了二維離散小波變換的硬件結(jié)構(gòu)。設(shè)計過程中對標(biāo)準(zhǔn)二維小波變換做了優(yōu)化,即將行變換和列變換的歸一化步驟合并計算,這樣可以減少兩次乘法操作。另外還使用移位加代替乘法,提取移位加中的公共算子等方式來優(yōu)化設(shè)計。對于邊界數(shù)據(jù)的處理,本文采用了嵌入式對稱延拓技術(shù),不需要額外的緩存,節(jié)約了硬件資源。為提高硬件利用率,本文將LeGall53小波變換和LS97小波變換統(tǒng)一起來,只要一個控制信號就可實(shí)現(xiàn)兩者之間的轉(zhuǎn)換。本文所提出的結(jié)構(gòu)采用基于行的變換方式,只需要六行中間數(shù)據(jù)即可完成全部行數(shù)據(jù)的小波變換。采用流水線技術(shù)提高了整個設(shè)計的運(yùn)行速度。最后也給出了二維離散小波反變換的實(shí)現(xiàn)結(jié)構(gòu)。 在完成硬件結(jié)構(gòu)設(shè)計的基礎(chǔ)上,使用Verilog硬件描述語言對整個設(shè)計進(jìn)行了完全可綜合的RTL級描述,采用同步設(shè)計,提高了可靠性。在Xilinx公司的FPGA開發(fā)軟件ISE6.3i中對正反小波變換做了仿真和實(shí)現(xiàn),結(jié)果表明,本設(shè)計能高速高精度地完成正反可逆和不可逆小波變換,可以滿足各種實(shí)時性要求。
上傳時間: 2013-07-25
上傳用戶:sn2080395
對弓網(wǎng)故障的檢測在列車提速的今天顯得尤其重要,原始故障圖像數(shù)據(jù)量的巨大使實(shí)時存儲和傳輸故障圖像極其困難。JPEG作為一種低復(fù)雜度、高壓縮比的圖像壓縮標(biāo)準(zhǔn)在多媒體、網(wǎng)絡(luò)傳輸?shù)阮I(lǐng)域得到廣泛的應(yīng)用。和相同圖像質(zhì)量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前靜態(tài)圖像中壓縮比最高的。 FPGA以其設(shè)計靈活、高速的卓越特性,逐漸成為許多應(yīng)用中首先器件,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進(jìn)程。 本文旨在研究并實(shí)現(xiàn)一種實(shí)時采集并對特定幀進(jìn)行壓縮傳輸?shù)姆椒āMㄟ^采用可編程邏輯器件FPGA來實(shí)現(xiàn)整個采集、顯示、壓縮和傳輸,使系統(tǒng)具有可定制、高速度等優(yōu)點(diǎn)。 本文首先介紹了開發(fā)硬件可編程邏輯門陣列FPGA及其開發(fā)語言Veridlog,并介紹了FPGA的設(shè)計方法及開發(fā)流程;接著介紹了PAL制視頻采集的相關(guān)知識及設(shè)計,其中主要包括基于I2C總線的模擬視頻解碼控制、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;隨后介紹了JPEG標(biāo)準(zhǔn),并根據(jù)故障檢測的特點(diǎn),設(shè)計了針對灰度圖像壓縮的JPEG編碼器,設(shè)計中先分別對組成JPEG編碼器的二維DCT變換模塊、量化模塊、Z字掃描模塊、變換直流系數(shù)的差分脈沖編碼模塊、交流系數(shù)的游程編碼模塊、哈夫曼編碼模塊及打包模塊進(jìn)行了仿真測試,然后再對整個JPEG編碼器進(jìn)行了測試;最后設(shè)計了單幀視頻的SRAM緩存,并將緩存的源圖像采用本文設(shè)計的JPEG編碼器進(jìn)行壓縮,再設(shè)計一個僅包含發(fā)送功能的UART 將壓縮后的碼流傳輸?shù)絇C機(jī),在PC機(jī)上通過將接收的碼流以ASCⅡ碼的形式還原為采集圖片。 本文實(shí)現(xiàn)了整個采集壓縮系統(tǒng),同時也進(jìn)一步驗(yàn)證了本文設(shè)計的灰度圖像JPEG編碼器的正確性。相信本文無論是對弓網(wǎng)故障的圖像檢測,還是對于JPEG編碼器的芯片設(shè)計都有一定的參考價值。
標(biāo)簽: FPGA JPEG 壓縮系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:cuiqiang
·書 名 電路設(shè)計與制板——Protel DXP入門與提高 作 者 老虎工作室 出 版 社 人民郵電出版社 書 號 115-10745-9 系 列 書 圖形圖像處理類圖書 責(zé)任編輯 李永濤 開本 16 出版時間 2003年2月 字?jǐn)?shù)
標(biāo)簽: Protel nbsp DXP 電路設(shè)計
上傳時間: 2013-06-30
上傳用戶:gyq
·《智能系統(tǒng)的研究與發(fā)展 二十六》(Research and Development in Intelligent Systems XXVI)(Max Barmer & Richard Ellis)文字版[PDF]
標(biāo)簽: nbsp 智能系統(tǒng) 發(fā)展
上傳時間: 2013-06-21
上傳用戶:宋桃子
·幾篇關(guān)于FFT的論文(二)
上傳時間: 2013-07-05
上傳用戶:chfanjiang
本文詳細(xì)的簡紹了高頻變壓器的繞制方法,供大學(xué)學(xué)習(xí)交流……謝謝……
上傳時間: 2013-06-22
上傳用戶:ccsp11
在V29的版本上升級。發(fā)布日期2011-08-19. -------------------------------------------------------------------------------- 歡迎使用免費(fèi)軟件《串口獵人》V31 ! -------------------------------------------------------------------------------- 友情提醒1:本軟件如有新版本,將發(fā)布到我的博客《匠人的百寶箱》,歡迎光臨! 友情提醒2:點(diǎn)擊右側(cè)【清除】按鈕,可清除本幫助信息。清除后如想再次查閱,請重啟軟件。 -------------------------------------------------------------------------------- 《串口獵人》功能簡介 -------------------------------------------------------------------------------- 一、基本功能 1、支持16個COM口、自動/手動搜索串口、串口參數(shù)的設(shè)置和查看。 2、支持查看或修改串口控制線(DTR、RTS、DCD等等)的狀態(tài)。 3、支持基本的收、發(fā)、查看、保存、載入、清除等功能。 4、兩種收發(fā)格式:HEX碼/字符串,支持中文字符串。(英文=ASCII碼,中文=ANSI(GBK)碼)。 5、大容量的收碼區(qū),為了加快顯示速度會把超過10K的數(shù)據(jù)自動隱藏(可以點(diǎn)擊【全顯】鈕查看)。 6、收碼區(qū)的顯示方式可以靈活設(shè)置:原始接收數(shù)據(jù)、按幀換行、通道數(shù)據(jù)、發(fā)送數(shù)據(jù)。 7、可以為收到的數(shù)據(jù)標(biāo)注時間和來源。 8、可以自動比對發(fā)碼區(qū)和收碼區(qū)的數(shù)據(jù)是否一致(用于自發(fā)自收測試模式)。 9、收碼區(qū)的內(nèi)容,可以點(diǎn)擊【轉(zhuǎn)發(fā)】鈕轉(zhuǎn)到發(fā)碼區(qū)。 10、可以在每次發(fā)碼之前自動清除收碼區(qū)。 二、高級發(fā)碼功能 1、自動發(fā)列表功能:支持多組(最多16組)數(shù)據(jù)的輪流發(fā)送。 2、自動發(fā)文件功能:支持文件逐行發(fā)送。 3、輪發(fā)規(guī)則可以靈活設(shè)置,比如可以定時發(fā),也可以收到應(yīng)答后立即發(fā)。 4、輪發(fā)的間隔、無應(yīng)答重發(fā)次數(shù)和循環(huán)次數(shù)均可靈活設(shè)置。 5、靈活的幀格式設(shè)置。支持自動添加幀頭、幀尾、幀長、校驗(yàn)、回車換行符。 6、幀頭、幀尾、幀長、校驗(yàn),是否要參與校驗(yàn)或計入幀長,皆可靈活設(shè)置。 7、支持3種校驗(yàn)方式:SC(累加和校驗(yàn))、LRC(縱向冗余校驗(yàn))、BBC(異或和校驗(yàn))。 8、校驗(yàn)碼和幀長的長度,可以選擇單/雙字節(jié)。 三、高級收碼功能 1、支持按幀接收數(shù)據(jù)。 2、能自動進(jìn)行幀結(jié)束判定(方式非常靈活,可以按幀頭、幀尾、幀長或時間)。 3、即時顯示最新一幀內(nèi)容。 4、擁有八個獨(dú)立接收通道,可以自動從指定幀中指定位置收取有效數(shù)據(jù)。 5、每個通道的數(shù)據(jù),可以獨(dú)自顯示、保存、清除。也可以送到收碼區(qū)去顯示。 6、可以設(shè)置通道收取數(shù)據(jù)的首地址、字節(jié)長度(單字節(jié)或多字節(jié))、碼制(HEX/BCD)、符號位形式。 7、示波器功能,可把收取的數(shù)據(jù)用波形方式顯示。示波器的通道數(shù)、倍率、偏移、周期、顏色和線寬等可調(diào)。 8、碼表功能,可把收取的數(shù)據(jù)用碼表方式顯示。(可以設(shè)置碼表的最大/最小值和報警值)。 9、柱狀圖功能,可把收取的數(shù)據(jù)用柱狀圖方式顯示。(也可以設(shè)置最大/最小值和報警值)。 10、可以把實(shí)施繪制的圖形保存為圖片。 四、其它貼心設(shè)計 1、用戶的設(shè)置內(nèi)容,可以保存/載入或恢復(fù)默認(rèn)值。可以選擇啟動時載入默認(rèn)值還是上次設(shè)置值。 2、可以通過提示區(qū)和狀態(tài)指示了解軟件當(dāng)前工作狀態(tài)。 3、當(dāng)鼠標(biāo)停留在按鈕、文本框或其它控件上,會獲得必要的提示。 4、右下角的圖釘按鈕,可以把窗口釘在最前面,避免被其它窗口覆蓋。 5、附送串口電路、協(xié)議、碼表等參考資料。 6、在【版權(quán)信息】標(biāo)簽頁有匠人的聯(lián)系方式,歡迎交流。
標(biāo)簽: Serial Hunter V31 串口獵人
上傳時間: 2013-07-28
上傳用戶:lili1990
一個實(shí)用的二通道航模遙控發(fā)射接收電路的制作資料。
上傳時間: 2013-04-24
上傳用戶:qq21508895
6進(jìn)制計數(shù)器VHDL程序 --文件名:counter6.vhd。 --功能:6進(jìn)制計數(shù)器,有進(jìn)位C
標(biāo)簽: VHDL 進(jìn)制計數(shù)器 程序
上傳時間: 2013-04-24
上傳用戶:蠢蠢66
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1