-
設計了Ka波段螺旋線行波管的慢波結構,分析其色散特性曲線和耦合阻抗,對高頻系統進行了優化;利用PIC粒子模擬得到在工作頻帶內飽和輸出功率>73.5 W,增益畸變<2%,并對試制樣管進行了試驗,測得在工作頻帶內輸出功率>45 W,電子效率>12.5%,采用4級降壓收集極后總效率大于40%,最后對模擬結果和實測結果的差異原因進行了簡單分析。
標簽:
行波管
慢波
模擬設計
上傳時間:
2013-12-14
上傳用戶:米米陽123
-
運用矩量法進行分析, 從單個對數周期天線入手, 討論了分析問題的理論依據, 給出了進行計算的表達式, 分析了單個對數周期天線的方向特性及其與振子數目的關系, 并對不計互耦影響情形下陣列的方向特性進行了計算。
標簽:
短波
對數
周期天線
方向
上傳時間:
2013-11-22
上傳用戶:hfnishi
-
介紹電磁帶隙結構的概念,綜述目前電磁帶隙結構的類型和研究進展,電磁帶隙結構所具有的抑制表面波特性能大大提高天線增益,降低陣列天線單元間的互擾,而且增大了帶寬;作為覆層的電磁帶隙缺陷結構能極大提高天線的方向性和輻射效率,突出表現在口徑天線方面;同時同相反射特性使得減小天線體積成為可能,電磁帶隙結構的這些特性及其未來的發展展趨勢為高性能天線研究提供新的設計思想。
標簽:
EBG
天線設計
中的應用
發展動態
上傳時間:
2013-10-08
上傳用戶:569342831
-
1、高溫薄膜濾波器技術(圍墻技術)
大規模集成電路,等效50階帶通濾波器,在接近-200℃左右工作,導體電阻接近0歐姆,帶通濾波器的品質因素Qu為100,000,是普通腔體濾波器品質因素Qu的20倍。有效抑制帶外干擾和進入帶內的高階互調。
2、高性能的射頻電路技術
低溫低噪聲放大器具有高增益(12dB)低噪聲系數(<0.5dB)的高性能,增益平坦度小于0.04dB,有效地壓低底噪聲,放大有用 信號。 比現網用的TMA和LNA的噪聲系數好3.5dB左右。世界尖端的制冷機技術,奶瓶大的氦制冷機,無需加冷凍液,可連續可靠地工作幾十年。其冷端溫度達77°K或-196.15°C。
標簽:
CDMA
超導
濾波器
上傳時間:
2013-11-07
上傳用戶:brain kung
-
§培訓目標:
本課程主要對EVDO的基本原理和關鍵技術進行介紹。通過本課程的學習,可以了解EVDO Rev.0和Rev.A的空中接口和關鍵技術,以及1X/DO互操作的相關規則等。
§培訓內容:
EVDO技術發展、網絡結構簡介;
EVDO Rev.0和RevA的空中接口結構;
EVDO Rev.0和RevA的關鍵技術;
1X / DO互操作原則;
標簽:
EVDO
關鍵技術
上傳時間:
2014-03-25
上傳用戶:d815185728
-
隨著PCB設計復雜程度的不斷提高,設計工程師對 EDA工具在交互性和處理復雜層次化設計功能的要求也越來越高。Cadence Design Systems, Inc. 作為世界第一的EDA工具供應商,在這些方面一直為用戶提供業界領先的解決方案。在 Concept-HDL15.0中,這些功能又得到了大度地提升。首先,Concept-HDL15.0,提供了交互式全局屬性修改刪除,以及全局器件替換的圖形化工作界面。在這些全新的工作環境中,用戶可以在圖紙,設計,工程不同的級別上對器件,以及器件/線網的屬性進行全局性的編輯。
標簽:
Cadence
15.0
PSD
版本
上傳時間:
2013-11-19
上傳用戶:38553903210
-
電子發燒友訊: 飛思卡爾是全球嵌入式處理解決方案、高級汽車電子、消費電子、工業控制和網絡市場的領導者。從微處理器和微控制器到傳感器、模擬集成電路(IC)和連接,我們的技術為創新奠定基礎,構建更加環保、安全、健康和互連的世界
MC9S12XHY系列是飛思卡爾公司的經過優化的,汽車16位微控制器產品系列,具有低成本,高性能的特點。該系列是聯接低端16位微控制器(如:MC9S12HY系列),和高性能32位解決方案的橋梁。MC9S12XHY系列定位于低端汽車儀器群集應用,它包括支持CAN和LIN/J2602通信,并傳送典型的群集請求,如步進失速檢測(SSD)和LCD驅動器的步進電機控制。
MC9S12XHY系列具有16位微控制器的所有優點和效率,同時又保持了飛思卡爾公司現有的8位和16位MCU系列的優勢,即低成本、低功耗、EMC和代碼尺寸效率等優點。與MC9S12HY系列相同,MC9S12XHY系列可以運行16位寬的訪問,而不會出現外設和存儲器的等待狀態。MC9S12XHY系列為100引腳LQFP和112引腳LQFP封裝,旨在最大限度地與100LQFP,MC9S12HY系列兼容。除了每個模塊具有I/O端口外,還可提供更多的,具有中斷功能的I/O端口,具有從停止或等待模式喚醒功能。
圖1 MC9S12XHY系列方框圖截圖
標簽:
MC9
S12
XHY
MC
上傳時間:
2014-12-31
上傳用戶:66666
-
附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯板的設計驗驗。
PCB設計的經驗建議:
1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,
2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.
3.連板方向以同一方向為優先,考量對稱防呆,特殊情況另作處理.
4.連板掏空長度超過板長度的1/2時,需加補強邊.
5.陰陽板的設計需作特殊考量.
6.工藝邊需根據實際需要作設計調整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設備正常卡壓距離為不少於3mm,及符合實際要求下的連板經濟性.
7.FIDUCIAL MARK或稱光學定位點,一般設計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現象;定位孔設計在板邊,為對稱設計,一般為4個,直徑為3mm,公差為±0.01inch.
8.V-cut深度需根據連板大小及基板板厚考量,角度建議為不少於45°.
9.連板設計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設備>.
10.使用針孔(郵票孔)聯接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩定工作,還應考慮是否有無影響插件過軌道,及是否影響裝配組裝.
標簽:
PCB
阻抗匹配
計算工具
教程
上傳時間:
2014-12-31
上傳用戶:sunshine1402
-
附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯板的設計驗驗。
PCB設計的經驗建議:
1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,
2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.
3.連板方向以同一方向為優先,考量對稱防呆,特殊情況另作處理.
4.連板掏空長度超過板長度的1/2時,需加補強邊.
5.陰陽板的設計需作特殊考量.
6.工藝邊需根據實際需要作設計調整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設備正常卡壓距離為不少於3mm,及符合實際要求下的連板經濟性.
7.FIDUCIAL MARK或稱光學定位點,一般設計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現象;定位孔設計在板邊,為對稱設計,一般為4個,直徑為3mm,公差為±0.01inch.
8.V-cut深度需根據連板大小及基板板厚考量,角度建議為不少於45°.
9.連板設計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設備>.
10.使用針孔(郵票孔)聯接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩定工作,還應考慮是否有無影響插件過軌道,及是否影響裝配組裝.
標簽:
PCB
阻抗匹配
計算工具
教程
上傳時間:
2013-10-15
上傳用戶:3294322651
-
EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發環境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業軟件公司,業內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發環境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優勢是功能全集成化,可以加快動態調試,縮短開發周期;缺點是在綜合和仿真環節與專業的軟件相比,都不是非常優秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優化,將硬件描述語句(通常是系統級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優化結果,在進行較復雜的設計時,基本上都使用這些專業的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業的仿真軟件。因為同樣的設計輸入,專業軟件的仿真速度比集成環境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發環境中完成整個設計流程。如果要進行復雜系統的設計,則常規的方法是多種EDA工具協調工作,集各家之所長來完成設計流程。
標簽:
EDA
編輯
邏輯
上傳時間:
2013-10-11
上傳用戶:1079836864