電路設(shè)計與制板PROTEL99入門與提高_E7894
上傳時間: 2013-06-30
上傳用戶:lnnn30
隨著電力電子技術(shù)的飛速發(fā)展,越來越多的電力電子裝置被應(yīng)用到各個領(lǐng)域,給電網(wǎng)注入了不可忽視的無功以及諧波電流。 本文首先介紹了諧波的概念和諧波的危害,闡述了諧波問題研究的必要性和緊迫性,并對諧波抑制的方法作了簡單的介紹。并在此基礎(chǔ)上,通過對有源濾波器和無源濾波器各自的優(yōu)缺點以及有源濾波器裝置的結(jié)構(gòu)、原理的分析,提出了基于DSP控制器的三相三線制并聯(lián)型有源電力濾波器裝置的設(shè)計方案。 并聯(lián)有源電力濾波器主電路設(shè)計是核心環(huán)節(jié)之一。本文在三相三線并聯(lián)型有源電力濾波器數(shù)學(xué)模型的基礎(chǔ)上,通過對采用空間矢量調(diào)制的有源電力濾波器的工作過程的研究和分析,揭示了主電路各參數(shù)之間的相互關(guān)系。根據(jù)瞬態(tài)電流跟蹤指標(biāo)的要求推導(dǎo)出并聯(lián)APF輸出電感的估算公式。基于對電流跟蹤誤差矢量的度量,推導(dǎo)出直流側(cè)電容電壓臨界值表達式。詳細介紹了輸出濾波器參數(shù)的設(shè)計方法。 實時、高精度的諧波檢測是有源電力濾波器的重要部分。本文詳細地介紹了瞬時無功功率理論,選擇檢測負載電流的方式以提取諧波。提出了用滑窗迭代作為低通濾波的數(shù)字算法,以快速分離負載電流中的基波分量得到諧波指令。以全數(shù)字控制為重點,對電流環(huán)的數(shù)字控制方式,包括數(shù)字PI調(diào)節(jié)器的設(shè)計做出了比較詳細的分析。 本文用MATLAB/SIMULINK中的電力系統(tǒng)模塊對有源電力濾波器進行了動態(tài)仿真研究。仿真結(jié)果表明這種拓撲結(jié)構(gòu)的有源電力濾波器對電力系統(tǒng)中的諧波抑制具有較好的效果。 在理論分析和仿真研究的基礎(chǔ)上,設(shè)計了基于TMS320LF2407A控制的并聯(lián)型電力有源濾波器,對其控制系統(tǒng)硬件構(gòu)成進行了詳細的介紹。研制了實驗樣機,對并聯(lián)型電力有源濾波器進行了初步的實驗研究。
上傳時間: 2013-04-24
上傳用戶:shiny3333
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術(shù)。根據(jù)課題的要求,給出了電路系統(tǒng)設(shè)計方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。 根據(jù)電路系統(tǒng)設(shè)計方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實現(xiàn)。 文中述敘了利用FPGA實現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實現(xiàn)鑒相功能的可靠性。根據(jù)設(shè)計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數(shù)字檢相測量的系統(tǒng)仿真結(jié)果和混頻電路、比較電路、數(shù)字檢相電路的實驗結(jié)果,對在沒有零角度位置標(biāo)志信號和沒有允許計數(shù)標(biāo)志信號條件下的實驗結(jié)果的精度進行了分析。根據(jù)誤差結(jié)果分析,提出了下一步研究改進的措施和思路。
標(biāo)簽: FPGA 相位 激光測距 信號處理技術(shù)
上傳時間: 2013-04-24
上傳用戶:yare
本文結(jié)合工程需要詳細論述了一種數(shù)字相位計的實現(xiàn)方法,該方法是基于FPGA(現(xiàn)場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發(fā),分析了傳統(tǒng)相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進行FFT變換,通過頻譜分析,實現(xiàn)對參考信號和測量信號初相位的檢測,并同時闡述了FPGA在實現(xiàn)數(shù)字相位計核心FFT算法中的優(yōu)勢。在優(yōu)化的硬件結(jié)構(gòu)中,利用多個乘法器并行運算的方式加快了蝶形運算單元的運算速度;內(nèi)置雙端口RAM、旋轉(zhuǎn)因子ROM使數(shù)據(jù)存儲的速度得到提高;采用了流水線的工作方式使數(shù)據(jù)的存儲、運算在時間上達到匹配。整個設(shè)計采用VHDL(超高速硬件描述語言)語言作為系統(tǒng)內(nèi)部硬件結(jié)構(gòu)的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結(jié)果表明,基于FPGA實現(xiàn)的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運算64點數(shù)據(jù)僅需27.5us,最大誤差在1%之內(nèi)。
上傳時間: 2013-06-04
上傳用戶:lgnf
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術(shù)。根據(jù)課題的要求,給出了電路系統(tǒng)設(shè)計方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。 根據(jù)電路系統(tǒng)設(shè)計方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實現(xiàn)。 文中述敘了利用FPGA實現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實現(xiàn)鑒相功能的可靠性。根據(jù)設(shè)計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數(shù)字檢相測量的系統(tǒng)仿真結(jié)果和混頻電路、比較電路、數(shù)字檢相電路的實驗結(jié)果,對在沒有零角度位置標(biāo)志信號和沒有允許計數(shù)標(biāo)志信號條件下的實驗結(jié)果的精度進行了分析。根據(jù)誤差結(jié)果分析,提出了下一步研究改進的措施和思路。
標(biāo)簽: FPGA 相位 激光測距 信號處理技術(shù)
上傳時間: 2013-07-25
上傳用戶:天涯
填補了制絨工藝數(shù)據(jù)的空白,為今后設(shè)計研發(fā)出更有利于大規(guī)模生產(chǎn)線上應(yīng)用的清洗設(shè)備奠定了堅實的基礎(chǔ)。
標(biāo)簽: 工藝
上傳時間: 2013-07-03
上傳用戶:qilin
信息技術(shù)的發(fā)展,數(shù)字化產(chǎn)品的普及,導(dǎo)致了對嵌入式開發(fā)的巨大需求。以Linux為宿主機系統(tǒng),搭配一個交叉編譯環(huán)境,為嵌入式設(shè)備生成可執(zhí)行程序己成為現(xiàn)在日益流行的編譯嵌入式軟件的解決方案。而開放源代碼的GNUT具鏈?zhǔn)且惶组_源的開發(fā)環(huán)境,是嵌入式軟件開發(fā)中理想的交叉編譯器。但現(xiàn)有GNUI具鏈支持的平臺并不能滿足層出不窮的嵌入式產(chǎn)品的開發(fā)需要,仍有許多平臺得不到支持,例如我們進行的minix向ARM-MINIX平臺的移植。 本文以在linux環(huán)境下構(gòu)建MINIX嵌入式系統(tǒng)的交叉編譯工具鏈為背景,首先介紹了交叉編譯系統(tǒng)的基本組成和結(jié)構(gòu),以及利用GCC構(gòu)建交叉編譯環(huán)境的優(yōu)越性。然后對目標(biāo)平臺作了介紹。分析了GCC編譯器,說明了GCC的設(shè)計思想,系統(tǒng)結(jié)構(gòu),介紹了GNU Binutils的功能,使用方法;接著分析了GNU工具鏈中的GAS和GLD的實現(xiàn)機制及源代碼結(jié)構(gòu),由于BFD是GNUBinutils的基礎(chǔ),GAS和GLD都是使用BFD庫來操作目標(biāo)文件,因此在這一部分本文對BFD庫的工作機制,數(shù)據(jù)結(jié)構(gòu)也作了重點分析。緊接著說明了GCC交叉編譯系統(tǒng)的移植思路和方法,實現(xiàn)難點,以及一些相關(guān)技術(shù)細節(jié),這涉及到了若干重要的C源文件,Makefile,配置文件的修改,重點給出了BFD庫,GAS和GLD的分析及其重定向(通常GCC生成的目標(biāo)程序是針對GNU/Linux系統(tǒng)的)的實現(xiàn);然后本文給出了在GNU/Linux宿主機上構(gòu)建針對ARM-MINIX的參數(shù)設(shè)置及過程:最后對本文所做的工作進行了總結(jié)。
標(biāo)簽: ARM-MINIX GNU 嵌入式系統(tǒng)
上傳時間: 2013-05-31
上傳用戶:wangzhen1990
UHF(Ultra High Frequency,超高頻)RFID(Radio Frequency Identification,射頻身份識別)技術(shù)是近幾年剛剛開始興起并得到迅速推廣應(yīng)用的一門新技術(shù)。該技術(shù)已被廣泛應(yīng)用于工業(yè)自動化、商業(yè)自動化、交通運輸控制管理等眾多領(lǐng)域。但是,基于超高頻頻段讀寫器的研制在我國尚處于起步階段,傳統(tǒng)的超高頻讀寫器都是在單片機的基礎(chǔ)上實現(xiàn)的,這類讀寫器很難實現(xiàn)復(fù)雜的多任務(wù)功能;隨著經(jīng)濟的飛速發(fā)展,能夠與網(wǎng)絡(luò)互聯(lián)并且?guī)в胁僮飨到y(tǒng)的超高頻讀寫器越來越受人們的青睞與追求。針對這些問題,本文設(shè)計并實現(xiàn)了一種基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器,主要內(nèi)容有: (1)分析了射頻識別技術(shù)的發(fā)展歷程和前景,以嵌入式技術(shù)為研究背景,結(jié)合軟硬件開發(fā)平臺,給出了一種基于ARM和Linux的超高頻讀寫器設(shè)計思路,指出了選題研究的目的和意義。 (2)闡述了超高頻讀寫器的原理及其應(yīng)用,分析了讀寫器和標(biāo)簽之間進行數(shù)據(jù)傳輸時所用到的相關(guān)技術(shù);在給出超高頻讀寫器主要技術(shù)性能指標(biāo)及功能要求的基礎(chǔ)上給出了基于ARMS3C2410和Linux超高頻讀寫器系統(tǒng)的總體設(shè)計,同時對系統(tǒng)構(gòu)建過程中所用到的軟硬件進行了器件選型。 (3)實現(xiàn)了超高頻讀寫器系統(tǒng)硬件電路的模塊設(shè)計,主要包括主控電路模塊、存儲電路模塊、電源模塊、以太網(wǎng)模塊、液晶顯示模塊以及射頻收發(fā)模塊;闡述了各模塊的組成原理與實現(xiàn)方法,完成了硬件電路的原理圖繪制及PCB制板。 (4)根據(jù)系統(tǒng)的軟件需求,構(gòu)建了一個進行嵌入式開發(fā)所需的軟件平臺。建立了交叉編譯環(huán)境以及NFS開發(fā)調(diào)試環(huán)境;移植了系統(tǒng)啟動所需的引導(dǎo)程序bootloader;實現(xiàn)了嵌入式Linux操作系統(tǒng)內(nèi)核、文件系統(tǒng)的配置與移植;給出了Linux系統(tǒng)下典型設(shè)備(觸摸屏、網(wǎng)絡(luò)接口、LCD)驅(qū)動程序的移植方法。 (5)結(jié)合實驗測試環(huán)境,對超高頻讀寫器輸出功率,讀寫器發(fā)送命令以及標(biāo)簽應(yīng)答波形進行了測試與分析;對讀寫器的整機性能進行了聯(lián)機測試,給出了讀寫器系統(tǒng)的實際運行效果圖,同時對測試結(jié)果進行了總結(jié)。 實際應(yīng)用結(jié)果表明,基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器能夠?qū)崿F(xiàn)接入網(wǎng)絡(luò)的功能,其讀寫速度、識別率以及識別距離等技術(shù)性能指標(biāo)均達到或優(yōu)于設(shè)計標(biāo)準(zhǔn)要求,該讀寫器在與PC機連接的情況下能進行數(shù)據(jù)處理,樣機系統(tǒng)運行穩(wěn)定可靠,達到了預(yù)期的設(shè)計目標(biāo)。
上傳時間: 2013-07-25
上傳用戶:saharawalker
本文結(jié)合工程需要詳細論述了一種數(shù)字相位計的實現(xiàn)方法,該方法是基于FPGA(現(xiàn)場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發(fā),分析了傳統(tǒng)相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進行FFT變換,通過頻譜分析,實現(xiàn)對參考信號和測量信號初相位的檢測,并同時闡述了FPGA在實現(xiàn)數(shù)字相位計核心FFT算法中的優(yōu)勢。在優(yōu)化的硬件結(jié)構(gòu)中,利用多個乘法器并行運算的方式加快了蝶形運算單元的運算速度;內(nèi)置雙端口RAM、旋轉(zhuǎn)因子ROM使數(shù)據(jù)存儲的速度得到提高;采用了流水線的工作方式使數(shù)據(jù)的存儲、運算在時間上達到匹配。整個設(shè)計采用VHDL(超高速硬件描述語言)語言作為系統(tǒng)內(nèi)部硬件結(jié)構(gòu)的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結(jié)果表明,基于FPGA實現(xiàn)的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運算64點數(shù)據(jù)僅需27.5us,最大誤差在1%之內(nèi)。
上傳時間: 2013-05-16
上傳用戶:lgs12321
本文主要研究了近年來發(fā)展很快的一種高效的調(diào)制技術(shù)——連續(xù)相位調(diào)制(CPM)。與其它調(diào)制技術(shù)相比,它具有較高的帶寬和功率利用率,這也令它在通信資源日益緊張的今天得到了越來越多的關(guān)注。CPM信號包含大量的信號形式,它們的共同特點是信號包絡(luò)恒定、相位連續(xù),尤其適合于無線通信。 本文首先介紹了CPM信號的一般表達式及其功率譜密度公式,在此基礎(chǔ)上對CPM信號特性做了分析研究,并對其功率譜密度進行了計算機仿真,分析得出了CPM信號各調(diào)制參數(shù)的取值對其譜特性的影響;然后對CPM信號的各種解調(diào)方法進行了深入研究,對不同方法的解調(diào)性能作了仿真,通過比較分析得出解調(diào)性能、調(diào)制參數(shù)與系統(tǒng)實現(xiàn)復(fù)雜度之間相互制約的關(guān)系;最后,在前面分析研究的基礎(chǔ)上,完成了一個實際通信系統(tǒng)中信號檢測算法的。FPGA實現(xiàn)。
標(biāo)簽: 相位調(diào)制 解調(diào)算法
上傳時間: 2013-05-29
上傳用戶:baiom
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1