亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

交流阻抗

交流阻抗也叫做電化學阻抗譜(ElectrochemicalImpedanceSpectroscopy,簡寫為EIS),早期的電化學文獻中稱為交流阻抗(ACImpedance)。阻抗測量原本是電學中研究線性電路網絡頻率響應特性的一種方法,引用到研究電極過程,成了電化學研究中的一種實驗方法。
  • PCB的阻抗測量

    pcb阻抗

    標簽: PCB 阻抗測量

    上傳時間: 2013-11-10

    上傳用戶:thuyenvinh

  • Polar阻抗計算軟件

    阻抗減少軟件

    標簽: Polar 阻抗計算 軟件

    上傳時間: 2013-10-12

    上傳用戶:daguogai

  • 差分阻抗

    當你認為你已經掌握了PCB 走線的特征阻抗Z0,緊接著一份數據手冊告訴你去設計一個特定的差分阻抗。令事情變得更困難的是,它說:“……因為兩根走線之間的耦合可以降低有效阻抗,使用50Ω的設計規則來得到一個大約80Ω的差分阻抗!”這的確讓人感到困惑!這篇文章向你展示什么是差分阻抗。除此之外,還討論了為什么是這樣,并且向你展示如何正確地計算它。 單線:圖1(a)演示了一個典型的單根走線。其特征阻抗是Z0,其上流經的電流為i。沿線任意一點的電壓為V=Z0*i( 根據歐姆定律)。一般情況,線對:圖1(b)演示了一對走線。線1 具有特征阻抗Z11,與上文中Z0 一致,電流i1。線2具有類似的定義。當我們將線2 向線1 靠近時,線2 上的電流開始以比例常數k 耦合到線1 上。類似地,線1 的電流i1 開始以同樣的比例常數耦合到線2 上。每根走線上任意一點的電壓,還是根據歐姆定律,

    標簽: 差分阻抗

    上傳時間: 2013-10-20

    上傳用戶:lwwhust

  • Hyperlynx仿真應用:阻抗匹配

    Hyperlynx仿真應用:阻抗匹配.下面以一個電路設計為例,簡單介紹一下PCB仿真軟件在設計中的使用。下面是一個DSP硬件電路部分元件位置關系(原理圖和PCB使用PROTEL99SE設計),其中DRAM作為DSP的擴展Memory(64位寬度,低8bit還經過3245接到FLASH和其它芯片),DRAM時鐘頻率133M。因為頻率較高,設計過程中我們需要考慮DRAM的數據、地址和控制線是否需加串阻。下面,我們以數據線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導入主芯片DSP的數據線D0腳模型。左鍵點芯片管腳處的標志,出現未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對應管腳。 3http://bbs.elecfans.com/ 電子技術論壇 http://www.elecfans.com 電子發燒友點OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數據線對應管腳和3245的對應管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因為我們使用四層板,在表層走線,所以要選用“Microstrip”,然后點“Value”進行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠直線間距1.4inch,對線長為1.7inch)。現在模型就建立好了。仿真及分析下面我們就要為各點加示波器探頭了,按照下圖紅線所示路徑為各測試點增加探頭:為發現更多的信息,我們使用眼圖觀察。因為時鐘是133M,數據單沿采樣,數據翻轉最高頻率為66.7M,對應位寬為7.58ns。所以設置參數如下:之后按照芯片手冊制作眼圖模板。因為我們最關心的是接收端(DRAM)信號,所以模板也按照DRAM芯片HY57V283220手冊的輸入需求設計。芯片手冊中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(不長于3ns):按下邊紅線路徑配置眼圖模板:低8位數據線沒有串阻可以滿足設計要求,而其他的56位都是一對一,經過仿真沒有串阻也能通過。于是數據線不加串阻可以滿足設計要求,但有一點需注意,就是寫數據時因為存在回沖,DRAM接收高電平在位中間會回沖到2V。因此會導致電平判決裕量較小,抗干擾能力差一些,如果調試過程中發現寫RAM會出錯,還需要改版加串阻。

    標簽: Hyperlynx 仿真 阻抗匹配

    上傳時間: 2013-11-05

    上傳用戶:dudu121

  • 阻抗匹配

    阻抗匹配  阻抗匹配(Impedance matching)是微波電子學里的一部分,主要用于傳輸線上,來達至所有高頻的微波信號皆能傳至負載點的目的,不會有信號反射回來源點,從而提升能源效益。  大體上,阻抗匹配有兩種,一種是透過改變阻抗力(lumped-circuit matching),另一種則是調整傳輸線的波長(transmission line matching)。  要匹配一組線路,首先把負載點的阻抗值,除以傳輸線的特性阻抗值來歸一化,然后把數值劃在史密夫圖表上。  把電容或電感與負載串聯起來,即可增加或減少負載的阻抗值,在圖表上的點會沿著代表實數電阻的圓圈走動。如果把電容或電感接地,首先圖表上的點會以圖中心旋轉180度,然后才沿電阻圈走動,再沿中心旋轉180度。重覆以上方法直至電阻值變成1,即可直接把阻抗力變為零完成匹配。  由負載點至來源點加長傳輸線,在圖表上的圓點會沿著圖中心以逆時針方向走動,直至走到電阻值為1的圓圈上,即可加電容或電感把阻抗力調整為零,完成匹配.........

    標簽: 阻抗匹配

    上傳時間: 2013-11-13

    上傳用戶:ddddddos

  • 傳輸線理論與阻抗匹配

    傳輸線理論與阻抗匹配 傳輸線理論

    標簽: 傳輸線 阻抗匹配

    上傳時間: 2013-10-18

    上傳用戶:wuyuying

  • 阻抗特性設計要求

    阻抗特性設計要求

    標簽: 阻抗特性

    上傳時間: 2013-11-06

    上傳用戶:woshinimiaoye

  • 110~240 VAC交流數字信號輸入接口電路分析與軟件實現

    110~240 VAC交流數字信號輸入接口電路分析與軟件實現

    標簽: 110 240 VAC 交流

    上傳時間: 2013-11-30

    上傳用戶:asaqq

  • 交流電流的趨膚效應及其對載流導線損耗的影響

    交流電流的趨膚效應及其對載流導線損耗的影響,設計時可以進行參考,很好很實用的資料!

    標簽: 交流電流 趨膚效應 導線 損耗

    上傳時間: 2013-11-12

    上傳用戶:思琦琦

  • 模塊電源功能性參數指標及測試方法

      模塊電源的電氣性能是通過一系列測試來呈現的,下列為一般的功能性測試項目,詳細說明如下: 電源調整率(Line Regulation) 負載調整率(Load Regulation) 綜合調整率(Conmine Regulation) 輸出漣波及雜訊(Ripple & Noise) 輸入功率及效率(Input Power, Efficiency) 動態負載或暫態負載(Dynamic or Transient Response) 起動(Set-Up)及保持(Hold-Up)時間 常規功能(Functions)測試 1. 電源調整率   電源調整率的定義為電源供應器于輸入電壓變化時提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,分別于低輸入電壓(Min),正常輸入電壓(Normal),及高輸入電壓(Max)下測量并記錄其輸出電壓值。 電源調整率通常以一正常之固定負載(Nominal Load)下,由輸入電壓變化所造成其輸出電壓偏差率(deviation)的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal) 2. 負載調整率   負載調整率的定義為開關電源于輸出負載電流變化時,提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,測量正常負載下之輸出電壓值,再分別于輕載(Min)、重載(Max)負載下,測量并記錄其輸出電壓值(分別為Vo(max)與Vo(min)),負載調整率通常以正常之固定輸入電壓下,由負載電流變化所造成其輸出電壓偏差率的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal)    3. 綜合調整率   綜合調整率的定義為電源供應器于輸入電壓與輸出負載電流變化時,提供其穩定輸出電壓的能力。這是電源調整率與負載調整率的綜合,此項測試系為上述電源調整率與負載調整率的綜合,可提供對電源供應器于改變輸入電壓與負載狀況下更正確的性能驗證。 綜合調整率用下列方式表示:于輸入電壓與輸出負載電流變化下,其輸出電壓之偏差量須于規定之上下限電壓范圍內(即輸出電壓之上下限絕對值以內)或某一百分比界限內。 4. 輸出雜訊   輸出雜訊(PARD)系指于輸入電壓與輸出負載電流均不變的情況下,其平均直流輸出電壓上的周期性與隨機性偏差量的電壓值。輸出雜訊是表示在經過穩壓及濾波后的直流輸出電壓上所有不需要的交流和噪聲部份(包含低頻之50/60Hz電源倍頻信號、高于20 KHz之高頻切換信號及其諧波,再與其它之隨機性信號所組成)),通常以mVp-p峰對峰值電壓為單位來表示。   一般的開關電源的規格均以輸出直流輸出電壓的1%以內為輸出雜訊之規格,其頻寬為20Hz到20MHz。電源實際工作時最惡劣的狀況(如輸出負載電流最大、輸入電源電壓最低等),若電源供應器在惡劣環境狀況下,其輸出直流電壓加上雜訊后之輸出瞬時電壓,仍能夠維持穩定的輸出電壓不超過輸出高低電壓界限情形,否則將可能會導致電源電壓超過或低于邏輯電路(如TTL電路)之承受電源電壓而誤動作,進一步造成死機現象。   同時測量電路必須有良好的隔離處理及阻抗匹配,為避免導線上產生不必要的干擾、振鈴和駐波,一般都采用雙同軸電纜并以50Ω于其端點上,并使用差動式量測方法(可避免地回路之雜訊電流),來獲得正確的測量結果。 5. 輸入功率與效率   電源供應器的輸入功率之定義為以下之公式:   True Power = Pav(watt) = Vrms x Arms x Power Factor 即為對一周期內其輸入電壓與電流乘積之積分值,需注意的是Watt≠VrmsArms而是Watt=VrmsArmsxP.F.,其中P.F.為功率因素(Power Factor),通常無功率因素校正電路電源供應器的功率因素在0.6~0.7左右,其功率因素為1~0之間。   電源供應器的效率之定義為為輸出直流功率之總和與輸入功率之比值。效率提供對電源供應器正確工作的驗證,若效率超過規定范圍,即表示設計或零件材料上有問題,效率太低時會導致散熱增加而影響其使用壽命。 6. 動態負載或暫態負載   一個定電壓輸出的電源,于設計中具備反饋控制回路,能夠將其輸出電壓連續不斷地維持穩定的輸出電壓。由于實際上反饋控制回路有一定的頻寬,因此限制了電源供應器對負載電流變化時的反應。若控制回路輸入與輸出之相移于增益(Unity Gain)為1時,超過180度,則電源供應器之輸出便會呈現不穩定、失控或振蕩之現象。實際上,電源供應器工作時的負載電流也是動態變化的,而不是始終維持不變(例如硬盤、軟驅、CPU或RAM動作等),因此動態負載測試對電源供應器而言是極為重要的。可編程序電子負載可用來模擬電源供應器實際工作時最惡劣的負載情況,如負載電流迅速上升、下降之斜率、周期等,若電源供應器在惡劣負載狀況下,仍能夠維持穩定的輸出電壓不產生過高激(Overshoot)或過低(Undershoot)情形,否則會導致電源之輸出電壓超過負載組件(如TTL電路其輸出瞬時電壓應介于4.75V至5.25V之間,才不致引起TTL邏輯電路之誤動作)之承受電源電壓而誤動作,進一步造成死機現象。 7. 啟動時間與保持時間   啟動時間為電源供應器從輸入接上電源起到其輸出電壓上升到穩壓范圍內為止的時間,以一輸出為5V的電源供應器為例,啟動時間為從電源開機起到輸出電壓達到4.75V為止的時間。   保持時間為電源供應器從輸入切斷電源起到其輸出電壓下降到穩壓范圍外為止的時間,以一輸出為5V的電源供應器為例,保持時間為從關機起到輸出電壓低于4.75V為止的時間,一般值為17ms或20ms以上,以避免電力公司供電中于少了半周或一周之狀況下而受影響。    8. 其它 在電源具備一些特定保護功能的前提下,還需要進行保護功能測試,如過電壓保護(OVP)測試、短路保護測試、過功保護等

    標簽: 模塊電源 參數 指標 測試方法

    上傳時間: 2013-10-22

    上傳用戶:zouxinwang

主站蜘蛛池模板: 乌恰县| 萍乡市| 连平县| 临清市| 合江县| 淮安市| 平江县| 广平县| 保定市| 门头沟区| 西乌珠穆沁旗| 弥勒县| 和平区| 辰溪县| 南召县| 高平市| 盐津县| 西畴县| 平安县| 长春市| 滨海县| 太康县| 东港市| 尼玛县| 桃园市| 苍溪县| 深水埗区| 连南| 昌黎县| 西安市| 汶川县| 望都县| 张家港市| 贵溪市| 呼伦贝尔市| 威宁| 镇康县| 景德镇市| 积石山| 伊宁县| 湾仔区|