基于FPGA的PID控制器設(shè)計(jì)研究,適合用fpga開發(fā)控制系統(tǒng)的專業(yè)人員參考
標(biāo)簽: FPGA PID 制器設(shè)計(jì)
上傳時(shí)間: 2013-08-15
上傳用戶:xlcky
FPGA的uart控制器的verilog源程序,在cyclone II EP2C8Q208上調(diào)試運(yùn)行成功
標(biāo)簽: verilog FPGA uart 控制器
上傳用戶:qazxsw
本文介紹一種以CPLD[1]為核心、以VHDL[2]為開發(fā)工具的時(shí)間控制器,該控制器不僅具有時(shí)間功能,而且具有定時(shí)器功能,能在00:00~23:59之間任意設(shè)定開啟時(shí)間和關(guān)閉時(shí)間,其設(shè)置方便、靈活,廣泛應(yīng)用于路燈、廣告燈箱、霓虹燈等處的定時(shí)控制。
標(biāo)簽: CPLD VHDL 核心 開發(fā)工具
上傳時(shí)間: 2013-08-16
上傳用戶:chenjjer
針對(duì)嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計(jì)方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時(shí)可提供MII接口,可并通過外接以太網(wǎng)物理層(PHY)芯片來實(shí)現(xiàn)網(wǎng)絡(luò)接入\r\n
標(biāo)簽: FPGA 嵌入式系統(tǒng) 以太網(wǎng)控制器 底層
上傳時(shí)間: 2013-08-18
上傳用戶:青春給了作業(yè)95
基于FPGA的交通燈的設(shè)計(jì) 有Verilog HDL 源碼、仿真圖與引腳配置圖,已下載實(shí)現(xiàn)\r\n
標(biāo)簽: Verilog FPGA HDL 交通燈
上傳用戶:BOBOniu
一篇用VHDL實(shí)現(xiàn)的交通燈設(shè)計(jì),具有燈種顯示和倒計(jì)時(shí)功能
標(biāo)簽: VHDL 交通燈
上傳時(shí)間: 2013-08-19
上傳用戶:jackandlee
這是一個(gè)用Verilog HDL語言編寫的交通燈程序。可以用Quartus II運(yùn)行。
標(biāo)簽: Verilog HDL 語言 編寫
上傳用戶:alex wang
FPGA視頻控制器設(shè)計(jì),FED驅(qū)動(dòng)控制系統(tǒng)的研制與FPGA設(shè)計(jì)\r\n
標(biāo)簽: FPGA FED 視頻 制器設(shè)計(jì)
上傳時(shí)間: 2013-08-20
上傳用戶:阿四AIR
基于CPLD的雙屏結(jié)構(gòu)液晶控制器的研究與設(shè)計(jì)作者:黃麗薇.doc
標(biāo)簽: CPLD 液晶控制器
上傳時(shí)間: 2013-08-22
上傳用戶:leyesome
基于FPGA的高分辨率VGA顯示控制器的設(shè)計(jì)
標(biāo)簽: FPGA VGA 高分辨率 顯示控制器
上傳時(shí)間: 2013-08-23
上傳用戶:lizhen9880
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1