亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

任意波形

  • --文件名:mine4.vhd。 --功能:實現(xiàn)4種常見波形正弦、三角、鋸齒、方波(A、B)的頻率、幅度可控輸出(方波 --A的占空比也是可控的)

    --文件名:mine4.vhd。 --功能:實現(xiàn)4種常見波形正弦、三角、鋸齒、方波(A、B)的頻率、幅度可控輸出(方波 --A的占空比也是可控的),可以存儲任意波形特征數(shù)據(jù)并能重現(xiàn)該波形,還可完成 --各種波形的線形疊加輸出。 --說明: SSS(前三位)和SW信號控制4種常見波形種哪種波形輸出。4種波形的頻率、 --幅度(基準幅度A)的調(diào)節(jié)均是通過up、down、set按鍵和4個BCD碼置入器以及一 --個置入檔位控制信號(ss)完成的(AMP的調(diào)節(jié)范圍是0~5V,調(diào)節(jié)量階為1/51V)。 --其中方波的幅度還可通過u0、d0調(diào)節(jié)輸出數(shù)據(jù)的歸一化幅值(AMP0)進行進一步 --細調(diào)(調(diào)節(jié)量階為1/(51*255)V)。方波A的占空比通過zu、zp按鍵調(diào)節(jié)(調(diào)節(jié) --量階1/64*T)。系統(tǒng)采用內(nèi)部存儲器——RAM實現(xiàn)任意輸入波形的存儲,程序只支 --持鍵盤式波形特征參數(shù)置入存儲,posting 為進入任意波置入(set)、清除(clr)狀態(tài) --控制信號,SSS控制存儲波形的輸出。P180為預留端口,

    標簽: mine vhd 方波 波形

    上傳時間: 2017-02-09

    上傳用戶:z1191176801

  • 實現(xiàn)函數(shù)發(fā)生器產(chǎn)生的波形能夠在電腦顯示器上顯示。函數(shù)發(fā)生器通過GPIB卡與電腦連接并傳輸數(shù)據(jù)

    實現(xiàn)函數(shù)發(fā)生器產(chǎn)生的波形能夠在電腦顯示器上顯示。函數(shù)發(fā)生器通過GPIB卡與電腦連接并傳輸數(shù)據(jù),電腦上通過LABVIEW軟件環(huán)境完成與GPIB卡的數(shù)據(jù)通信。在LABVIEW環(huán)境下完成了對虛擬儀器前面板以及后臺程序框圖的設計與編程。在LABVIEW開發(fā)環(huán)境下,實現(xiàn)對GPIB控制時,采用VISA模塊驅(qū)動的方法進行編程。設計結(jié)果在LABVIEW環(huán)境下的虛擬示波器能夠?qū)崿F(xiàn)示波器的功能,能夠顯示函數(shù)發(fā)生器所產(chǎn)生的任意波形

    標簽: GPIB 函數(shù)發(fā)生器 傳輸數(shù)據(jù) 波形

    上傳時間: 2013-12-10

    上傳用戶:helmos

  • 本設計基于數(shù)字頻率合成技術,采用正弦查找表實現(xiàn)波形產(chǎn)生.直接數(shù)字頻率合成技術(DDS)是一種先進的電路結(jié)構(gòu)

    本設計基于數(shù)字頻率合成技術,采用正弦查找表實現(xiàn)波形產(chǎn)生.直接數(shù)字頻率合成技術(DDS)是一種先進的電路結(jié)構(gòu),能在全數(shù)字下對輸出信號頻率進行精確而快速的控制,DDS技術還在解決輸出信號頻率增量選擇方面具有很好的應用,DDS所產(chǎn)生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點。 文中介紹了DDS的基本原理,對DDS的質(zhì)譜及其散雜抑制進行了分析。程序設計采用超高速硬件描述語言VHDL描述DDS,在此基礎上設計了正弦波、三角波、方波等信號發(fā)生器,。完成了軟件和硬件的設計,以及實驗樣機的部分調(diào)試。

    標簽: DDS 數(shù)字頻率 合成技術 正弦

    上傳時間: 2017-08-16

    上傳用戶:xmsmh

  • 基于LabVIEW和SOPC的智能型函數(shù)發(fā)生器的研究與設計.rar

    函數(shù)發(fā)生器又名任意波形發(fā)生器,是一種常用的信號源,廣泛應用于通信、雷達、導航等現(xiàn)代電子技術領域。信號發(fā)生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數(shù)字合成技術(DDS)。DDS是開環(huán)系統(tǒng),無反饋環(huán)節(jié),輸出響應速度快,頻率穩(wěn)定度高。因此直接數(shù)字頻率合成技術是目前頻率合成的主要技術之一,其輸出信號具有相對較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續(xù)等優(yōu)點。本文的主要工作是采用SOPC結(jié)合虛擬儀器技術,進行DDS智能函數(shù)發(fā)生器的研制。 本文介紹了虛擬儀器技術的基本理論,簡要闡述了儀器驅(qū)動程序、VISA等相關技術。對SOPC技術進行了深入的研究:SOPC技術是基于可編程邏輯器件的可重構(gòu)片上系統(tǒng),它作為SOC和CPLD/FPGA相結(jié)合的一項綜合技術,結(jié)合了兩者的優(yōu)點,集成了硬核或軟核CPU、DSP、鎖相環(huán)、存儲器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設計周期短,設計成本低,非常適合本設計的應用。本文還對基于DDS原理的設計方案進行了分析,介紹了DDS的基本理論以及數(shù)學綜合,在研究DDS原理的基礎上,利用SOPC技術,在一片F(xiàn)PGA芯片上實現(xiàn)了整個函數(shù)發(fā)生器的硬件集成。 本文就函數(shù)發(fā)生器的設計制定了整體方案,對軟硬件設計原理及實現(xiàn)方法進行了具體的介紹,包括整個系統(tǒng)的硬件電路,SOPC片上系統(tǒng)和PC端軟件的設計。在設計中,LabVIEW波形編輯軟件和函數(shù)發(fā)生器二者采用異步串口進行通信。利用LabVIEW的強大功能,把波形的編輯,系統(tǒng)的設置放到計算機上完 成,具有人機界面友好、系統(tǒng)升級方便、節(jié)約硬件成本等諸多優(yōu)勢。同時充分利用了FPGA內(nèi)部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個單片F(xiàn)PGA上,改變了傳統(tǒng)的系統(tǒng)設計思路。通過對系統(tǒng)仿真和實際測試,結(jié)果表明該智能型函數(shù)發(fā)生器不僅能產(chǎn)生理想的輸出信號,還具有集成度高、穩(wěn)定性好和擴展性強等優(yōu)點。關鍵詞:智能型函數(shù)發(fā)生器,虛擬儀器,可編程片上系統(tǒng),直接數(shù)字合成技術,NiosⅡ處理器。

    標簽: LabVIEW SOPC 智能型

    上傳時間: 2013-07-09

    上傳用戶:zw380105939

  • 基于FPGA函數(shù)信號發(fā)生器的設計與實現(xiàn).rar

    任意波形發(fā)生器已成為現(xiàn)代測試領域應用最為廣泛的通用儀器之一,代表了信號源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀七十年代初提出的一種全數(shù)字的頻率合成技術,其查表合成波形的方法可以滿足產(chǎn)生任意波形的要求。由于現(xiàn)場可編程門陣列(FPGA)具有高集成度、高速度、可實現(xiàn)大容量存儲器功能的特性,能有效地實現(xiàn)DDS技術,極大的提高函數(shù)發(fā)生器的性能,降低生產(chǎn)成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設計過程,接著分析了整個設計中應處理的問題,根據(jù)設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現(xiàn)。最后就這三個部分分別詳細地進行了闡述。 在實現(xiàn)過程中,本設計選用了Altera公司的EP2C35F672C6芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設計中,F(xiàn)PGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具QuartusⅡ并結(jié)合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統(tǒng)的測量結(jié)果,并對誤差進行了一定分析,結(jié)果表明,可輸出步進為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實驗結(jié)果表明,本設計達到了預定的要求,并證明了采用軟硬件結(jié)合,利用FPGA技術實現(xiàn)任意波形發(fā)生器的方法是可行的。

    標簽: FPGA 函數(shù)信號發(fā)生器

    上傳時間: 2013-08-03

    上傳用戶:1079836864

  • 基于FPGA通信原理實驗系統(tǒng)的研究.rar

    通信與信息技術行業(yè)飛速發(fā)展,已成為我國支柱產(chǎn)業(yè)之一。隨著該行業(yè)的迅速發(fā)展,社會對具備實際動手能力人才的需求也不斷增加,高校通信教學改革勢在必行。在最初的通信原理實驗設備中每個實驗獨立占用一塊硬件資源,隨著EDA技術的發(fā)展,實驗設備廠商將CPLD/FPGA技術作為獨立的一項實驗內(nèi)容,加入到通信原理實驗設備中。FPGA技術具備集成度高、速度快和現(xiàn)場可編程的優(yōu)勢,適合高集成度和高速的時序運算。本文總結(jié)現(xiàn)有通信原理實驗設備的優(yōu)缺點,采用FPGA技術設計出集驗證性和設計性于一體,具備較高的綜合性和系統(tǒng)性的通信原理實驗系統(tǒng)。  本系統(tǒng)提供了一個開放性的硬件、軟件平臺,從培養(yǎng)學生實際動手能力出發(fā),利用FPGA在通用的硬件上實現(xiàn)所有實驗內(nèi)容。學生在本系統(tǒng)上除了能完成已固化的實驗內(nèi)容,還可以實現(xiàn)電子設計開發(fā)和驗證。這對培養(yǎng)學生的實踐能力大有裨益。  本文結(jié)合數(shù)字通信系統(tǒng)基本模型,把基于FPGA的通信原理實驗系統(tǒng)劃分為信號源模塊、發(fā)送端模塊、信道仿真模塊、接收端模塊和同步模塊幾部分。其中,模擬信號源采用DDS技術,能夠生成非常高的頻率精度,可作為任意波形發(fā)生器。發(fā)送端和接收端模塊結(jié)合到一起組成多體制調(diào)制解調(diào)器,形成多頻段、多波形的軟件無線電系統(tǒng)。載波同步采用全數(shù)字COSTAS環(huán)提取技術,具備良好的載波跟蹤特性,利用對載波相位不敏感 的Gardner算法跟蹤位同步信號。  本文首先介紹了通信原理實驗系統(tǒng)的研究現(xiàn)狀和意義;然后根據(jù)通信系統(tǒng)模型從《通信原理》各個章節(jié)中提煉出各模塊的實驗內(nèi)容,分別列出各實驗的數(shù)字化實現(xiàn)模型;繼而根據(jù)各模塊資源需求選取合適FPGA芯片,并給出硬件設計方案;最后,給出各模塊在FPGA上具體實現(xiàn)過程、系統(tǒng)測試結(jié)果及分析。測試和實際運行結(jié)果表明設計方法正確,且功能和技術指標滿足設計要求。 關鍵詞:通信原理,實驗系統(tǒng),F(xiàn)PGA,DDS,多體制調(diào)制解調(diào),全數(shù)字COSTAS環(huán),位同步

    標簽: FPGA 通信原理 實驗系統(tǒng)

    上傳時間: 2013-07-07

    上傳用戶:evil

  • 基于FPGA的PWM發(fā)生器的研究與設計.rar

    PWM(脈沖寬度調(diào)制)是一種利用數(shù)字信號來控制模擬電路的控制技術,廣泛應用于電源、電機、伺服系統(tǒng)、通信系統(tǒng)、電子控制器、功率控制等電力電子設備。PWM技術在逆變電路中的應用最為廣泛,也是變頻技術的核心,同時在機床,液壓位置控制系統(tǒng)等機械裝置中也發(fā)揮著重要的作用。PWM技術已經(jīng)成為控制領域的一個熱點,因此研究PWM發(fā)生器對于基礎理論的發(fā)展和技術的改進都有十分重要的意義。 論文研究的主要內(nèi)容是用任意波形作為調(diào)制信號通過特定的方法來產(chǎn)生所需要的PWM波形,任意波形的合成和PWM波形的生成是兩個主要任務。任意波形的合成是課題設計的一個難點,也是影響系統(tǒng)性能的關鍵因素之一。論文中波形合成采用直接數(shù)字頻率合成(DDS)技術來實現(xiàn)。DDS技術以相位為地址,通過查找離散幅度數(shù)據(jù)進行波形合成,具有輸出波形相位變化連續(xù)、分辨率高、頻率轉(zhuǎn)換速率快的優(yōu)點,而且通過設置控制字可靈活方便地改變輸出頻率,是目前波形合成的主流方法。 實現(xiàn)PWM發(fā)生器的設計方法有多種。在綜合比較了單片機、DSP、ARM等常用開發(fā)工具特點的基礎上,本文提出了一種以可編程邏輯器件(PLD)為主體,單片機輔助配合的設計方法。隨著計算機技術和微電了技術的迅速發(fā)展,可編程邏輯器件的集成度和容量越來越大,基于PLD的設計方法正逐步成為一種主流于段,是近些年來電子系統(tǒng)設計的一個熱點。整個系統(tǒng)分為模擬波形產(chǎn)生、單片機控制電路、FPGA內(nèi)部功能模塊三大部分。FPGA部分的設計是以Altera公司的Quartus Ⅱ軟件為開發(fā)平臺,采用VHDL語言為主要輸入手段來完成內(nèi)部各功能模塊的設計輸入、編譯、仿真等調(diào)試工作,目標載體選用性價比比較高的Altera公司的CycloneⅡ系列的器件;單片機控制電路主要負責控制字的設置和顯示,波形數(shù)據(jù)的接受與發(fā)送;用MATLAB軟件完成仟意波形的繪制和模擬任務。 論文共分五章,詳細介紹了課題的背景、PWM發(fā)生器的發(fā)展和應用以及選題的目的和意義等,論述了系統(tǒng)設計方案的可行性,對外圍電路和FPAG內(nèi)部功能模塊的設計方法進行了具體說明,并對仿真結(jié)果、系統(tǒng)的性能、存在的問題和改進方法等進行了分析和闡述。整個設計滿足PWM發(fā)生器的任務和功能要求,設計方法可行。

    標簽: FPGA PWM 發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:ommshaggar

  • 基于FPGA的DDS信號源的設計.rar

    頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域,目前,常用的頻率合成技術有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點而成為現(xiàn)代頻率合成技術中的佼佼者。隨著數(shù)字集成電路、微電子技術和EDA技術的深入研究,DDS技術得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個典型的DDS系統(tǒng)應包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。 現(xiàn)場可編程門陣列(FPGA)設計靈活、速度快,在數(shù)字專用集成電路的設計中得到了廣泛的應用。本論文主要討論了如何利用FPGA來實現(xiàn)一個DDS系統(tǒng),該DDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實現(xiàn)DDS技術的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎知識如結(jié)構(gòu)特點、開發(fā)流程、使用工具等;隨后介紹了利用FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點介紹DDS技術在FPGA中的實現(xiàn)方法,給出了部分VHDL源程序。采用該方法設計的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專用DDS芯片,具有高性能、高性價比,電路結(jié)構(gòu)簡單等特點;接著對輸出信號頻譜進行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進行了詳細的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實物照片和測試結(jié)果,并對此作了一定的分析。

    標簽: FPGA DDS 信號源

    上傳時間: 2013-07-05

    上傳用戶:suxuan110425

  • 基于FPGA的數(shù)字化調(diào)頻DDS系統(tǒng)設計

    頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域。目前,常用的頻率合成技術有直接式頻率合成,鎖相頻率合成和直接數(shù)字頻率合成(DDS)。本次設計是利用FPGA完成一個DDS系統(tǒng)并利用該系統(tǒng)實現(xiàn)模擬信號的數(shù)字化調(diào)頻。 DDS是把一系列數(shù)字量形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換器產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其他任意波形)。一個典型的DDS系統(tǒng)應包括:相位累加器,可在時鐘的控制下完成相位的累加;相位碼—幅度碼轉(zhuǎn)換電路,一般由ROM實現(xiàn);DA轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。DDS系統(tǒng)可以很方便地獲得頻率分辨率很精細且相位連續(xù)的信號,也可以通過改變相位字改變信號的相位,因此也廣泛用于數(shù)字調(diào)頻和調(diào)相。本次數(shù)字化調(diào)頻的基本思想是利用AD轉(zhuǎn)換電路將模擬信號轉(zhuǎn)換成數(shù)字信號,同時用該數(shù)字信號與一個固定的頻率字累加,形成一個受模擬信號幅度控制的頻率字,從而獲得一個頻率受模擬信號的幅度控制的正弦波,即實現(xiàn)了調(diào)頻。該DDS數(shù)字化調(diào)頻方案的硬件系統(tǒng)是以FPGA為核心實現(xiàn)的。使用Altera公司的ACEX1K系列FPGA,整個系統(tǒng)由VHDL語言編程,開發(fā)軟件為MAX+PLUSⅡ。經(jīng)過實際測試,該系統(tǒng)在頻率較低時與理論值完全符合,但在高頻時,受器件速度的限制,波形有較大的失真。

    標簽: FPGA DDS 數(shù)字化 調(diào)頻

    上傳時間: 2013-06-14

    上傳用戶:ljt101007

  • 基于C8051F單片機信號發(fā)生器設計與應用

    信號發(fā)生器設計以C8051F121 單片機為核心,采用串口通信和D/A 轉(zhuǎn)換,通過在VB可視化操作界面下參數(shù)化調(diào)節(jié)信號的幅值、脈寬、頻率、持續(xù)時間,可以得到任意波形。數(shù)據(jù)通過串口傳給單片機,單片機經(jīng)過

    標簽: C8051F 單片機 信號發(fā)生器

    上傳時間: 2013-05-28

    上傳用戶:qb1993225

主站蜘蛛池模板: 肃南| 定结县| 长武县| 吴忠市| 福州市| 黑水县| 教育| 刚察县| 潜山县| 秦皇岛市| 绥滨县| 奎屯市| 盱眙县| 慈利县| 邵武市| 定远县| 股票| 新巴尔虎左旗| 高雄市| 临汾市| 三亚市| 巫山县| 吴桥县| 阿鲁科尔沁旗| 康马县| 巴林右旗| 庆元县| 兴安盟| 宜良县| 上蔡县| 抚顺县| 乌恰县| 南皮县| 沂南县| 呼图壁县| 聂拉木县| 澳门| 通许县| 凉山| 久治县| 田阳县|