亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

仿真模擬

  • 四路同步數(shù)據(jù)采集和處理系統(tǒng)的設(shè)計(jì)

    數(shù)字信號(hào)處理是信息科學(xué)中近幾十年來(lái)發(fā)展最為迅速的學(xué)科之一。常用的實(shí)現(xiàn)高速數(shù)字信號(hào)處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實(shí)現(xiàn)能力強(qiáng)、速度快、設(shè)計(jì)靈活性好等眾多優(yōu)點(diǎn),尤其在并行信號(hào)處理能力方面比DSP更具優(yōu)勢(shì)。在信號(hào)處理領(lǐng)域,經(jīng)常需要對(duì)多路信號(hào)進(jìn)行采集和實(shí)時(shí)處理,為解決這一問(wèn)題,本文設(shè)計(jì)了基于FPGA的數(shù)據(jù)采集和處理系統(tǒng)。 本文首先介紹數(shù)字信號(hào)處理系統(tǒng)的組成和數(shù)字信號(hào)處理的優(yōu)點(diǎn),然后通過(guò)FFT算法的比較選擇和硬件實(shí)現(xiàn)方案的比較選擇,進(jìn)行總體方案的設(shè)計(jì)。在硬件方面,特別討論了信號(hào)調(diào)理模塊、模數(shù)轉(zhuǎn)換模塊、FPGA芯片配置等功能模塊的設(shè)計(jì)方案和硬件電路實(shí)現(xiàn)方法。信號(hào)處理單元的設(shè)計(jì)以Xilinx ISE為軟件平臺(tái),采用VHDL和IP核的方法,設(shè)計(jì)了時(shí)鐘產(chǎn)生模塊、數(shù)據(jù)滑動(dòng)模塊、FFT運(yùn)算模塊、求模運(yùn)算模塊、信號(hào)控制模塊,完成信號(hào)處理單元的設(shè)計(jì),并采用ModelSim仿真工具進(jìn)行相關(guān)的時(shí)序仿真。最后利用MATLAB對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證,達(dá)到技術(shù)指標(biāo)要求。

    標(biāo)簽: 同步數(shù)據(jù)采集 處理系統(tǒng)

    上傳時(shí)間: 2013-07-07

    上傳用戶:小火車?yán)怖怖?/p>

  • 基于FPGA的數(shù)字收發(fā)機(jī)信號(hào)處理

    在3G移動(dòng)通信網(wǎng)絡(luò)建設(shè)中,如何實(shí)現(xiàn)密集城區(qū)的無(wú)線網(wǎng)絡(luò)覆蓋是目前基站的發(fā)展方向。目前網(wǎng)絡(luò)覆蓋理念的核心思想就把傳統(tǒng)宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠(yuǎn)單元兩個(gè)設(shè)備,這樣既節(jié)省空間、降低設(shè)置成本,又提高了組網(wǎng)效率。本文研究的數(shù)字收發(fā)機(jī)用于WCDMA基站系統(tǒng)的射頻拉遠(yuǎn)單元中,實(shí)現(xiàn)移動(dòng)通信網(wǎng)中射頻信號(hào)的傳輸工作。 數(shù)字收發(fā)機(jī)主要由射頻處理部分、模數(shù)/數(shù)模轉(zhuǎn)換部分、數(shù)字上下變頻處理部分、接口轉(zhuǎn)換以及數(shù)字光模塊組成。本文研究的重點(diǎn)是數(shù)字上下變頻處理部分。設(shè)計(jì)采用軟件無(wú)線電的架構(gòu)和FPGA技術(shù),所設(shè)計(jì)的數(shù)字上下變頻部分可以在不修改硬件電路的基礎(chǔ)上只需修改軟件部分的參數(shù)則可實(shí)現(xiàn)多種頻率的變頻處理,極大地降低了開(kāi)發(fā)成本,且縮短了開(kāi)發(fā)周期。 根據(jù)系統(tǒng)設(shè)計(jì)的設(shè)計(jì)要求,以及現(xiàn)有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應(yīng)用公司提供的Dspbuilder作為系統(tǒng)級(jí)的開(kāi)發(fā)工具,應(yīng)用Quartus Ⅱ作為綜合、布局布線工具實(shí)現(xiàn)數(shù)字上下變頻處理部分設(shè)計(jì)。 本文的主要研究工作包括以下幾個(gè)部分: (1)對(duì)數(shù)字收發(fā)機(jī)的整體結(jié)構(gòu)進(jìn)行分析研究,確定數(shù)字收發(fā)機(jī)的實(shí)現(xiàn)結(jié)構(gòu)和各個(gè)部分的功能; (2)通過(guò)對(duì)數(shù)字上下變頻的相關(guān)理論的研究,分析出數(shù)字上下變頻的結(jié)構(gòu)、實(shí)現(xiàn)方法及性能; (3)通過(guò)對(duì)數(shù)控振蕩器、CIC濾波器、FIR濾波器進(jìn)行理論研究、內(nèi)部實(shí)現(xiàn)結(jié)構(gòu)以及性能分析,得出具體的參數(shù)和仿真實(shí)現(xiàn)結(jié)構(gòu); (4)使用FPGA中的IP核技術(shù)來(lái)實(shí)現(xiàn)數(shù)字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進(jìn)行NCO、CIC、FIR的仿真工作;并得出數(shù)字上下變頻的總體仿真實(shí)現(xiàn)結(jié)果; (5)對(duì)高速收發(fā)通道進(jìn)行了研究和設(shè)計(jì),根據(jù)系統(tǒng)的要求給出了數(shù)據(jù)幀結(jié)構(gòu),并采用Altera的第三代FPGA產(chǎn)品Stratix Ⅱ GX系列芯片實(shí)現(xiàn)了數(shù)字收發(fā)機(jī)的信號(hào)的串并/并串的接口轉(zhuǎn)換。為后續(xù)繼續(xù)研究工作奠定基礎(chǔ)。

    標(biāo)簽: FPGA 數(shù)字 收發(fā)機(jī) 信號(hào)處理

    上傳時(shí)間: 2013-06-21

    上傳用戶:zhuo0008

  • 基于FPGA的無(wú)線信道仿真器設(shè)計(jì)與實(shí)現(xiàn)

    隨著人們對(duì)無(wú)線通信需求和質(zhì)量的要求越來(lái)越高,無(wú)線通信設(shè)備的研發(fā)也變得越來(lái)越復(fù)雜,系統(tǒng)測(cè)試在整個(gè)設(shè)備研發(fā)過(guò)程中所占的比重也越來(lái)越大。為了能夠盡快縮短研發(fā)周期,測(cè)試人員需要在實(shí)驗(yàn)室模擬出無(wú)線信道的各種傳播特性,以便對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行調(diào)試與測(cè)試。無(wú)線信道仿真器是進(jìn)行無(wú)線通信系統(tǒng)硬件調(diào)試與測(cè)試不可或缺的儀器之一。 本文設(shè)計(jì)的無(wú)線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進(jìn)算法,使用Altera公司的StratixⅡ EP2S180模擬實(shí)現(xiàn)了頻率選擇性衰落信道。信道仿真器實(shí)現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個(gè)反射體構(gòu)成,每根天線可分辨路徑和反射體的數(shù)目可以獨(dú)立配置。通過(guò)對(duì)每個(gè)反射體初始角度和初始相位的設(shè)置,并且保證反射體的角度和相位是均勻分布的隨機(jī)數(shù),可以使得同一條路徑不同反射體之間的非相關(guān)特性,得到的多徑傳播信道是一個(gè)離散的廣義平穩(wěn)非相關(guān)散射模型(WSSUS)。無(wú)線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺(tái)產(chǎn)生后儲(chǔ)存在單板上的SDRAM中。啟動(dòng)測(cè)試之后,上行數(shù)據(jù)在CPU的控制下通過(guò)信道仿真器,然后送達(dá)基帶處理板解調(diào),最后測(cè)試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對(duì)通信設(shè)備測(cè)試的要求和無(wú)線信道自身的特點(diǎn),完成了對(duì)無(wú)線信道仿真器系統(tǒng)設(shè)計(jì)方案的吸收和修改。 其次,針對(duì)FPGA內(nèi)部資源結(jié)構(gòu),研究了信道仿真器FPGA實(shí)現(xiàn)過(guò)程中的困難和資源的消耗,進(jìn)行了模塊劃分。主要完成了時(shí)延模塊、瑞利衰落模塊、背板接口模塊等的RTL級(jí)代碼的開(kāi)發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺(tái)軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無(wú)線信道仿真器的硬件設(shè)計(jì)之后,對(duì)無(wú)線信道仿真器的測(cè)試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進(jìn)行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對(duì)不同信道傳播環(huán)境和不同傳輸業(yè)務(wù)下的信噪比(Eb/No)進(jìn)行測(cè)試,單天線和多天線的測(cè)試結(jié)果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。

    標(biāo)簽: FPGA 無(wú)線信道 仿真器

    上傳時(shí)間: 2013-04-24

    上傳用戶:小楊高1

  • 信道化中頻接收機(jī)設(shè)計(jì)與仿真實(shí)現(xiàn)

    軟件無(wú)線電(Software Radio)具有高度靈活性、開(kāi)放性,很容易實(shí)現(xiàn)與現(xiàn)有和未來(lái)多種電臺(tái)的兼容,能最大限度的滿足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無(wú)線電接收技術(shù)以其固有的全概率接收、降采樣速率以及其大幅提高運(yùn)算速率的能力越來(lái)越受到重視。本文主要研究了基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的軟件無(wú)線電信道化中頻接收技術(shù)設(shè)計(jì)與實(shí)現(xiàn)。 首先介紹了軟件無(wú)線電的基本概念以及其發(fā)展?fàn)顩r,深入討論了軟件無(wú)線電的基本理論,主要介紹了設(shè)計(jì)中所用到的帶通采樣技術(shù)、信號(hào)的抽取技術(shù)與多相濾波技術(shù)。 然后簡(jiǎn)要介紹了信道化中頻接收機(jī)的射頻(Radio Frequency,RF)前端接收技術(shù),設(shè)置寬中頻超外差接收機(jī)射頻前端的設(shè)計(jì)指標(biāo),給出了改進(jìn)的實(shí)信號(hào)濾波器組低通型實(shí)現(xiàn)結(jié)構(gòu),并依此推導(dǎo)和建立了實(shí)信號(hào)多相濾波器組信道化中頻接收機(jī)的數(shù)學(xué)模型。 最后基于EP1S80開(kāi)發(fā)平臺(tái)實(shí)現(xiàn)了實(shí)信號(hào)多相濾波器組信道化的中頻接收機(jī)。給出了多相濾波器、抽取運(yùn)算、FFT運(yùn)算、信道劃分以及復(fù)乘運(yùn)算的設(shè)計(jì)方案。仿真結(jié)果表明,該接收機(jī)能夠?qū)崿F(xiàn)對(duì)中頻信號(hào)的正確接收,驗(yàn)證了系統(tǒng)設(shè)計(jì)的可行性。

    標(biāo)簽: 信道 中頻 仿真實(shí)現(xiàn) 收機(jī)設(shè)計(jì)

    上傳時(shí)間: 2013-06-12

    上傳用戶:qq521

  • 基于FPGA的智能卡加密模塊

    隨著計(jì)算機(jī)和信息技術(shù)的飛速發(fā)展,信息的安全性越來(lái)越受到人們的重視。敏感信息的電子化在使用戶得到便利的同時(shí),數(shù)據(jù)、資源免泄漏也成為了人們必須注意的一個(gè)大隱患。在這個(gè)信息全球化的時(shí)代,病毒、黑客、電子竊聽(tīng)欺騙、網(wǎng)絡(luò)攻擊都是人們所必須面對(duì)的重大問(wèn)題。出于這種需要,加密自然吸引了人們的注意力,而傳統(tǒng)的軟件加密技術(shù)已經(jīng)越來(lái)越不能滿足信息安全對(duì)運(yùn)算速度和系統(tǒng)安全性的需求,硬件設(shè)施的開(kāi)發(fā)顯示出其重要性,硬件加密模塊的地位也越來(lái)越重要。但其安全性仍存在著一定的問(wèn)題,對(duì)安全性研究仍是不可放松的一個(gè)重要問(wèn)題。 本文介紹了目前幾種流行加密算法及標(biāo)準(zhǔn),并對(duì)典型的公鑰密碼標(biāo)準(zhǔn)RSA進(jìn)一步說(shuō)明。RSA算法可以進(jìn)行數(shù)字簽名、數(shù)據(jù)加/解密,將其應(yīng)用于數(shù)據(jù)安全領(lǐng)域具有很大的意義。針對(duì)于目前硬件加解密相對(duì)于軟件加解密的種種優(yōu)勢(shì),論文重點(diǎn)研究RSA算法的基于硬件FPGA的設(shè)計(jì)實(shí)現(xiàn)方案。FPGA是近幾年的超大規(guī)模集成電路設(shè)計(jì)的焦點(diǎn),其速度及成本等都占有一定的優(yōu)勢(shì)。對(duì)RSA算法的FPGA設(shè)計(jì),論文主要研究?jī)煞矫娴膬?nèi)容:密鑰生成部分中的素?cái)?shù)檢測(cè)問(wèn)題和加/解密算法中關(guān)鍵瓶頸--大數(shù)模乘及模冪運(yùn)算。并進(jìn)行了軟硬件的仿真、驗(yàn)證與測(cè)試。論文對(duì)RSA設(shè)計(jì)模塊的可應(yīng)用領(lǐng)域之一--智能卡及其安全性做了簡(jiǎn)單的介紹,并對(duì)論文所研究實(shí)現(xiàn)的模塊在其中的應(yīng)用進(jìn)行了說(shuō)明,從而體現(xiàn)了其實(shí)際應(yīng)用價(jià)值。

    標(biāo)簽: FPGA 智能卡 加密模塊

    上傳時(shí)間: 2013-07-06

    上傳用戶:juyuantwo

  • 基于ARMFPGA的激光打標(biāo)機(jī)控制器設(shè)計(jì)

    激光打標(biāo)是一種利用高能量的激光束在打標(biāo)物體表面刻下永久性標(biāo)識(shí)的技術(shù)。與傳統(tǒng)的壓刻等方法相比,激光打標(biāo)具有速度快、無(wú)污染、質(zhì)量高、性能穩(wěn)定、不接觸物體表面等優(yōu)點(diǎn)。激光打標(biāo)是目前工業(yè)產(chǎn)品標(biāo)記的先進(jìn)技術(shù),是一種高效的標(biāo)記方法。傳統(tǒng)的基于ISA總線、PCI總線或者USB總線的激光打標(biāo)控制器增加了激光打標(biāo)機(jī)的成本和體積。本文提出一種基于ARM+FPGA架構(gòu)的嵌入式系統(tǒng)方案,主要的研究工作如下:首先,介紹了激光打標(biāo)系統(tǒng)的組成,激光打標(biāo)技術(shù)的發(fā)展現(xiàn)狀和激光打標(biāo)機(jī)的原理。根據(jù)激光打標(biāo)控制系統(tǒng)的功能要求和性能要求,提出了ARM+FPGA的總體設(shè)計(jì),并簡(jiǎn)要討論了ARM和FPGA的特點(diǎn)和優(yōu)勢(shì)。ARM處理器的主要功能是完成打標(biāo)內(nèi)容的輸入和變換處理,打標(biāo)機(jī)參數(shù)的設(shè)置和控制打標(biāo)。FPGA的作用是接收、存儲(chǔ)和轉(zhuǎn)換打標(biāo)數(shù)據(jù),然后產(chǎn)生控制信號(hào)去控制激光打標(biāo)設(shè)備。然后,詳細(xì)討論了激光打標(biāo)機(jī)控制器的硬件電路設(shè)計(jì),包括ARM控制單元電路、FPGA控制單元電路和數(shù)模轉(zhuǎn)換模塊等。為了使控制器能夠長(zhǎng)時(shí)間可靠穩(wěn)定地工作,還采取了隔離技術(shù)等許多抗干擾措施。完成了 FPGA中各個(gè)模塊的程序設(shè)計(jì),利用Quartus Ⅱ軟件進(jìn)行了仿真驗(yàn)證,調(diào)試了控制器的功能。本文所設(shè)計(jì)的嵌入式激光打標(biāo)控制器發(fā)揮了ARM和FPGA各自的優(yōu)勢(shì)。經(jīng)過(guò)在實(shí)際打標(biāo)系統(tǒng)中的測(cè)試,證明本次設(shè)計(jì)的激光打標(biāo)機(jī)控制器實(shí)現(xiàn)了預(yù)期的功能,取得了滿意的打標(biāo)效果。關(guān)鍵詞:ARM,F(xiàn)PGA,激光打標(biāo),F(xiàn)IFO,CO2激光器,掃描振鏡系統(tǒng)

    標(biāo)簽: ARMFPGA 激光打標(biāo) 制器設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:hewenzhi

  • Proteus的8051仿真經(jīng)典實(shí)例

    Pr0teus的51系列單片機(jī)仿真的實(shí)例,初學(xué)者很有用的、、、、、、、、、、、、

    標(biāo)簽: Proteus 8051 仿真

    上傳時(shí)間: 2013-04-24

    上傳用戶:chuckbassboy

  • 視頻圖像采集和預(yù)處理系統(tǒng)的FPGA實(shí)現(xiàn)

    本文研究的視頻處理系統(tǒng)是上海市科委技術(shù)攻關(guān)基金項(xiàng)目“計(jì)算機(jī)視覺(jué)及其芯片化實(shí)現(xiàn)”的一部分,主要完成計(jì)算機(jī)視覺(jué)系統(tǒng)的一些基本工作,即視頻圖像的采集、預(yù)處理和顯示等。 視頻圖像采集和預(yù)處理系統(tǒng)以Xilinx公司Virtex-ⅡPro系列的FPGA為核心控制器件,結(jié)合視頻模數(shù)轉(zhuǎn)換芯片和VGA顯示器,完成視頻圖像的實(shí)時(shí)采集、預(yù)處理和顯示。采集和顯示部分作為同外界交流信息的渠道,是構(gòu)成計(jì)算機(jī)視覺(jué)系統(tǒng)必不可少的一部分;圖像預(yù)處理則是計(jì)算機(jī)視覺(jué)系統(tǒng)進(jìn)行高層處理的基礎(chǔ),優(yōu)秀的預(yù)處理算法能有效改善圖像質(zhì)量,提高系統(tǒng)分析判斷的準(zhǔn)確性。 本文在介紹基于FPGA的視頻采集、預(yù)處理系統(tǒng)整體架構(gòu)的基礎(chǔ)上,圍繞以下四個(gè)方面展開(kāi)了工作: 1.研究并給出了兩種基于FPGA的設(shè)計(jì)方案用于實(shí)現(xiàn)YCrCb色度空間到RGB色度空間的轉(zhuǎn)換; 2.針對(duì)采集的視頻圖像,根據(jù)VGA顯示的要求,給出了一種實(shí)現(xiàn)圖像去隔行的方案; 3.分析了一系列圖像濾波的預(yù)處理算法,如均值濾波、中值濾波和自適應(yīng)濾波等,在比較和總結(jié)各算法特點(diǎn)的基礎(chǔ)上,提出了一種新的適用于處理混合噪聲的濾波算法:混合自適應(yīng)濾波法; 4.根據(jù)算法特點(diǎn)設(shè)計(jì)了多種采用FPGA實(shí)現(xiàn)的圖像濾波算法,并對(duì)硬件算法進(jìn)行RTL級(jí)的功能仿真和驗(yàn)證,還給出了各種濾波算法的實(shí)驗(yàn)結(jié)果,在此基礎(chǔ)上對(duì)各種算法的效果進(jìn)行直觀的比較。 文中,預(yù)處理算法的實(shí)現(xiàn)充分利用了FPGA的片內(nèi)資源,體現(xiàn)了FPGA在圖像處理方面的特點(diǎn)及優(yōu)勢(shì)。同時(shí),視頻采集和顯示的控制模塊也由同一FPGA芯片實(shí)現(xiàn),從而簡(jiǎn)化了系統(tǒng)整體結(jié)構(gòu)。視頻采集和預(yù)處理系統(tǒng)在FPGA上的成功實(shí)現(xiàn)為“計(jì)算機(jī)視覺(jué)及其芯片化實(shí)現(xiàn)”奠定了必要的基礎(chǔ)、提供了一定理論依據(jù)。

    標(biāo)簽: FPGA 視頻圖像 采集

    上傳時(shí)間: 2013-04-24

    上傳用戶:我好難過(guò)

  • RSA密碼算法的模冪模乘的快速實(shí)現(xiàn)

    基于FPGA的RSA密碼算法的模冪模乘的快速實(shí)現(xiàn)

    標(biāo)簽: RSA 密碼算法 快速實(shí)現(xiàn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:xuanjie

  • 基于PROTEUS的單片機(jī)系統(tǒng)設(shè)計(jì)與仿真

    基于PROTEUS的單片機(jī)系統(tǒng)設(shè)計(jì)與仿真

    標(biāo)簽: PROTEUS 單片機(jī) 仿真 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:diaorunze

主站蜘蛛池模板: 福贡县| 南京市| 原阳县| 崇信县| 米易县| 阿拉善右旗| 会昌县| 威信县| 桑植县| 密云县| 秦皇岛市| 鄂托克旗| 读书| 油尖旺区| 贡觉县| 昭平县| 台东县| 色达县| 平原县| 白玉县| 屏边| 岳池县| 高碑店市| 苏尼特左旗| 大港区| 滕州市| 全南县| 偃师市| 万盛区| 沐川县| 阳原县| 普格县| 新建县| 怀宁县| 玛沁县| 阜康市| 贵港市| 黄平县| 府谷县| 竹北市| 靖江市|