亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

低靜態(tài)電流

  • 壓控恒流源

    此電路為05年參加全國大學生電子賽數(shù)控恒流源中壓控電流源部分的電路圖,輸出電流可在0-2000mA之間可調.

    標簽: 壓控恒流源

    上傳時間: 2013-06-10

    上傳用戶:boyaboy

  • 基于Matlab的IIR數(shù)字低通濾波器

    本文介紹了用MATLAB 分析、設計、和實現(xiàn)IIR數(shù)字低通濾波器的方法。并依據(jù)IIR型數(shù)字濾波器設計的傳統(tǒng)方法,利用MATLAB工具采用兩種不同的方法快速有效的實現(xiàn)了對IIR數(shù)字濾波器的設計. 關鍵詞:MATLAB IIR數(shù)字低通濾波器

    標簽: Matlab IIR 數(shù)字 低通濾波器

    上傳時間: 2013-08-05

    上傳用戶:ljthhhhhh123

  • 可重構24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術的DAC能夠可靠地把數(shù)字信號轉換為高精度的模擬信號(大于等于16位)。采用這一架構進行數(shù)模轉換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結構所無法達到的精度和動態(tài)范圍。在高精度測量,音頻轉換,汽車電子等領域有著廣泛的應用價值。 本文采用∑-△結構以FPGA方式實現(xiàn)了一個具有高精度的數(shù)模轉換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現(xiàn)方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調制器的設計與實現(xiàn)存在較大的難度。本文綜合大量文獻中的經驗原則和方法,闡述了穩(wěn)定的高階高精度調制器的設計流程;并據(jù)此設計了達到24bit精度和滿量程輸入范圍的的5階128倍調制器。本文創(chuàng)新性地提出了∑-△調制器的一種高效率流水線實現(xiàn)結構。分析表明,與其他常見的∑-△調制器實現(xiàn)結構相比,本方案具有結構簡單、運算單元少等優(yōu)點;此外在同樣信號采樣率下,調制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設計中采用了CSD編碼,使結構得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結構,讓使用者能夠方便地控制過采樣比和調制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現(xiàn)對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調制器的重構,則可以將調制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經在XilinxVirtexⅡ系列FPGA器件下得到硬件實現(xiàn)和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內信噪比均能滿足24比特數(shù)據(jù)轉換應用的分辨率要求。

    標簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

  • 30V_3A恒壓_恒流直流可調穩(wěn)壓電源

    可調恒壓恒流維修電源制作,適合一般初學者制作使用

    標簽: 30 恒壓 可調穩(wěn)壓電源 恒流

    上傳時間: 2013-05-21

    上傳用戶:xhz1993

  • 基于ARM和FPGA的遠程監(jiān)控系統(tǒng)設計

    基于嵌入式技術的遠程監(jiān)控系統(tǒng)可以達到動態(tài)、無死角的監(jiān)控目的,可以對一些特殊環(huán)境進行遠程監(jiān)視和控制,且不受濕度、溫度等條件的影響,廣泛應用于軍事、交通、智能家居、醫(yī)療監(jiān)護等多個領域。可以解決傳統(tǒng)監(jiān)控系統(tǒng)將圖像采集設備固定在一個地方而使監(jiān)控范圍有限,適用場合少等弊端。    本文設計了一款基于ARM和FPGA的遠程監(jiān)控系統(tǒng)。首先在對遠程監(jiān)控系統(tǒng)功能分析的基礎上,設計了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網(wǎng)絡傳輸?shù)雀蓴_小的模塊,采用FPGA芯片控制電機驅動、舵機驅動、電池監(jiān)控等干擾大的模塊,大大提高了系統(tǒng)的穩(wěn)定性;其次設計了基于WinCE操作系統(tǒng)的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅動程序;同時設計了基于WinCE操作系統(tǒng)的圖像采集及壓縮、網(wǎng)絡通信、車模速度采集的應用程序;FPGA內部邏輯電路采用Verilog語言完成電源監(jiān)控、舵機控制、直流電機控制等功能。    本系統(tǒng)集圖像采集和壓縮、運動控制、網(wǎng)絡傳輸于一體。其圖像采集速度達30幀/秒,圖像分辨率達640x480,JPEG壓縮比達10:1,控制命令響應時間為1s,網(wǎng)絡傳輸速率達10Mbps。其功能擴展容易,功耗低,體積小,抗干擾能力強,具有很好的市場前景。

    標簽: FPGA ARM 遠程監(jiān)控 系統(tǒng)設計

    上傳時間: 2013-06-18

    上傳用戶:heart520beat

  • 基于CCSDS算法的星載圖像壓縮系統(tǒng)

    CCSDS組織(空間數(shù)據(jù)系統(tǒng)咨詢委員會)于2005年公布了新的圖像壓縮標準,該標準算法采用基于小波變換的比特平面編碼方法,支持無損有損壓縮編碼和精確碼率控制并具有較好的抗誤碼能力和非常高的圖像壓縮性能,能滿足實際應用中的多種需求。同時該算法具有較低的算法復雜度,易于低功耗硬件實現(xiàn),并且對航天圖像具有較高的適應性,因此,在航天應用方面具有廣闊的前景。    本論文主要針對CCSDS圖像壓縮算法的FPGA硬件實現(xiàn),在有限的硬件資源下,提出高速高效的CCSDS圖像壓縮編碼器設計方案并在已有的FPGA硬件平臺上加以實現(xiàn)。本文首先對CCSDS圖像壓縮算法的編碼原理進行詳細介紹;然后提出DWT、BPE和碼流組織這三大模塊的并行化硬件實現(xiàn)方案,并給出了進行批量仿真測試的仿真平臺設計方案。最后在Xilinx VIRTEX-II FPGA平臺上經過成功驗證,測試結果表明系統(tǒng)各項技術指標可滿足星載圖像壓縮的要求。

    標簽: CCSDS 算法 星載 圖像壓縮系統(tǒng)

    上傳時間: 2013-06-13

    上傳用戶:wanghui2438

  • 光伏低電壓穿越

    光伏低電壓穿越資料 介紹光伏并網(wǎng)中低電壓解決辦法

    標簽: 光伏 低電壓

    上傳時間: 2013-04-24

    上傳用戶:吳之波123

  • H.264 RTSP 串流(live 555)視窗版本

    ·H.264 RTSP 串流 (live 555) 視窗版本 (THE Makefile had modified for VC 2008 BUILD)

    標簽: nbsp RTSP live 264

    上傳時間: 2013-04-24

    上傳用戶:asddsd

  • 微機反時限過流保護算法及其DSP實現(xiàn)

    ·微機反時限過流保護算法及其DSP實現(xiàn)

    標簽: DSP 微機 過流保護 算法

    上傳時間: 2013-07-28

    上傳用戶:LSPSL

  • 網(wǎng)絡MPEG4IP流媒體開發(fā)源代碼

    ·詳細說明:網(wǎng)絡MPEG4 IP流媒體開發(fā)源代碼- Network MPEG4IP flows the media to open the origin code

    標簽: MPEG4IP 網(wǎng)絡 流媒體 源代碼

    上傳時間: 2013-06-25

    上傳用戶:gxf2016

主站蜘蛛池模板: 吉首市| 曲阳县| 交口县| 盐亭县| 教育| 哈巴河县| 澄城县| 五大连池市| 阿坝| 新疆| 平顺县| 湖州市| 孝感市| 嘉祥县| 孝感市| 托克逊县| 北海市| 永昌县| 延长县| 石景山区| 桃江县| 巴中市| 静乐县| 喀喇沁旗| 潢川县| 德保县| 如东县| 尤溪县| 宁波市| 泰来县| 五家渠市| 富宁县| 卫辉市| 城固县| 临高县| 彭阳县| 泉州市| 固始县| 德江县| 左贡县| 邹平县|