亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

佛洛伊德算法

  • Smith控制算法仿真與控制

    Smith控制算法仿真與控制:了解計(jì)算機(jī)控制過程,及用不同種高級(jí)語言編寫實(shí)驗(yàn)程序的方法與特點(diǎn)。了解Smith算法和程序設(shè)計(jì)。掌握階躍信號(hào)、自定義信號(hào)下,Smith算法的參數(shù)整定及被控對(duì)象的仿真與控制。了解組態(tài)軟件在工業(yè)自動(dòng)化方面的應(yīng)用和基本使用方法。 單回路溫度控制箱A/D、DA轉(zhuǎn)換板溫度檢測(cè)元件XMZ數(shù)字顯示儀萬用表  1  Smith控制算法的參數(shù)整定仿真,繪制仿真曲線。2  Smith控制算法實(shí)時(shí)控制的參數(shù)整定,繪制實(shí)時(shí)控制曲線。

    標(biāo)簽: Smith 控制算法 仿真 控制

    上傳時(shí)間: 2013-11-25

    上傳用戶:europa_lin

  • 基于DSP的H.264運(yùn)動(dòng)估計(jì)算法研究

    采用基于TI公司高性能Davinci系列TMS320DM6437處理器的SEED-DEC6437 EVM板作為主要硬件平臺(tái),在DSP開發(fā)環(huán)境CCS3.3中采用C語言和匯編語言混合編程實(shí)現(xiàn)運(yùn)動(dòng)估計(jì)算法的DSP移植,并加入人機(jī)接口,使用DSP/BIOS調(diào)度多個(gè)任務(wù),從而實(shí)現(xiàn)了從軟件平臺(tái)到硬件平臺(tái)的移植,成功搭建了一個(gè)基于運(yùn)動(dòng)估計(jì)算法的DSP應(yīng)用系統(tǒng)。研究結(jié)果表明,使用DSP平臺(tái)可以使得運(yùn)動(dòng)估計(jì)算法的實(shí)時(shí)性更好。

    標(biāo)簽: DSP 264 運(yùn)動(dòng)估計(jì) 算法研究

    上傳時(shí)間: 2014-11-18

    上傳用戶:萍水相逢

  • 改進(jìn)的Max-Log-Map譯碼算法的DSP實(shí)現(xiàn)

    針對(duì)傳統(tǒng)的Max-Log-Map譯碼算法時(shí)效性差、存儲(chǔ)空間開銷大的特點(diǎn),本文對(duì)傳統(tǒng)的Max-Log-Map譯碼算法進(jìn)行了改進(jìn)。改進(jìn)的算法對(duì)前、后向度量使用了蝶形結(jié)構(gòu)圖,便于DSP實(shí)現(xiàn);將原始幀均分為多個(gè)子塊,設(shè)計(jì)子塊間的并行運(yùn)算以減小系統(tǒng)延遲;子塊內(nèi)采取進(jìn)一步地優(yōu)化措施,以減小數(shù)據(jù)存儲(chǔ)量并提高譯碼速率。在DSP C6416平臺(tái)上的仿真結(jié)果表明了算法的可實(shí)現(xiàn)性與可靠性。

    標(biāo)簽: Max-Log-Map DSP 譯碼算法

    上傳時(shí)間: 2013-11-08

    上傳用戶:a296386173

  • 數(shù)字常規(guī)調(diào)幅解調(diào)器的DSP算法及實(shí)現(xiàn)

    文中基于帶通信號(hào)的低通等效原理,采用數(shù)字希爾伯特濾波器實(shí)現(xiàn)了數(shù)字包絡(luò)檢波器,并在CCS中實(shí)現(xiàn)了軟件調(diào)試。其中,通過使用LinkforCCS和DSP的函數(shù)庫DSPLIB縮短了程序的開發(fā)時(shí)間,提高了算法的實(shí)現(xiàn)效率。

    標(biāo)簽: DSP 數(shù)字 調(diào)幅解調(diào)器 算法

    上傳時(shí)間: 2013-10-09

    上傳用戶:gaoqinwu

  • 基于CCS的DSP算法仿真實(shí)驗(yàn)設(shè)計(jì)

    摘要:簡要介紹了CCS軟件的主要功能,利用CCS軟件,設(shè)計(jì)數(shù)字信號(hào)處理實(shí)驗(yàn)課程,實(shí)現(xiàn)了FFT算法的譜分析和FIR濾波器。

    標(biāo)簽: CCS DSP 算法 仿真實(shí)驗(yàn)

    上傳時(shí)間: 2013-10-22

    上傳用戶:huanglang

  • DSP算法大全C語言版本

    DSP算法大全C語言版本

    標(biāo)簽: DSP C語言 算法 版本

    上傳時(shí)間: 2013-10-27

    上傳用戶:zhyiroy

  • 一種在FPGA上實(shí)現(xiàn)的FIR濾波器的資源優(yōu)化算法

    在數(shù)字濾波器中,F(xiàn)IR濾波器是一種結(jié)構(gòu)簡單且總是穩(wěn)定的濾波器,同時(shí)也只有FIR濾波器擁有線性相位的特性。傳統(tǒng)的直接型濾波器運(yùn)算速度過慢,而改進(jìn)型的DA結(jié)構(gòu)的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達(dá)到運(yùn)算速度以及邏輯資源節(jié)約的整體優(yōu)化。本文提出了一種基于RAG算法的FIR濾波器,與傳統(tǒng)的基于DA算法的濾波器結(jié)構(gòu)的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結(jié)構(gòu),減少了邏輯資源的消耗和硬件實(shí)現(xiàn)面積,提高了計(jì)算速度。本文設(shè)計(jì)的16階FIR濾波器用VerilogHDL進(jìn)行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實(shí)驗(yàn)表明基于RAG算法的FIR濾波器達(dá)到了邏輯資源的節(jié)約和運(yùn)算速度的提高的整體優(yōu)化效果。

    標(biāo)簽: FPGA FIR 濾波器 優(yōu)化算法

    上傳時(shí)間: 2014-12-28

    上傳用戶:feilinhan

  • 算法設(shè)計(jì)到硬件邏輯的實(shí)現(xiàn) - 實(shí)驗(yàn)練習(xí)與Verilog語法手冊(cè)

    算法設(shè)計(jì)到硬件邏輯的實(shí)現(xiàn) - 實(shí)驗(yàn)練習(xí)與Verilog語法手冊(cè)

    標(biāo)簽: Verilog 算法設(shè)計(jì) 硬件 實(shí)驗(yàn)

    上傳時(shí)間: 2014-01-27

    上傳用戶:dddddd55

  • 基于FPGA的跳頻系統(tǒng)快速同步算法設(shè)計(jì)與實(shí)現(xiàn)

    同步技術(shù)是跳頻系統(tǒng)的核心。本文針對(duì)FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語言實(shí)現(xiàn),采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺(tái)上進(jìn)行了功能驗(yàn)證。實(shí)際測(cè)試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。

    標(biāo)簽: FPGA 跳頻系統(tǒng) 同步算法

    上傳時(shí)間: 2013-10-21

    上傳用戶:JIMMYCB001

  • 基于FFT算法的FPGA實(shí)現(xiàn)報(bào)告

    基于FFT算法的FPGA實(shí)現(xiàn)報(bào)告

    標(biāo)簽: FPGA FFT 算法 報(bào)告

    上傳時(shí)間: 2014-01-22

    上傳用戶:363186

主站蜘蛛池模板: 城口县| 额尔古纳市| 邹平县| 瓮安县| 论坛| 邯郸县| 北海市| 尉氏县| 安化县| 武清区| 尖扎县| 五常市| 稷山县| 德格县| 博白县| 当阳市| 镇平县| 三门峡市| 宽甸| 连州市| 洞头县| 北流市| 樟树市| 乳源| 斗六市| 乌审旗| 揭阳市| 曲周县| 泰来县| 景谷| 定安县| 忻城县| 东兰县| 嘉荫县| 乌兰察布市| 南投县| 蓝山县| 郑州市| 买车| 延川县| 修武县|