PCI Express 協(xié)議由于其高速串行、系統(tǒng)拓撲簡單等特點被廣泛用于各種領域。Altera公司的Arria II GX FPGA內(nèi)集成了支持鏈式DMA傳輸功能的PCI Express硬核,適應了PCI Express總線高速度的要求。文中利用Jungo公司的WinDriver軟件實現(xiàn)了鏈式DMA的上層應用設計。首先給出了鏈式DMA實現(xiàn)的基本過程,接著分析了鏈式DMA數(shù)據(jù)傳輸需要處理的幾個問題,給出了相應的解決辦法和策略。采用這些方法,保證了DAM數(shù)據(jù)傳輸?shù)恼_性,簡化了底層FPGA應用邏輯的設計。
上傳時間: 2014-12-22
上傳用戶:squershop
PCB設計要點 一.PCB工藝限制 1)線 一般情況下,線與線之間和線與焊盤之間的距離大于等于13mil,實際應用中,條件允許時應考慮加大距離;布線密度較高時,可考慮但不建議采用IC腳間走兩根線,線的寬度為10mil,線間距不小于10mil。特殊情況下,當器件管腳較密,寬度較窄時,可按適當減小線寬和線間距。 2)焊盤 焊盤與過渡孔的基本要求是:盤的直徑比孔的直徑要大于0.6mm;例如,通用插腳式電阻、電容和集成電路等,采用盤/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插針和二極管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。實際應用中,應根據(jù)實際元件的尺寸來定,有條件時,可適當加大焊盤尺寸;PCB板上設計的元件安裝孔徑應比元件管腳的實際尺寸大0.2~0.4mm左右。 3)過孔 一般為1.27mm/0.7mm(50mil/28mil);當布線密度較高時,過孔尺寸可適當減小,但不宜過小,可考慮采用1.0mm/0.6mm(40mil/24mil)。 二.網(wǎng)表的作用 網(wǎng)表是連接電氣原理圖和PCB板的橋梁。是對電氣原理圖中各元件之間電氣連接的定義,是從圖形化的原理圖中提煉出來的元件連接網(wǎng)絡的文字表達形式。在PCB制作中加載網(wǎng)絡表,可以自動得到與原理圖中完全相
標簽: PCB
上傳時間: 2013-10-11
上傳用戶:13817753084
基于FPGA數(shù)字電壓表的設計 EDA是電子設計自動化(Electronic Design Automation)的縮寫,在20世紀60年代中期從計算機輔助設計(CAD)、計算機輔助制造(CAM)、計算機輔助測試(CAT)和計算機輔助工程(CAE)的概念發(fā)展而來的。 EDA技術就是以計算機為工具,設計者在EDA軟件平臺上,用硬件描述語言VHDL完成設計文件,然后由計算機自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對于特定目標芯片的適配編譯、邏輯映射和編程下載等工作。本電壓表的電路設計正是用VHDL語言完成的 。此次設計采用的是Altera公司 的Quartus II 7.0軟件。本次設計的參考電壓為2.5V,精度為0.01V。此電壓表的設計特點為通過軟件編程下載到硬件實現(xiàn),設計周期短,開發(fā)效率高。
標簽: FPGA 數(shù)字電壓表 報告
上傳時間: 2013-10-22
上傳用戶:Shaikh
數(shù)顯式測量電路pcb簡圖
上傳時間: 2013-11-03
上傳用戶:13160677563
protel99se元件名系表
上傳時間: 2013-11-12
上傳用戶:sz_hjbf
WP369可擴展式處理平臺-各種嵌入式系統(tǒng)的理想解決方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
上傳時間: 2013-10-18
上傳用戶:cursor
賽靈思的新型可擴展式處理平臺架構可為開發(fā)人員提供無與倫比的系統(tǒng)性能、靈活性、可擴展性和集成度,并為降低系統(tǒng)功耗、成本和縮小尺寸進行了精心優(yōu)化。 可擴展式處理平臺基于 ARM 的雙核 Cortex™-A9MPCore 處理器以及賽靈思的 28nm 可編程邏輯之上,采用以處理器為核心的設計方案,并能定義通過標準設計方法實施的綜合處理器系統(tǒng)。這種方案可為軟件開發(fā)人員在功能齊備且強大的優(yōu)化型低成本低功耗處理平臺上提供熟悉的編程環(huán)境。
上傳時間: 2013-11-02
上傳用戶:爺?shù)臍赓|(zhì)
ORCAD在使用的時候總會出現(xiàn)這樣或那樣的問題…但下這個問題比較奇怪…在ORCAD中無法輸出網(wǎng)表…彈出下面的錯誤….這種問題很是奇怪…Netlist Format: tango.dllDesign Name: D:\EDA_PROJECT\PROTEL99SE\YK\SV3200\MAIN.DSNERROR [NET0021] Cannot get part.[FMT0024] Ref-des not found. Possible Logical/Physical annotation conflict.[FMT0018] Errors processing intermediate file找了一天沒找到問題…終于在花了N多時間后發(fā)現(xiàn)問題所在…其實這個問題就是不要使用ORCAD PSPICE 庫里面的元件來畫電路圖…實際中我是用了PSPICE里面和自己制作的二種電阻和電容混合在一起…就會出現(xiàn)這種問題…
上傳時間: 2013-11-02
上傳用戶:sz_hjbf
磁芯電感器的諧波失真分析 摘 要:簡述了改進鐵氧體軟磁材料比損耗系數(shù)和磁滯常數(shù)ηB,從而降低總諧波失真THD的歷史過程,分析了諸多因數(shù)對諧波測量的影響,提出了磁心性能的調(diào)控方向。 關鍵詞:比損耗系數(shù), 磁滯常數(shù)ηB ,直流偏置特性DC-Bias,總諧波失真THD Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033 Abstract: Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward. Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD 近年來,變壓器生產(chǎn)廠家和軟磁鐵氧體生產(chǎn)廠家,在電感器和變壓器產(chǎn)品的總諧波失真指標控制上,進行了深入的探討和廣泛的合作,逐步弄清了一些似是而非的問題。從工藝技術上采取了不少有效措施,促進了質(zhì)量問題的迅速解決。本文將就此熱門話題作一些粗淺探討。 一、 歷史回顧 總諧波失真(Total harmonic distortion) ,簡稱THD,并不是什么新的概念,早在幾十年前的載波通信技術中就已有嚴格要求<1>。1978年郵電部公布的標準YD/Z17-78“載波用鐵氧體罐形磁心”中,規(guī)定了高μQ材料制作的無中心柱配對罐形磁心詳細的測試電路和方法。如圖一電路所示,利用LC組成的150KHz低通濾波器在高電平輸入的情況下測量磁心產(chǎn)生的非線性失真。這種相對比較的實用方法,專用于無中心柱配對罐形磁心的諧波衰耗測試。 這種磁心主要用于載波電報、電話設備的遙測振蕩器和線路放大器系統(tǒng),其非線性失真有很嚴格的要求。 圖中 ZD —— QF867 型阻容式載頻振蕩器,輸出阻抗 150Ω, Ld47 —— 47KHz 低通濾波器,阻抗 150Ω,阻帶衰耗大于61dB, Lg88 ——并聯(lián)高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB Ld88 ——并聯(lián)高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB FD —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 dB,三次諧波衰耗b3(0)≥91 dB, DP —— Qp373 選頻電平表,輸入高阻抗, L ——被測無心罐形磁心及線圈, C ——聚苯乙烯薄膜電容器CMO-100V-707APF±0.5%,二只。 測量時,所配用線圈應用絲包銅電磁線SQJ9×0.12(JB661-75)在直徑為16.1mm的線架上繞制 120 匝, (線架為一格) , 其空心電感值為 318μH(誤差1%) 被測磁心配對安裝好后,先調(diào)節(jié)振蕩器頻率為 36.6~40KHz, 使輸出電平值為+17.4 dB, 即選頻表在 22′端子測得的主波電平 (P2)為+17.4 dB,然后在33′端子處測得輸出的三次諧波電平(P3), 則三次諧波衰耗值為:b3(+2)= P2+S+ P3 式中:S 為放大器增益dB 從以往的資料引證, 就可以發(fā)現(xiàn)諧波失真的測量是一項很精細的工作,其中測量系統(tǒng)的高、低通濾波器,信號源和放大器本身的三次諧波衰耗控制很嚴,阻抗必須匹配,薄膜電容器的非線性也有相應要求。濾波器的電感全由不帶任何磁介質(zhì)的大空心線圈繞成,以保證本身的“潔凈” ,不至于造成對磁心分選的誤判。 為了滿足多路通信整機的小型化和穩(wěn)定性要求, 必須生產(chǎn)低損耗高穩(wěn)定磁心。上世紀 70 年代初,1409 所和四機部、郵電部各廠,從工藝上改變了推板空氣窯燒結,出窯后經(jīng)真空罐冷卻的落后方式,改用真空爐,并控制燒結、冷卻氣氛。技術上采用共沉淀法攻關試制出了μQ乘積 60 萬和 100 萬的低損耗高穩(wěn)定材料,在此基礎上,還實現(xiàn)了高μ7000~10000材料的突破,從而大大縮短了與國外企業(yè)的技術差異。當時正處于通信技術由FDM(頻率劃分調(diào)制)向PCM(脈沖編碼調(diào)制) 轉換時期, 日本人明石雅夫發(fā)表了μQ乘積125 萬為 0.8×10 ,100KHz)的超優(yōu)鐵氧體材料<3>,其磁滯系數(shù)降為優(yōu)鐵
上傳時間: 2013-12-15
上傳用戶:天空說我在
針對半潛式鉆井平臺中設備類型多樣、設備接口眾多以及已有子系統(tǒng)監(jiān)控層次不齊等問題,為滿足集成監(jiān)控系統(tǒng)的易維護、易操作、可擴展以及復用能力強等要求,采用基于OPC技術規(guī)范標準的通信方法,通過OPC驅動程序將KOSRDK工具包設計的OPC服務器程序和組態(tài)軟件iFIX開發(fā)的客戶端連接,使得異構數(shù)據(jù)能夠以統(tǒng)一的OPC數(shù)據(jù)格式進行傳輸,實現(xiàn)對半潛式鉆井平臺的監(jiān)控功能。
標簽: OPC 鉆井 監(jiān)控系統(tǒng)
上傳時間: 2013-10-23
上傳用戶:ysystc699