亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信號發(fā)生

  • 基于FPGA的電壓波動與閃變測量的數(shù)字化實現(xiàn)研究.rar

    隨著我國工業(yè)和國民經(jīng)濟的快速發(fā)展,電網(wǎng)負(fù)荷急劇增加,特別是沖擊性、非線性負(fù)荷所占比重不斷加大,使得供電電壓發(fā)生波動和閃變,嚴(yán)重影響著電網(wǎng)的電能質(zhì)量。根據(jù)國際電工委員會(IEC)電磁兼容(EMC)標(biāo)準(zhǔn)IEC61000-3-7以及國標(biāo)GB12326-2000,電壓波動和閃變己成為衡量電能質(zhì)量的重要指標(biāo)。 電壓波動和閃變作為衡量電能質(zhì)量的重要指標(biāo),能更直接、迅速地反映出電網(wǎng)的供電質(zhì)量。然而,目前國內(nèi)還沒有很好的電壓波動與閃變測量的數(shù)字信號處理方法。為此,論文在深入研究電壓波動和閃變測量技術(shù)的基礎(chǔ)上,提出一種基于Simulink/DSP Builder的數(shù)字信號處理的FPGA設(shè)計方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動編寫系統(tǒng)的煩瑣過程,從而能夠?qū)⒏嗑杏谙到y(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢,同時也能夠發(fā)揮FPGA并行執(zhí)行速度快、測量精度高的優(yōu)點。 論文首先介紹了電壓波動和閃變的基木概念、特征量,闡述了電壓波動與閃變的測量原理,分析比較了現(xiàn)有測量方法和裝置的特點和優(yōu)劣。然后依據(jù)電壓波動與閃變測量的IEC標(biāo)準(zhǔn)以及國家標(biāo)準(zhǔn),在對電壓波動與閃變測量模擬仿真的基礎(chǔ)上研究其數(shù)字化實現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設(shè)計電壓波動與閃變測量系統(tǒng)的數(shù)字模型。同時在ModelSim SE6.1d軟件下進行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設(shè)計軟件QuartusⅡ6.0下進行了系統(tǒng)時序仿真。 仿真結(jié)果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號處理的FPGA設(shè)計方案,設(shè)計簡單、快捷高效,能夠滿足電壓波動和閃變測量最初的系統(tǒng)設(shè)計要求,為進一步從事電壓波動和閃變測量研究提供了一種全新的設(shè)計理念,具有一定的理論與現(xiàn)實意義。

    標(biāo)簽: FPGA 電壓波動 測量

    上傳時間: 2013-07-10

    上傳用戶:笨小孩

  • MATLAB信號處理寶典.rar

    MATLAB信號處理教程(英文),MATLAB的信號處理函數(shù)的詳細(xì)說明

    標(biāo)簽: MATLAB 信號處理 寶典

    上傳時間: 2013-04-24

    上傳用戶:ISRING001

  • 基于FPGA的GSM解擴解調(diào)的設(shè)計與實現(xiàn).rar

    擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點,在近年來得到了迅速的發(fā)展。論文針對直擴通信系統(tǒng)中偽碼和載波同步問題而展開,研究了直擴系統(tǒng)的結(jié)構(gòu)、性能及完成了相關(guān)參數(shù)的計算,改進了包絡(luò)算法,設(shè)計了解擴和解調(diào)器,最后用ISE9.1實現(xiàn)了解擴和解調(diào)器的仿真波形,驗證了設(shè)計的正確性。 論文研究了擴頻通信系統(tǒng)的特點、國內(nèi)外發(fā)展現(xiàn)狀及理論基礎(chǔ),完成了DS-QPSK接收機的解擴器和解調(diào)器的設(shè)計與實現(xiàn)。解擴器主要圍繞著偽碼的捕獲與跟蹤這一核心,分析了解擴器的結(jié)構(gòu)、性能及其完成了相關(guān)參數(shù)的計算,完成了數(shù)字下變頻器、偽碼發(fā)生電路、偽碼相關(guān)積分提取電路、多通道快碼捕獲電路、偽碼跟蹤鑒相電路、偽碼時鐘調(diào)整電路的設(shè)計,并在ISE9.1編程綜合得到仿真結(jié)果,驗證了設(shè)計的正確性。由于相關(guān)積分包絡(luò)算法是整個系統(tǒng)的基礎(chǔ)和核心,為了減少時延和系統(tǒng)所占硬件資源,改進了包絡(luò)算法并得到了仿真驗證。結(jié)果表明,它不但減少了硬件資源的占用、縮短了延時,而且對整個系統(tǒng)的優(yōu)化起著決定性的作用。論文給出了偽碼同步的仿真結(jié)果及資源占用情況,有力地說明了解擴器占用資源少、時延短等特點。 解調(diào)器研究了頻偏及載波相位誤差對信號的影響及同步方案,完成了數(shù)控振蕩器、反正切鑒頻器、環(huán)路濾波器的設(shè)計并得到了相關(guān)的仿真波形,實現(xiàn)了載波的跟蹤,給出了仿真結(jié)果及資源占用情況,對系統(tǒng)實現(xiàn)過程中的一些經(jīng)驗進行了總結(jié)。最后是對論文工作的一些總結(jié)和對今后工作的展望。

    標(biāo)簽: FPGA GSM 解調(diào)

    上傳時間: 2013-06-13

    上傳用戶:924484786

  • 基于FPGA的MIPS_CPU的設(shè)計.rar

    本文完成了對MIPS-CPU的指令集確定,流水線與架構(gòu)設(shè)計,代碼編寫,并且在x86計算機上搭建了稱為gccmips_elf的仿真系統(tǒng),完成了對MIPS-CPU硬件系統(tǒng)的模擬仿真,最終完成FPGA芯片的下載與實現(xiàn)。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個MIPS-CPU的架構(gòu)設(shè)計與5級流水線級數(shù)的確定。制定了整個CPU的主控制模塊的狀態(tài)轉(zhuǎn)移圖;根據(jù)MIPS-CPU的指令集的模式,完成了對不同模式下的指令的分析,給出了相應(yīng)的取指,譯碼,產(chǎn)生新的程序存儲器尋址地址,執(zhí)行,數(shù)據(jù)存儲器與寄存器文件回寫的控制信號,完成取指令模塊,譯碼模塊,執(zhí)行模塊,數(shù)據(jù)回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設(shè)計。 @@ 重點分析了由于流水線設(shè)計而引入的競爭與冒險,分析了在不同流水線階段可能存在的競爭與冒險,對引起競爭與冒險的原因進行了確定,并通過增加一些電路邏輯來避免競爭與冒險的發(fā)生,完成了競爭與冒險檢測電路模塊以及數(shù)據(jù)回寫前饋電路模塊的代碼編寫,從而解決了競爭與冒險的問題,使設(shè)計的5級流水線得以暢順實現(xiàn)。 @@ 完成了MIPS-CPU的仿真系統(tǒng)平臺的搭建,該仿真器用來對應(yīng)用程序進行編譯,鏈接與執(zhí)行,生成相應(yīng)匯編語言程序以及向量文件(16進制機器碼);并且同時產(chǎn)生相關(guān)的Modelsim仿真,及Quartus II下載驗證的文件。本設(shè)計利用該仿真系統(tǒng)來評估設(shè)計的MIPS-CPU的硬件系統(tǒng),模擬仿真結(jié)果證明本文設(shè)計的MIPS-CPU可以實現(xiàn)正常功能。本論文課題的研究成功對今后從事專用RISC-CPU設(shè)計的同行提供了有益的參考。 @@ 最終將設(shè)計的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進行了編譯與驗證,對設(shè)計的MIPS-CPU的資源使用,關(guān)鍵路徑上的時序,布線情況進行了分析,最終完成各個指標(biāo)的檢查,并且借助Quartus II軟件內(nèi)嵌的Signal Tap軟件進行軟硬件聯(lián)合調(diào)試,結(jié)果表明設(shè)計的MIPS-CPU功能正常,滿足約束,指標(biāo)正確。 @@關(guān)鍵詞 MIPS;流水線;競爭與冒險;仿真器;FPGA

    標(biāo)簽: MIPS_CPU FPGA

    上傳時間: 2013-07-31

    上傳用戶:gjzeus

  • 基于FPGA的DDS信號源設(shè)計.rar

    作為電子類專業(yè)學(xué)生,實驗是提高學(xué)生對所學(xué)知識的印象以及發(fā)現(xiàn)問題和解決問題的能力,增加學(xué)生動手能力的必須環(huán)節(jié)。本設(shè)計的目的就是開發(fā)一套滿足學(xué)生實驗需求的信號源,基于此目的本信號源并不需要突出的性能,但經(jīng)濟上要求低成本,同時要求操作簡單,能夠輸出多種波形,并且利于學(xué)生在此平臺上認(rèn)識信號源原理,同時方便在此平臺上進行拓展開發(fā)。 設(shè)計中運用虛擬儀器技術(shù)將計算機屏幕作為儀器面板,采用EPP接口,同時在FPGA上開發(fā)控制電路,為后續(xù)開發(fā)留下了空間,同時節(jié)省了成本。本設(shè)計采用地址線16位,數(shù)據(jù)線12位的靜態(tài)RAM作為信號源的波形存儲器,后端采用兩種濾波類型對需要濾波的信號進行濾波。啟動信號時軟件需要先將波形數(shù)據(jù)預(yù)存在存儲器中便于調(diào)用,最后得到的結(jié)果基本滿足教學(xué)實驗的需求。 本文結(jié)構(gòu)上首先介紹了直接采用DDS芯片制作信號源的利弊,及作者采用這種設(shè)計的初衷,然后介紹了信號源的整體結(jié)構(gòu),總體模塊。以下章節(jié)首先介紹FPGA內(nèi)部設(shè)計,包括總體結(jié)構(gòu)和幾大部分模塊,包括:時鐘產(chǎn)生電路,相位累加器,數(shù)據(jù)輸入控制電路,濾波器控制電路,信號源啟動控制電路。 然后介紹了其他模塊的設(shè)計,包括存儲器選擇,幅度控制電路的設(shè)計以及濾波器電路的設(shè)計,本設(shè)計的幅度控制采用兩級DA級聯(lián),以及后端電阻分壓網(wǎng)絡(luò)調(diào)節(jié)的方式進行設(shè)計,提高了幅度調(diào)節(jié)的范圍。對于濾波器的設(shè)計,依據(jù)不同的信號頻率,分成了4個部分,對于500K以下的信號采用的是二階巴特沃斯有源低通濾波,對于500K以上至5M以下信號采用的五階RC低通濾波器。 在軟件設(shè)計部分,分成兩個部分,對于底層驅(qū)動程序采用以Labwindows/CVI為平臺進行開發(fā),利用其編譯和執(zhí)行速度快,并且和LabVIEW能夠很好連接的特性。對于上層控制軟件,采用以LabVIEW為平臺進行開發(fā),充分利用其圖化設(shè)計,易于擴展。 論文最后對所做工作進行了總結(jié),提出了進一步改進的方向。

    標(biāo)簽: FPGA DDS 信號源

    上傳時間: 2013-04-24

    上傳用戶:afeiafei309

  • 現(xiàn)代信號處理.rar

    清華自動化系的張賢達的現(xiàn)代信號處理,研究生PPT。

    標(biāo)簽: 信號處理

    上傳時間: 2013-04-24

    上傳用戶:Andy123456

  • 信號發(fā)生器.rar

    由可編程器件控制的信號發(fā)生器可輸出正弦波、方波、鋸齒波,其頻率可調(diào)。能輸出正 弦波、方波、鋸齒波的組合波形,且組合波形的頻率可調(diào)。還能輸出占空比和頻率可調(diào)的方 波。

    標(biāo)簽: 信號發(fā)生

    上傳時間: 2013-05-28

    上傳用戶:躍躍,,

  • 高速實時信號處理系統(tǒng)的FPGA軟件設(shè)計與實現(xiàn).rar

    隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號處理能力不斷提高,基于軟件無線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無線電的基本思想是以一個通用、標(biāo)準(zhǔn)、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺,把盡可能多的無線及個人通信和信號處理的功能用軟件來實現(xiàn),從而將無線通信新系統(tǒng)、新產(chǎn)品的開發(fā)逐步轉(zhuǎn)移到軟件上來。另一方面,現(xiàn)代信號處理系統(tǒng)對數(shù)據(jù)的處理速度、處理精度和動態(tài)范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運算。因此研制具備高速實時信號處理能力的通用硬件平臺越來越受到業(yè)界的重視。 @@ 目前的高速實時信號處理系統(tǒng)一般均采用DSP+FPGA的架構(gòu),其中DSP主要負(fù)責(zé)完成系統(tǒng)通信和基帶信號處理算法,而FPGA主要完成信號預(yù)處理等前端算法,并提供系統(tǒng)常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實時信號處理系統(tǒng)的FPGA軟件設(shè)計。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實時信號處理系統(tǒng)的架構(gòu)。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點DSP以混合耦合模型構(gòu)成系統(tǒng)信號處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統(tǒng)所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設(shè)接口。此外,作者還選擇了ADSP-BF533定點DSP加入系統(tǒng)當(dāng)中以擴展系統(tǒng)音視頻信號處理能力,體現(xiàn)系統(tǒng)的通用性。 @@ 基于FPGA的嵌入式系統(tǒng)設(shè)計正逐漸成為現(xiàn)代FPGA應(yīng)用的一個熱點。結(jié)合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內(nèi)設(shè)計了一個嵌入式系統(tǒng),完成了對CF卡、DDR2 SDRAM存儲器的讀寫控制,并利用片內(nèi)集成的三態(tài)以太網(wǎng)MAC硬核模塊,實現(xiàn)了系統(tǒng)與上位PC機之間的以太網(wǎng)通信鏈路。此外,為擴展系統(tǒng)功能,適應(yīng)未來可能的軟件升級,進一步提高系統(tǒng)的通用性,還將嵌入式實時操作系統(tǒng)μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發(fā)器的高速串行傳輸設(shè)計的關(guān)鍵技術(shù)和基本的設(shè)計方法,充分體現(xiàn)了目前高速實時信號處理系統(tǒng)的發(fā)展要求和趨勢。 @@關(guān)鍵詞:高速實時信號處理;FPGA;Virtex-5;嵌入式系統(tǒng);MicroBlaze

    標(biāo)簽: FPGA 實時信號 處理系統(tǒng)

    上傳時間: 2013-05-17

    上傳用戶:wangchong

  • 基于FPGA的通用實時信號處理系統(tǒng)的硬件設(shè)計與實現(xiàn).rar

    近年來,以FPGA為代表的數(shù)字系統(tǒng)現(xiàn)場集成技術(shù)取得了快速的發(fā)展,F(xiàn)PGA不但解決了信號處理系統(tǒng)小型化、低功耗、高可靠性等問題,而且基于大規(guī)模FPGA單片系統(tǒng)的片上可編程系統(tǒng)(SOPC)的靈活設(shè)計方式使其越來越多的取代ASIC的市場。傳統(tǒng)的通用信號處理系統(tǒng)使用DSP作為處理核心,系統(tǒng)的可重構(gòu)型不強,F(xiàn)PGA解決了這一問題,并且現(xiàn)有的FPGA中,多數(shù)已集成DSP模塊,結(jié)合FPGA較強的信號并行處理特性使其與DSP信號處理能力差距很小。因此,F(xiàn)PGA作為處理核心的通用信號處理系統(tǒng)具有很強的可實施性。 @@ 基于上述要求,作者設(shè)計和完成了一個基于多FPGA的通用實時信號處理系統(tǒng)。該系統(tǒng)采用4片XC3SD1800A作為處理核心,使用DDR2 SDRAM高速存儲實時數(shù)據(jù)。作者通過全面的分析,設(shè)計了核心板、底板和應(yīng)用板分離系統(tǒng)架構(gòu)。該平臺能夠根據(jù)實際需求進行靈活的搭配,核心板之間的數(shù)據(jù)傳輸采用了LVDS(低電壓差分信號)技術(shù),從而使得數(shù)據(jù)能夠穩(wěn)定的以非常高的速率進行傳輸。 @@ 本系統(tǒng)屬于高速數(shù)字電路的設(shè)計范疇,因此必須重視信號完整性的設(shè)計與分析問題,作者根據(jù)高速電路的設(shè)計慣例和軟件輔助設(shè)計的方法,在分析和論證了阻抗控制、PCB堆疊、PCB布局布線等約束的基礎(chǔ)上,順利地完成了PCB繪制與調(diào)試工作。 @@ 作為系統(tǒng)設(shè)計的重要環(huán)節(jié),作者還在文中研究了在系統(tǒng)設(shè)計過程中出現(xiàn)的電源完整性問題,并給出了解決辦法。 @@ LVDS高速數(shù)據(jù)通道接口和DDR2存儲器接口設(shè)計決定本系統(tǒng)的使用性能,本文基于所選的FPGA芯片進行了詳細(xì)的闡述和驗證。并結(jié)合系統(tǒng)的核心板和底板,完成了應(yīng)用板,視頻圖像采集、USB、音頻、LCD和LED矩陣模塊顯示等接口的設(shè)計工作,對其中的部分接口進行了邏輯驗證。 @@ 經(jīng)過測試,該通用的信號處理平臺具有實時性好、通用性強、可擴展和可重構(gòu)等特點,能夠滿足當(dāng)前一些信號處理系統(tǒng)對高速、實時處理的要求,可以廣泛應(yīng)用于實時信號處理領(lǐng)域。通過本平臺的研究和開發(fā)工作,為進一步研究和設(shè)計通用、實時信號處理系統(tǒng)打下了堅實的基礎(chǔ)。 @@關(guān)鍵詞:通用實時信號處理;FPGA;信號完整性;DDR2;LVDS

    標(biāo)簽: FPGA 實時信號 處理系統(tǒng)

    上傳時間: 2013-05-27

    上傳用戶:qiaoyue

  • 擴頻信號空域抗干擾濾波、碼捕獲的設(shè)計與FPGA實現(xiàn).rar

    直接序列擴頻通信技術(shù),具有抗干擾、保密性強、可實現(xiàn)碼分多址通信和高精度測量的優(yōu)點,其中信號的快速捕獲是擴頻體制的關(guān)鍵。擴頻系統(tǒng)雖然本身具有抗干擾能力,但在強干擾情況下,系統(tǒng)性能將嚴(yán)重惡化,大大影響捕獲的精度,甚至無法捕獲。因此,在接收機接收到信號以后,在捕獲前可以利用自適應(yīng)天線陣進行抗干擾濾波,增強系統(tǒng)的抗干擾能力。同時,抗干擾濾波可能會對擴頻信號的捕獲帶來一定的影響,對這個問題也需要進行分析。 本文取材于“GPS空域抗干擾接收機”研究課題,以該課題為背景,從擴頻信號捕獲的角度出發(fā),利用仿真數(shù)據(jù),針對自適應(yīng)天線陣抗干擾濾波和捕獲進行Matlab仿真,研究分析不同的抗干擾濾波方案對擴頻信號捕獲產(chǎn)生的影響,確定FPGA設(shè)計方案,在ISE中將設(shè)計方案實現(xiàn)為具體的VHDL程序,并通過Modelsim仿真比對,為“GPS空域抗干擾接收機”課題研究中方案的確定提供了技術(shù)支撐。

    標(biāo)簽: FPGA 擴頻信號 抗干擾

    上傳時間: 2013-04-24

    上傳用戶:diets

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一区二区三区四区视频| 亚洲第一毛片| 玖玖综合伊人| 欧美韩日一区二区| 国产精品日韩在线一区| 国产精品久久久久久久一区探花| 国产日韩在线一区| 亚洲人成网站色ww在线| 亚洲一区自拍| 农村妇女精品| 欧美日韩在线播放一区| 国产精品入口尤物| 精品av久久707| 一区二区欧美国产| 欧美在线视频播放| 欧美好骚综合网| 国产一区二区成人久久免费影院| 亚洲三级视频在线观看| 亚洲欧美区自拍先锋| 欧美高清在线| 国产在线播放一区二区三区| 亚洲破处大片| 午夜精品福利一区二区三区av| 亚洲欧美日韩精品久久奇米色影视| 亚洲一区高清| 美女免费视频一区| 欧美激情视频网站| 国产精品视频你懂的| 99精品热6080yy久久| 久久精品青青大伊人av| 亚洲美女在线观看| 蜜乳av另类精品一区二区| 亚洲一区在线观看免费观看电影高清 | 亚洲经典视频在线观看| 亚洲成色999久久网站| 一区二区欧美国产| 亚洲午夜小视频| 久久久久久久高潮| 国产亚洲日本欧美韩国| 亚洲高清不卡在线| 亚洲视频网站在线观看| 亚洲一级片在线看| 欧美日本精品| 国产一区二区精品久久99| 亚洲电影自拍| 国产亚洲欧美一区二区| 亚洲伊人第一页| 免费成人黄色| 欧美性理论片在线观看片免费| 亚洲欧美一区二区三区在线| 国产精品xxxav免费视频| 国内精品久久国产| 夜夜嗨av一区二区三区免费区| 激情久久久久久久| 久久一区视频| 国产精品分类| 136国产福利精品导航网址| 亚洲一区二区精品在线观看| 国产精品色在线| 91久久线看在观草草青青| 香蕉乱码成人久久天堂爱免费| 玖玖玖国产精品| 亚洲国产精品久久久久婷婷884 | 日韩午夜在线| 欧美在线一区二区| 欧美日韩国产黄| 亚洲国产欧美不卡在线观看| 国精品一区二区三区| 亚洲最新合集| 欧美成人中文字幕| 国产一区二区三区观看| 亚洲影院免费观看| 亚洲性视频网址| 免费美女久久99| 激情综合色综合久久| 午夜精品一区二区在线观看 | 激情校园亚洲| 亚洲午夜国产成人av电影男同| 欧美激情一区二区| 亚洲一区二区在线播放| 国产日本欧美一区二区三区| 一本高清dvd不卡在线观看| 美女免费视频一区| 久久综合电影一区| 亚洲精品视频一区| 欧美国产第二页| 亚洲第一精品夜夜躁人人爽| 欧美成年人网站| 亚洲日本激情| 欧美高清在线一区| 在线欧美影院| 国产精品毛片一区二区三区| 一本色道久久精品| 欧美午夜激情视频| 亚洲第一中文字幕| 国产精品久久久久久久一区探花| 99国产精品自拍| 欧美日韩国产高清视频| 欧美视频在线看| 欧美成黄导航| 一本色道久久99精品综合| 欧美日韩岛国| 另类春色校园亚洲| 91久久久久久久久| 欧美日韩一二三四五区| 国产精品看片资源| 狂野欧美性猛交xxxx巴西| 激情六月婷婷综合| 欧美va天堂| 加勒比av一区二区| 国产精品久久久一区二区三区| 亚洲午夜电影| 国产精品一区三区| 欧美激情亚洲精品| 亚洲午夜精品视频| 国产性做久久久久久| 午夜视频一区二区| 亚洲天堂成人| 欧美午夜精品理论片a级大开眼界 欧美午夜精品理论片a级按摩 | 欧美午夜在线| 欧美一级网站| 国内精品久久久久影院优| 国产精品久久久久毛片大屁完整版| 亚洲小视频在线| 国产亚洲a∨片在线观看| 一区二区三区你懂的| 国产日韩精品综合网站| 久久综合伊人77777麻豆| 亚洲裸体俱乐部裸体舞表演av| 欧美日韩在线一二三| 欧美在线1区| 欧美一区亚洲| 亚洲日本在线视频观看| 国产精品v欧美精品v日本精品动漫 | 久久国产精品毛片| 在线成人免费观看| 欧美视频精品在线| 国产精品theporn| 久久精视频免费在线久久完整在线看| 一色屋精品视频免费看| 欧美日韩在线三区| 国产精品久久久久久超碰| 开心色5月久久精品| 亚洲午夜视频在线观看| 一本色道婷婷久久欧美| 韩国av一区二区三区| 欧美色一级片| 欧美亚洲午夜视频在线观看| 亚洲欧美成人在线| 亚洲人成在线观看| 国产视频欧美| 加勒比av一区二区| 国产精品久久久久影院色老大| 久久香蕉国产线看观看av| 国产一区二区你懂的| 国产视频丨精品|在线观看| 欧美伦理在线观看| 欧美成人嫩草网站| 欧美日韩一区国产| 另类成人小视频在线| 亚洲欧美一级二级三级| 欧美在线观看视频一区二区三区| 一区二区三区波多野结衣在线观看| 韩日成人av| 国产精品亚洲成人| 一区福利视频| 国产亚洲a∨片在线观看| 欧美香蕉大胸在线视频观看| 国产欧美视频一区二区三区| 欧美视频精品在线| 欧美激情综合| 久久精品一二三| 欧美成人三级在线| 狂野欧美激情性xxxx欧美| 久久精品一区二区三区不卡| 免费在线欧美黄色| 久久中文字幕一区| 久久精品视频一| 欧美日产国产成人免费图片| 欧美成人午夜激情| 欧美成人免费va影院高清| 午夜精品久久久久久| 欧美成年人网站| 欧美成人国产一区二区| 麻豆精品在线视频| 国产精品一区二区久久国产| 国产精品女主播一区二区三区| 国产精品乱码妇女bbbb| 最新中文字幕一区二区三区| 亚洲福利一区| 精品9999| 亚洲自拍电影| 亚洲欧美一区二区激情| 欧美一级电影久久| 欧美激情日韩| 国产精品日韩欧美综合| 国产精品网站在线| 亚洲精品久久久一区二区三区| 91久久嫩草影院一区二区| 亚洲久久一区|