wcda的仿真代碼,涵蓋了調制 信道編碼等部分很有用的
標簽: wcda 仿真 代碼 調制
上傳時間: 2013-12-25
上傳用戶:84425894
matlab信道編碼程序,可用于仿真設計TCH/FS信道各模塊,檢驗、測試它們的性能,仿真與分析TCH/FS信道的信噪誤碼性能。
標簽: matlab 信道編碼 程序
上傳時間: 2013-12-20
上傳用戶:壞壞的華仔
學習過信道編碼這門課后,自己寫的一篇論文。
標簽: 信道編碼 論文
上傳時間: 2017-01-11
上傳用戶:18738469286
GSM信道編碼源文件,MATLAB M文件
標簽: GSM 信道編碼 源代碼
上傳時間: 2019-04-26
上傳用戶:麥克勞林
該文檔為通信原理(信道編碼)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
標簽: 通信原理 信道編碼
上傳時間: 2021-12-04
上傳用戶:
5GNR信道編碼研究,信道編碼是 5G 的關鍵技術之一,描述了 5G 新空口(NR——New Radio Access)的低密度奇偶校驗碼(LDPCC——Low Density Parity Check Codes)和 極化碼(Polar Codes)的關鍵技術;通過仿真,比較了5G NR的信道編碼方案與 4G LTE信道編碼方案的性能。另外,還比較了這2代信道編碼技術的復雜度和 吞吐量。
標簽: 信道編碼
上傳時間: 2022-06-30
交織編碼是一種信道改造技術,它通過信號設計將一個原來屬于突發差錯的有記憶信道改造為基本上是獨立差錯的隨機無記憶信道。交織編碼作為克服衰落信道中突發性干擾的有效方法,通常和其它用于糾正無記憶獨立差錯的信道編碼相結合構成級聯碼,廣泛應用于當代移動通信。
標簽: 編碼 信道
上傳時間: 2014-01-09
上傳用戶:zhoujunzhen
格狀編碼調制是為解決衛星通信中信道噪聲對接收的影響及帶寬的限制而產生的,其將信道編碼與調制很好的結合起來,并且能發揮各自的優點,這種方法在不增加帶寬和相同的信息速率下可獲得3~6dB的功率增益。
標簽: 編碼調制 衛星通信 信道 對接
上傳時間: 2015-11-01
上傳用戶:離殤
自香農先生于1948年開創信息論以來,經過將近60年的發展,信道編碼技術已經成為通信領域的一個重要分支,各種編碼技術層出不窮。目前廣泛研究的低密度奇偶校驗(LDCP)碼是由R.G.Gallager先生提出的一種具有逼近香農限性能的優秀糾錯碼,并已在數字電視、無線通信、磁盤存儲等領域得到大量應用。 目前數字電視已經成為最熱門的話題之一,用手機看北京奧運,已經成為每一個中國人的夢想。最近兩年我國頒布了兩部與數字電視有關的通信標準,分別是數字電視地面傳輸標準(DMB-TH)和移動多媒體(CMMB)即俗稱的手機電視標準。數字電視正與每個人走得越來越近,我國預期在2015年全面實現數字電視并停止模擬電視的播出。作為數字電視標準的核心技術之一的前向糾錯碼技術已經成為眾多科研單位的研究熱點,相應的編解碼芯片更成為重中之重。在DMB-TH標準中用到了LDPC碼和BCH碼的級聯編碼方式,在CMMB標準中用到了LDPC碼和RS碼的級聯編碼方式,在DVB-S2標準中用到了LDPC碼和BCH碼的級聯編碼方式。 本論文以目前最重要的三個與數字電視相關的標準:數字電視地面傳輸標準(DMB-TH)、手機電視標準(CMMB)以及數字衛星電視廣播標準(DVB-S2)為切入點,深入研究它們的編碼方式,設計了這三個標準中的LDPC碼編碼器,并在FPGA上實現了前兩個標準的編碼芯片,實現了DMB-TH標準中0.4、0.6以及0.8三種碼率的復用。在研究CMMB標準中編碼器設計時,提出一種改進的LU分解算法,該分解方式適合任意的H矩陣,具有一定的廣泛性。測試結果表明,芯片邏輯功能完全正確,速度和資源消耗均達到了標準的要求,具有一定的商用價值。
標簽: LDPC FPGA 數字電視
上傳時間: 2013-07-07
上傳用戶:327000306
LDPC(Low Density Parity Check)碼是一類可以用非常稀疏的校驗矩陣或二分圖定義的線性分組糾錯碼,最初由Gallager發現,故亦稱Gallager碼.它和著名Turbo碼相似,具有逼近香農限的性能,幾乎適用于所有信道,因此成為近年來信道編碼界研究的熱點。 LDPC碼的奇偶校驗矩陣呈現稀疏性,其譯碼復雜度與碼長成線性關系,克服了分組碼在長碼長時所面臨的巨大譯碼計算復雜度問題,使長編碼分組的應用成為可能。而且由于校驗矩陣的稀疏特性,在長的編碼分組時,相距很遠的信息比特參與統一校驗,這使得連續的突發差錯對譯碼的影響不大,編碼本身就具有抗突發差錯的特性。 本文首先介紹了LDPC碼的基本概念和基本原理,其次,具體介紹了LDPC碼的構造和各種編碼算法及其生成矩陣的產生方法,特別是準循環LDPC碼的構造以及RU算法、貪婪算法,并在此基礎上采用貪婪算法對RU算法進行了改進。 最后,選用Altera公司的Stratix系列FPGA器件EPls25F67217,實現了碼長為504的基于RU算法的LDPC編碼器。在設計過程中,為節省資源、提高速度,在向量存儲時采用稀疏矩陣技術,在向量相加時采用通過奇校驗直接判定結果的方法,在向量乘法中,采用了前向迭代方法,避開了復雜的矩陣求逆運算。結果表明,該編碼器只占用約10%的邏輯單元,約5%的存儲單元,時鐘頻率達到120MHz,數據吞吐率達到33Mb/s,功能上也滿足編碼器的要求。
標簽: LDPC FPGA 編碼
上傳時間: 2013-06-09
上傳用戶:66wji
蟲蟲下載站版權所有 京ICP備2021023401號-1