隨著電子技術的快速發展,各種電子設備對時間精度的要求日益提升。在衛星發射、導航、導彈控制、潛艇定位、各種觀測、通信等方面,時鐘同步技術都發揮著極其重要的作用,得到了廣泛的推廣。對于分布式采集系統來說,中心主站需要對來自于不同采集設備的采集數據進行匯總和分析,得到各個采集點對同一事件的采集時間差異,通過對該時間差異的分析,最終做出對事件的準確判斷。如果分布式采集系統中的各個采集設備不具有統一的時鐘基準,那么得到的各個采集時間差異就不能反映出實際情況,中心主站也無法準確地對事件進行分析和判斷,甚至得出錯誤的結論。因此,時鐘同步是分布式采集系統正常運作的必要前提。 目前國內外時鐘同步領域常用的技術有GPS授時技術,鎖相環技術和IRIG-B 碼等。GPS授時技術雖然精度高,抗干擾性強,但是由于需要專用的GPS接收機,若單純使用GPS 授時技術做時鐘同步,就需要在每個采集點安裝接收機,成本較高。鎖相環是一種讓輸出信號在頻率和相位上與輸入參考信號同步的技術,輸出信號的時鐘準確度和穩定性直接依賴于輸入參考信號。IRIG-B 碼是一種信息量大,適合傳輸的時間碼,但是由于其時間精度低,不適合應用于高精度時鐘同步的系統。基于上述分析,本文結合這三種常用技術,提出了一種基于FPGA的分布式采集系統時鐘同步控制技術。該技術既保留了GPS 授時的高精確度和高穩定性,又具備IRIG-B時間碼易傳輸和低成本的特性,為分布式采集系統中的時鐘同步提供了一種新的解決方案。 本文中的設計采用了Ublox公司的精確授時GPS芯片LEA-5T,通過對GPS芯片串行時間信息解碼,獲得準確的UTC時間,并實現了分布式采集系統中各個采集設備的精確時間打碼。為了能夠使整個分布式采集系統具有統一的高精度數據采集時鐘,本論文采用了數?;旌系逆i相環技術,將GPS 接收芯片輸出的高精度秒信號作為參考基準,生成了與秒信號高精度同步的100MHZ 高頻時鐘。本文在FPGA 中完成了IRIG-B 碼的編碼部分,將B 碼的準時標志與GPS 秒信號同步,提高了IRIG-B 碼的時間精度。在分布式采集系統中,IRIG-B時間碼能直接通過串口或光纖將各個采集點時間與UTC時間統一,節約了各點布設GPS 接收機的高昂成本。最后,通過PC104總線對時鐘同步控制卡進行了數據讀取和測試,通過實驗結果的分析,提出了改進方案。實驗表明,改進后的時鐘同步控制方案具有很高的時鐘同步精度,對時鐘同步技術有著重大的推進意義!
上傳時間: 2013-08-05
上傳用戶:lz4v4
文章開篇提出了開發背景。認為現在所廣泛應用的開關電源都是基于傳統的分立元件組成的。它的特點是頻率范圍窄、電力小、功能少、器件多、成本較高、精度低,對不同的客戶要求來“量身定做”不同的產品,同時幾乎沒有通用性和可移植性。在電子技術飛速發展的今天,這種傳統的模擬開關電源已經很難跟上時代的發展步伐。 隨著DSP、ASIC等電子器件的小型化、高速化,開關電源的控制部分正在向數字化方向發展。由于數字化,使開關電源的控制部分的智能化、零件的共通化、電源的動作狀態的遠距離監測成為了可能,同時由于它的智能化、零件的共通化使得它能夠靈活地應對不同客戶的需求,這就降低了開發周期和成本。依靠現代數字化控制和數字信號處理新技術,數字化開關電源有著廣闊的發展空間。 在數字化領域的今天,最后一個沒有數字化的堡壘就是電源領域。近年來,數字電源的研究勢頭與日俱增,成果也越來越多。雖然目前中國制造的開關電源占了世界市場的80%以上,但都是傳統的比較低端的模擬電源。高端市場上幾乎沒有我們份額。 本論文研究的主要內容是在傳統開關電源模擬調節器的基礎上,提出了一種新的數字化調節器方案,即基于DSP和FPGA的數字化PID調節器。論文對系統方案和電路進行了較為具體的設計,并通過測試取得了預期結果。測試證明該方案能夠適合本行業時代發展的步伐,使系統電路更簡單,精度更高,通用性更強。同時該方案也可用于相關領域。 本文首先分析了國內外開關電源發展的現狀,以及研究數字化開關電源的意義。然后提出了數字化開關電源的總體設計框圖和實現方案,并與傳統的開關電源做了較為詳細的比較。本論文的設計方案是采用DSP技術和FPGA技術來做數字化PID調節,通過數字化PID算法產生PWM波來控制斬波器,控制主回路。從而取代傳統的模擬PID調節器,使電路更簡單,精度更高,通用性更強。傳統的模擬開關電源是將電流電壓反饋信號做PID調節后--分立元器件構成,采用專用脈寬調制芯片實現PWM控制。電流反饋信號來自主回路的電流取樣,電壓反饋信號來自主回路的電壓采樣。再將這兩個信號分別送至電流調節器和電壓調節器的反相輸入端,用來實現閉環控制。同時用來保證系統的穩定性及實現系統的過流過壓保護、電流和電壓值的顯示。電壓、電流的給定信號則由單片機或電位器提供。再次,文章對各個模塊從理論和實際的上都做了仔細的分析和設計,并給出了具體的電路圖,同時寫出了軟件流程圖以及設計中應該注意的地方。整個系統由DSP板和ADC板組成。DSP板完成PWM生成、PID運算、環境開關量檢測、環境開關量生成以及本地控制。ADC板主要完成前饋電壓信號采集、負載電壓信號采集、負載電流信號采集、以及對信號的一階數字低通濾波。由于整個系統是閉環控制系統,要求采樣速率相當高。本系統采用FPGA來控制ADC,這樣就避免了高速采樣占用系統資源的問題,減輕了DSP的負擔。DSP可以將讀到的ADC信號做PID調節,從而產生PWM波來控制逆變橋的開關速率,從而達到閉環控制的目的。 最后,對數字化開關電源和模擬開關電源做了對比測試,得出了預期結論。同時也提出了一些需要改進的地方,認為該方案在其他相關行業中可以廣泛地應用。模擬控制電路因為使用許多零件而需要很大空間,這些零件的參數值還會隨著使用時間、溫度和其它環境條件的改變而變動并對系統穩定性和響應能力造成負面影響。數字電源則剛好相反,同時數字控制還能讓硬件頻繁重復使用、加快上市時間以及減少開發成本與風險。在當前對產品要求體積小、智能化、共通化、精度高和穩定度好等前提條件下,數字化開關電源有著廣闊的發展空間。本系統來基本上達到了設計要求。能夠滿足較高精度的設計要求。但對于高精度數字化電源,系統還有值得改進的地方,比如改進主控器,提高參考電壓的精度,提高采樣器件的精度等,都可以提高系統的精度。 本系統涉及電子、通信和測控等技術領域,將數字PID算法與電力電子技術、通信技術等有機地結合了起來。本系統的設計方案不僅可以用在電源控制器上,只要是相關的領域都可以采用。
上傳時間: 2013-06-29
上傳用戶:dreamboy36
目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域,信號處理算法理論己趨于成熟,但其具體硬件實現方法卻值得探討。FPGA是近年來廣泛應用的超大規模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優點,大大推動了數字系統設計的單片化、自動化,縮短了單片數字系統的設計周期、提高了設計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應用。本文對FPGA的數據采集與處理技術進行研究,基于FPGA在數據采樣控制和信號處理方面的高性能和單片系統發展的新熱點,把FPGA作為整個數據采集與處理系統的控制核心。主要研究內容如下: FPGA的單片系統研究。針對數據采集與處理,對FPGA進行選型,設計了基于FPGA的單片系統的結構。把整個控制系統分為三個部分:多通道采樣控制模塊,數據處理模塊,存儲控制模塊。 多通道采樣控制模塊的設計。利用4片AD7506和一片AD7862對64路模擬量進行周期采樣,分別設計了通道選擇控制模塊和A/D轉換控制模塊,并進行了仿真,完成了基于FPGA的多通道采樣控制。 數據處理模塊的設計。FFT算法在數字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現結構,提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖。分別設計了旋轉因子復數乘法器,碟形運算單元,存儲器,控制器,并分別進行了仿真。重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度。理論分析和仿真結果表明,狀態機控制器成功地對各個模塊進行了有序、協調的控制。 存儲控制模塊的設計。利用閃存芯片K9K1G08UOA對采集處理后的數據進行存儲,設計了FPGA與閃存的硬件連接,設計了存儲控制模塊。 本文對FFT算法的硬件實現進行了研究,結合單片系統的特點,把整個系統分為多通道采樣控制模塊,數據處理模塊,存儲控制模塊進行設計和仿真。設計采用VHDL編寫程序的源代碼。仿真測試結果表明,此FPGA單片系統可完成對實時信號的高速采集與處理。
上傳時間: 2013-04-24
上傳用戶:362279997
在合成孔徑雷達的研究和研制工作中,合成孔徑雷達模擬技術具有十分重要的作用。本文以440MHz帶寬線性調頻信號,采樣頻率500MHz高分辨合成孔徑雷達視頻模擬器為研究對象。首先對模擬器的幾項主要技術進行分析,在對點目標回波信號模型分析研究的基礎上,對點目標原始回波數據進行模擬并做了成像驗證,從而為硬件實現提供了正確的信號模型;針對傳統的“波形存儲直讀法”方案,即在計算機平臺上用模擬軟件產生原始回波數據并存儲,再通過計算機接口實現數據傳輸,最后完成數模轉換產生視頻信號這一過程,分析指出該方案在實現高分辨率時的速度和容量瓶頸?! ♂槍唧w的設計要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實現研究,指出FPGA實時生成點目標原始回波數據是其實現的核心;針對這一核心問題,充分利用現代VLSI設計中的流水線技術與并行陣列技術以及FPGA的優良性能和豐富資源,在時間上采用同步流水結構、空間上采用并行陣列形式,將速度和容量問題統一為數據的高速生成問題;給出了系統總體設計思想,該方案不需要大容量存儲器單元,大大減少模擬器復雜度;對原始回波數據實時生成模塊的各主要單元給出了結構并進行了仿真,結果表明FPGA可以滿足課題設計要求;同時,對該模擬器片上系統的實現、增強人機交互性,給出了人機界面的設計思路?! 》治鲋赋隽它c目標原始回波數據實時生成模塊通過并行擴展即可實現多點目標的原始回波數據實時生成;最后對復雜場景目標模擬器的實現進行了構思,指出了傳統方案在改進的基礎上實現高分辨率視頻模擬器的可行性。本文首次提出以FPGA實現高分辨率合成孔徑雷達原始回波數據實時生成的思想,為國內業界在此方向做了一些理論和實踐上的有益探索,對于國內高分辨率合成孔徑雷達的研制具有一定的實際意義。
上傳時間: 2013-05-26
上傳用戶:alia
隨著嵌入式的廣泛應用,對傳統的數據采集系統的改造,開發新型的嵌入式采集系統,目前已成為研制的熱點。起重機采集系統類似于飛機上的“黑匣子”,能自動記錄起重機運行數據,并能以文件的形式存儲起重機的運行數據,而且可以通過USB通信接口實現數據的轉移。與傳統的采集數據相比,此系統有采集速度快,性能穩,功耗低,讀取數據方便的優點。只需插入U盤,幾分鐘內就可以將數據取走,避免了傳統將電腦帶入現場采集數據的缺點。在起重機采集系統的項目開發過程中,本人的主要工作是實現數據采集模塊的設計,通過構建基于ARM微處理器和開源Linux操作系統的平臺,實現起重機運行數據的U盤存儲。 本研究首先對課題研究的背景和整個系統做了概述;其次詳述了系統的硬件設計和Linux移植到AT91RM9200平臺的方法;然后詳細討論了系統的軟件設計即基于Linux的U盤驅動的實現以及Mass Storage類協議及其子類UFI命令集,并采用單批量傳輸協議實現了部分UFI子類命令以實現對U盤邏輯扇區讀、寫等操作的驅動程序;在U盤上采用目前主流操作系統(Windows,Linux等)所支持的FAT32文件格式,實現了文件的讀寫等API函數,并在此基礎上按文件系統的實現層次對其進行設計與優化,實現了起重機運行數據的可靠存儲;最后對課題研究做了總結。
上傳時間: 2013-07-09
上傳用戶:縹緲
隨著數字化和網絡化的發展,傳統的門禁系統由于鑒別方式、速度和性能等方面的限制,很難滿足安全可靠和網絡化的控制需求。由于識別技術的不斷成熟,基于人體生理特征的身份識別系統逐漸被人們開始采用,目前,從實用的角度看,指紋識別技術要比其它生物識別技術更安全和方便,這是因為人的指紋具有唯一性、不變性以及貼身性的特點。傳統的門禁控制器常采用單片機開發,利用串行通信接口向遠程上位機傳送數據,多個門禁控制器一般組成RS485網絡,通信線路專用且不易于實現網絡控制和遠程控制,而基于TCP/IP網絡通信的門禁系統通過局域網傳遞數據,很容易實現遠程控制和分布式管理。 文中設計了基于指紋識別和以太網的智能網絡型門禁控制器。在ARM9和Linux操作系統上采用FPS200指紋傳感器采集指紋圖像和USB攝像頭采集視頻圖像,以及采用以太網控制器芯片AX88796,實現了基于TCP/IP協議的網絡門禁系統。 論文首先分析了門禁系統的研究背景、意義及國內外的發展現狀,然后介紹了指紋識別網絡門禁系統的總體結構,闡述了系統各個重要功能模塊的硬件資源。根據系統的硬件資源搭建了嵌入式Linux的軟件平臺,移植了相關模塊的驅動程序。論文研究了指紋識別算法,包括指紋圖像預處理和指紋圖像的特征提取和匹配,重點分析了指紋圖像分割法,利用灰度梯度和灰度方差的結合設置一個合適的局部閾值對指紋進行分割。然后,闡述了門禁控制系統軟件的總體設計,并重點介紹Video4Linux采集圖像、指紋圖像采集、GoAhead Web Server的應用以及系統運用TCP/IP實現系統門禁控制器和上位機PC之間的網絡通信。 系統測試部分介紹了測試環境、測試方法以及測試內容。測試結果表明,本課題設計的指紋識別網絡型門禁系統在穩定性、可靠性以及實時性方面達到了較好的效果。文章最后提出了一些在工作中遇到的問題,并對近幾年來的一些新的研究趨勢做了簡單的總結與展望,指出了指紋識別網絡型門禁系統未來的研究方向。
上傳時間: 2013-07-23
上傳用戶:pwcsoft
隨著多媒體技術和網絡技術的發展,嵌入式圖像采集系統的研究與實現越來越受到人們的重視。傳統的圖像采集系統一般采用基于PC機平臺和視頻采集卡的形式,該方案系統體積大、成本高,在遠距離、多點系統中實現困難。在這種背景下,設計一種輕便小巧的采集系統來采集、存儲并顯示所需的圖像成為市場所需。 本論文研究設計了一種基于嵌入式的圖像采集與傳輸系統,具有體積小、成本低、穩定性高等優點。該系統硬件平臺采用基于ARM920T核的S3C2410X處理器,軟件采用嵌入式Linux操作系統,利用USB攝像頭采集圖像并在目標板的LCD上進行顯示,通過網絡還可將采集到的圖像傳輸到PC機上顯示。該方案大大降低了系統的復雜性,同時提高了系統的穩定性和圖像質量,可以擴展應用在遠程監控系統等諸多領域,具有廣闊的市場和應用前景。 本論文首先介紹了課題研究的時代背景、實踐意義和研究現狀,并對嵌入式系統開發的基礎理論知識作了介紹,在此基礎上給出了嵌入式圖像采集與傳輸系統的總體結構設計;接著詳細分析了嵌入式Linux操作系統的開發技術,包括嵌入式開發環境的建立、Bootloader移植、Linux內核移植和根文件系統的制作,并介紹了嵌入式Linux下的設備驅動程序,實現了USB攝像頭驅動的移植,完成了利用攝像頭采集圖像的功能;然后完成了MiniGUI圖形用戶界面的移植和圖像在LCD上的顯示;最后實現了基于socket的網絡通信,完成了視頻采集和傳輸系統的整體功能,并給出了最終的實驗結果。 論文的最后是對全文的一個總結,對系統設計所完成的工作進行了概括,指出所存在的不足,對后續的研究工作做了進一步的展望,并給出了改進方法。
上傳時間: 2013-04-24
上傳用戶:1966640071
隨著計算機技術的迅猛發展與后PC時代的到來,嵌入式系統已成為計算機領域的一個重要組成部分,并成為近年來新興的研究熱點。現今的嵌入式應用對嵌入式設備的性能提出了更高的要求,8/16位單片機所能提供的系統性能已經顯出不足。ARM7TDMI是一種高效,低功耗的RISC處理器。而S3C44BOX就是以該內核為核心的一款芯片,它集成了許多外圍設備,非常適合做嵌入式產品。 論文主要研究基于ARM處理器和μC/OS- II操作系統的嵌入式數據采集系統設計,主要內容包括以下幾方面: (1)介紹了ARM7 S3C44BOX體系結構和BootLoader的概念,并在參考開源BootLoader的基礎上進行了BootLoader的設計與實現; (2)深入研究了μC/OS-II的概念、特點,分析了μC/OS-II在ARM處理器上移植所需的條件,并經過剪裁后成功移植到ARM處理器上: (3)介紹了AD、多串口擴展、LCD和鍵盤4個模塊的硬件工作原理,著重開發了這4個模塊的驅動程序,并通過實驗驗證了多串口擴展、LCD和鍵盤這3個模塊的工作穩定性; (4)在ARM S3C44BOX和μC/OS-II操作系統基礎上,設計了多任務來實現4通道的數據采集。經過對采集數據的分析和系統的運行,可以驗證本數據采集系統運行的高效性和穩定性。
上傳時間: 2013-06-05
上傳用戶:sk5201314
船舶機艙中集中了船上大部分的設備裝置的儀表,是船舶航運的關鍵部分,隨著網絡、通訊技術以及電子制造工藝水平的快速發展,現代化船舶自動化程度越來越高,機艙的環境和自動監控水平也得到大大的提高。但由于某些儀器儀表并沒有提供與計算機進行數據通信的接口,為了要實現檢測自動化,需要利用數字圖像處理技術來實現儀器儀表讀數的高速自動識別。 傳統的CCD圖像采集系統具有速度慢、功能簡單、體積大、功耗大等特點,不能滿足日益發展的機器視覺應用的需要,尤其是在一些新型應用領域比如嵌入式視覺、智能監控方面的需要。本文利用ARM7的S3C44BOX處理器和CMOS圖像傳感器件設計并完成了一個數字圖像采集系統。系統充分考慮了ARM技術與CMOS圖像傳感技術的優勢及特點,把圖像采集和圖像處理識別功能集中在一個模塊實現,具有功能豐富、處理能力強、接口靈活和擴展方便等優點。系統的特色為:構建了基于S3C44BOX的圖像采集的硬件平臺;研究并移植了引導程序Bootloader和操作系統uClinux;實現了實時多任務的處理,從而大幅提高系統的管理能力。 本論文研究如何使用低成本的CMOS圖像傳感器構建一個嵌入式圖像識別系統的設計和解決方案。這種圖像采集系統帶圖像采集、識別、存儲、顯示等功能,體積很小,可做在一塊電路板上。除了可以做為單獨的圖像數據識別設備之外,也可以直接做為其它應用系統的一個智能集成部件使用。
上傳時間: 2013-05-26
上傳用戶:cursor
本文的目的就是研究如何應用FPGA這種大規模的可編程邏輯器件實現CCD(Charge Coupled Device,電荷耦合器件)數字圖像的實時采集及預處理?;趯崟r圖像處理系統的研究與設計,本文主要研究工作及成果如下: 1.本論文詳細的介紹了圖像采集卡的結構和基本工作原理。同時,針對高分辨率的CCD攝像機,探討了有關點目標與CCD像元一一對應的圖像采集及其硬件和軟件設計方法。 2.本文分析了星圖中弱小目標、噪聲以及背景的特點,給出了點目標的場景圖像的數學模型及復雜背景下點目標檢測的預處理方法。針對星圖灰度分布的特點,采用高斯低通濾波算法和高通濾波算法對星圖進行預處理,同時還對圖像掃描聚類算法進行了研究與分析。 3.數字信號處理器常常因為在復雜性、運算速度等方面的限制,難以實時的實現復雜的檢測算法。本文采用FPGA技術,實現了復雜背景下弱點目標的預處理算法,解決了計算、數據緩沖和存儲操作協調一致的問題,同時采用并行高密度加法器和流水線的工作方式,使整個系統的數據交換和處理速度得以很大的提高,合理的解決了資源和速度之間的相互制約問題,并在實際中取得滿意的結果。
上傳時間: 2013-07-03
上傳用戶:wang5829