亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

光分插復(fù)用器

  • 用8253作為秒定時(shí)器

    用8253作為秒定時(shí)器,每0.1秒8253周期定時(shí)中斷,8253的OUT0接到8259的IRO端,8259向8086產(chǎn)生中斷請(qǐng)求,中斷類型號(hào)為08H。程序開辟秒、分、小時(shí)、寄存器單元,秒寄存器每記數(shù)滿60,分寄存器值加1,同時(shí)秒寄存器清0。分寄存器每記數(shù)滿60,小時(shí)寄存器值加1,同時(shí)分寄存器清0。秒、分、小時(shí)寄存器中的二進(jìn)制值轉(zhuǎn)換成BCD碼后,送6位LED數(shù)碼管顯示。

    標(biāo)簽: 8253 定時(shí)器

    上傳時(shí)間: 2014-01-25

    上傳用戶:懶龍1988

  • 基于FPGA的直擴(kuò)調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).rar

    擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點(diǎn)。在近年來得到了迅速的發(fā)展。本論文主要討論和實(shí)現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號(hào)的解擴(kuò)解調(diào)處理。論文對(duì)該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計(jì)方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺(tái)Quarus Ⅱ5.0實(shí)現(xiàn)了相關(guān)設(shè)計(jì)。 整個(gè)系統(tǒng)分為兩個(gè)部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點(diǎn)以及相關(guān)技術(shù)的國(guó)內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實(shí)際需要,設(shè)計(jì)了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動(dòng)相關(guān)捕獲和分時(shí)復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實(shí)現(xiàn)NCO來方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計(jì)和發(fā)送及接受子系統(tǒng)的各個(gè)功能模塊的實(shí)現(xiàn)分析以及在Quartus Ⅱ5.0上的實(shí)現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個(gè)系統(tǒng)的硬件電路設(shè)計(jì)和它在真實(shí)系統(tǒng)中連機(jī)調(diào)試所得到的測(cè)試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級(jí)等特點(diǎn)并且達(dá)到課題各項(xiàng)指標(biāo)的要求。 最后是對(duì)論文工作的一些總結(jié)和對(duì)今后工作的展望。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-05-23

    上傳用戶:磊子226

  • 基于ARM和PEBB的單相橋式電壓逆變器研究

    隨著電力電子技術(shù)的發(fā)展,模塊化程度低、缺乏靈活性、設(shè)計(jì)復(fù)雜、標(biāo)準(zhǔn)化程度低等因素日益成為制約其發(fā)展的瓶頸。而電力電子結(jié)構(gòu)塊(PEBB)正是為解決以上問題而提出的方法。因此研究利用PEBB來組建功率變換器具有一定的優(yōu)勢(shì)和重要的意義。 本文將電子技術(shù)和計(jì)算機(jī)技術(shù)等領(lǐng)域先進(jìn)的、成熟的集成相關(guān)的技術(shù)應(yīng)用于電力電子系統(tǒng)集成中,對(duì)電力電子系統(tǒng)集成中的操作系統(tǒng)、分布式控制技術(shù)和通信技術(shù)進(jìn)行了研究。 將電力電子系統(tǒng)進(jìn)行結(jié)構(gòu)劃分,分為PEBB功率部分和通用控制部分。對(duì)于功率部分,采用分立元件設(shè)計(jì)了一個(gè)半橋PEBB,包括主電路、保護(hù)電路、驅(qū)動(dòng)電路、吸收電路和濾波電路等。在分析和對(duì)比了各種通信接口后選擇具有“即插即用”功能的通用串行接口(USB)做為PEBB的數(shù)字通信接口。對(duì)于通用控制部分,選用具有高性價(jià)比的ARM7芯片S3C44B0X做為核心處理單元,輔以相應(yīng)的外圍電路。采用USB主機(jī)控制芯片使其具有類似USB主機(jī)的功能,實(shí)現(xiàn)與PEBB的通信和方便“即插即用”的管理。在軟件設(shè)計(jì)上引入實(shí)時(shí)操作系統(tǒng)UC/OS-Ⅱ,采用多任務(wù)系統(tǒng)的形式,滿足電力電子操作系統(tǒng)實(shí)時(shí)性的要求。然后,用兩個(gè)半橋PEBB和一個(gè)通用控制器組成了一個(gè)單相全橋電壓逆變器,分析和解決PEBB之間的同步等問題。最后給出并分析了實(shí)驗(yàn)結(jié)果。 通過上述工作,驗(yàn)證了PEBB對(duì)解決當(dāng)前電力電子技術(shù)系統(tǒng)集成問題的可行性,為后續(xù)研究打下基礎(chǔ)。

    標(biāo)簽: PEBB ARM 單相橋式 電壓

    上傳時(shí)間: 2013-07-12

    上傳用戶:weddps

  • 基于FPGA的直擴(kuò)調(diào)制解調(diào)器

    擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點(diǎn)。在近年來得到了迅速的發(fā)展。本論文主要討論和實(shí)現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號(hào)的解擴(kuò)解調(diào)處理。論文對(duì)該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計(jì)方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺(tái)Quarus Ⅱ5.0實(shí)現(xiàn)了相關(guān)設(shè)計(jì)。 整個(gè)系統(tǒng)分為兩個(gè)部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點(diǎn)以及相關(guān)技術(shù)的國(guó)內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實(shí)際需要,設(shè)計(jì)了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動(dòng)相關(guān)捕獲和分時(shí)復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實(shí)現(xiàn)NCO來方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計(jì)和發(fā)送及接受子系統(tǒng)的各個(gè)功能模塊的實(shí)現(xiàn)分析以及在Quartus Ⅱ5.0上的實(shí)現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個(gè)系統(tǒng)的硬件電路設(shè)計(jì)和它在真實(shí)系統(tǒng)中連機(jī)調(diào)試所得到的測(cè)試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級(jí)等特點(diǎn)并且達(dá)到課題各項(xiàng)指標(biāo)的要求。 最后是對(duì)論文工作的一些總結(jié)和對(duì)今后工作的展望。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-07-04

    上傳用戶:yd19890720

  • SCANCON公司編碼器產(chǎn)品資料

    公司簡(jiǎn)介SCANCON公司自1973年起生產(chǎn)高品質(zhì)工業(yè)用旋轉(zhuǎn)編碼器。從生產(chǎn)石油化工業(yè)用的2通道Eex編碼器開始,主要用于配油裝置。現(xiàn)在SCANCON的Eex編碼器,是占據(jù)市場(chǎng)最大分額的編碼器之一。Eex編碼器有各種型號(hào),有緊湊重型實(shí)心軸或中空軸系列編碼器。最新型的編碼器完全由不銹鋼制造,防護(hù)等級(jí)為IP67。

    標(biāo)簽: SCANCON 編碼器

    上傳時(shí)間: 2013-11-02

    上傳用戶:cainaifa

  • 基于VHDL語(yǔ)言描述的一個(gè)分頻器

    基于VHDL語(yǔ)言描述的一個(gè)分頻器,根據(jù)端口值,可作為四分頻,八分頻等分頻器使用。

    標(biāo)簽: VHDL 語(yǔ)言 分頻器

    上傳時(shí)間: 2013-12-31

    上傳用戶:集美慧

  • usbFirmware,Intel公司開發(fā)的通用串行總線架構(gòu)(USB)的目的主要基于以下三方面考慮: (一)計(jì)算機(jī)與電話之間的連接:顯然用計(jì)算機(jī)來進(jìn)行計(jì)算機(jī)通信將是下一代計(jì)算機(jī)基本的應(yīng)用。機(jī)器和人

    usbFirmware,Intel公司開發(fā)的通用串行總線架構(gòu)(USB)的目的主要基于以下三方面考慮: (一)計(jì)算機(jī)與電話之間的連接:顯然用計(jì)算機(jī)來進(jìn)行計(jì)算機(jī)通信將是下一代計(jì)算機(jī)基本的應(yīng)用。機(jī)器和人們的數(shù)據(jù)交互流動(dòng)需要一個(gè)廣泛而又便宜的連通網(wǎng)絡(luò)。然而,由于目前產(chǎn)業(yè)間的相互獨(dú)立發(fā)展,尚未建立統(tǒng)一標(biāo)準(zhǔn),而USB則可以廣泛的連接計(jì)算機(jī)和電話。 (二)易用性:眾所周知,PC機(jī)的改裝是極不靈活的。對(duì)用戶友好的圖形化接口和一些軟硬件機(jī)制的結(jié)合,加上新一代總線結(jié)構(gòu)使得計(jì)算機(jī)的沖突大量減少,且易于改裝。但以終端用戶的眼光來看,PC機(jī)的輸入/輸出,如串行/并行端口、鍵盤、鼠標(biāo)、操縱桿接口等,均還沒有達(dá)到即插即用的特性,USB正是在這種情況下問世的。 (三)端口擴(kuò)充:外圍設(shè)備的添加總是被相當(dāng)有限的端口數(shù)目限制著。缺少一個(gè)雙向、價(jià)廉、與外設(shè)連接的中低速的總線,限制了外圍設(shè)備(諸如電話/電傳/調(diào)制解調(diào)器的適配器、掃描儀、鍵盤、PDA)的開發(fā)。現(xiàn)有的連接只可對(duì)極少設(shè)備進(jìn)行優(yōu)化,對(duì)于PC機(jī)的新的功能部件的添加需定義一個(gè)新的接口來滿足上述需要,USB就應(yīng)運(yùn)而生。它是快速、雙向、同步、動(dòng)態(tài)連接且價(jià)格低廉的串行接口,可以滿足PC機(jī)發(fā)展的現(xiàn)在和未來的需要。

    標(biāo)簽: usbFirmware Intel 計(jì)算機(jī) USB

    上傳時(shí)間: 2013-12-19

    上傳用戶:aa54

  • 牛頓插值方法求解多項(xiàng)式的系數(shù)

    牛頓插值方法求解多項(xiàng)式的系數(shù),通過等值差分,是用C寫成的,可以運(yùn)行!

    標(biāo)簽: 牛頓 插值 多項(xiàng)式 系數(shù)

    上傳時(shí)間: 2017-04-03

    上傳用戶:zxc23456789

  • FPGA開發(fā)經(jīng)常用到分頻

    FPGA開發(fā)經(jīng)常用到分頻,分頻固然簡(jiǎn)單,但是本程序可以實(shí)現(xiàn)任意占空比任意分頻,用verilog編寫,非常好用。

    標(biāo)簽: FPGA 分頻

    上傳時(shí)間: 2017-04-25

    上傳用戶:caiiicc

  • 并串轉(zhuǎn)換器:將并行輸入的信號(hào)以串行方式輸出

    并串轉(zhuǎn)換器:將并行輸入的信號(hào)以串行方式輸出,這里要注意需先對(duì)時(shí)鐘進(jìn)行分頻,用得到的低頻信號(hào)控制時(shí)序,有利于觀察結(jié)果(可以通過L燈觀察結(jié)果)

    標(biāo)簽: 轉(zhuǎn)換器 并行 信號(hào) 串行方式

    上傳時(shí)間: 2013-12-21

    上傳用戶:jiahao131

主站蜘蛛池模板: 丹寨县| 邹城市| 沙坪坝区| 玛多县| 泸西县| 芒康县| 合山市| 叙永县| 新干县| 方正县| 育儿| 军事| 新疆| 嫩江县| 蓬溪县| 龙胜| 静乐县| 侯马市| 庐江县| 博罗县| 涿州市| 连山| 安徽省| 江永县| 宜阳县| 邛崃市| 庆元县| 运城市| 东兴市| 呼图壁县| 繁峙县| 卓尼县| 连江县| 钟祥市| 铜川市| 揭东县| 凤冈县| 扶余县| 绍兴县| 桦川县| 汕尾市|