亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

光學(xué)(xué)器件

  • 板級(jí)光互連協(xié)議研究與FPGA實(shí)現(xiàn)

    隨著集成電路頻率的提高和多核時(shí)代的到來,傳統(tǒng)的高速電互連技術(shù)面臨著越來越嚴(yán)重的瓶頸問題,而高速下的光互連具有電互連無法比擬的優(yōu)勢,成為未來電互連的理想替代者,也成為科學(xué)研究的熱點(diǎn)問題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級(jí)、芯片級(jí)的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來設(shè)計(jì),鏈路層功能包括了協(xié)議原語設(shè)計(jì),數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計(jì),流量控制機(jī)制設(shè)計(jì),協(xié)議通道初始化設(shè)計(jì),錯(cuò)誤檢測機(jī)制設(shè)計(jì)和空閑字符產(chǎn)生、時(shí)鐘補(bǔ)償方式設(shè)計(jì);物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)技術(shù)實(shí)現(xiàn)了定制協(xié)議的單通道模式。重點(diǎn)是數(shù)據(jù)鏈路層的實(shí)現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識(shí)產(chǎn)權(quán))——RocketIO來實(shí)現(xiàn)。實(shí)現(xiàn)的過程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開發(fā)環(huán)境)開發(fā)流程,使用的設(shè)計(jì)工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對(duì)實(shí)現(xiàn)的協(xié)議進(jìn)行了軟件仿真和上扳測試,訪真和測試結(jié)果表明,實(shí)現(xiàn)的單通道模式,支持的最高串行頻率達(dá)到3.5GHz,完全滿足了光互連驗(yàn)證系統(tǒng)初期的要求,同時(shí)由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對(duì)物理層IP的定制是成功的。

    標(biāo)簽: FPGA 板級(jí) 光互連 協(xié)議研究

    上傳時(shí)間: 2013-06-28

    上傳用戶:guh000

  • 基于FPGA的光接收機(jī)數(shù)據(jù)恢復(fù)電路

    隨著信息產(chǎn)業(yè)的不斷發(fā)展,人們對(duì)數(shù)據(jù)傳輸速率要求越來越高,從而對(duì)數(shù)據(jù)發(fā)送端和接收端的性能都提出了更高的要求。接收機(jī)的一個(gè)重要任務(wù)就是在于克服各種非理想因素的干擾下,從接收到的被噪聲污染的數(shù)據(jù)信號(hào)中提取同步信息,并進(jìn)而將數(shù)據(jù)正確的恢復(fù)出來。而數(shù)據(jù)恢復(fù)電路是光纖通信和其他許多類似數(shù)字通信領(lǐng)域中不可或缺的關(guān)鍵電路,其性能決定了接收端的總體性能。 目前,數(shù)據(jù)恢復(fù)電路的結(jié)構(gòu)主要有“時(shí)鐘提取”和“過采樣”兩種結(jié)構(gòu)。基于“過采樣”的數(shù)據(jù)恢復(fù)方法的關(guān)鍵是過采樣,即通過引入?yún)⒖紩r(shí)鐘,并增加時(shí)鐘源個(gè)數(shù)的方式來代替第一種方法中的“時(shí)鐘提取”。與“時(shí)鐘提取”的數(shù)據(jù)恢復(fù)方法相比,基于“過采樣”的數(shù)據(jù)恢復(fù)方法在性能上還有較大的差距,但是后者擁有高帶寬、立即鎖存能力、較低的等待時(shí)間和更高的抖動(dòng)容限,更易于通過數(shù)字的方法實(shí)現(xiàn),實(shí)現(xiàn)更簡單,成本更低,并且這是一種數(shù)字化的模擬技術(shù)。如果能通過“過采樣”方法在普通的邏輯電路上實(shí)現(xiàn)622.08Mb/s甚至更高速率的數(shù)據(jù)恢復(fù),并將它作為一個(gè)IP模塊來代替專用的時(shí)鐘恢復(fù)芯片,這無疑將是性能和成本的較好結(jié)合。 本文主要研究“過采樣”數(shù)據(jù)恢復(fù)電路的基本原理,通過全數(shù)字的設(shè)計(jì)方法,給出了在低成本可編程器件FPGA上實(shí)現(xiàn)數(shù)據(jù)恢復(fù)電路兩種不同的過采樣的實(shí)現(xiàn)方案,即基于時(shí)鐘延遲的過采樣和基于數(shù)據(jù)延遲的過采樣。基于時(shí)鐘延遲的過采樣數(shù)據(jù)恢復(fù)電路方案,通過測試驗(yàn)證,其最高恢復(fù)的數(shù)據(jù)傳輸率可達(dá)到640Mb/s。測試結(jié)果表明,采用該方案實(shí)現(xiàn)的時(shí)鐘恢復(fù)電路可工作在光纖通信系統(tǒng)STM-4速率級(jí),即622.08MHz頻率上,各方面指標(biāo)基本符合要求。

    標(biāo)簽: FPGA 光接收機(jī) 數(shù)據(jù)恢復(fù) 電路

    上傳時(shí)間: 2013-04-24

    上傳用戶:axxsa

  • 光電子器件模型與OEIC模擬

    光電子器件模型與OEIC模擬 作者:陳維友;楊樹人;劉式墉 本書是作者多年來在光電子器件電路模型和光電集成回路計(jì)算機(jī)輔助分析研究方面的工作總結(jié)。

    標(biāo)簽: OEIC 光電子器件 模型 模擬

    上傳時(shí)間: 2013-04-24

    上傳用戶:lty6899826

  • 一款基于SRAM的FPGA器件設(shè)計(jì)

    FPGA是一種可通過用戶編程來實(shí)現(xiàn)各種數(shù)字電路的集成電路器件。用FPGA設(shè)計(jì)數(shù)字系統(tǒng)有設(shè)計(jì)靈活、低成本,低風(fēng)險(xiǎn)、面市時(shí)間短等好處。本課題在結(jié)合國際上FPGA器件方面的各種研究成果基礎(chǔ)上,對(duì)FPGA器件結(jié)構(gòu)進(jìn)行了深入的探討,重點(diǎn)對(duì)FPGA的互連結(jié)構(gòu)進(jìn)行了分析與優(yōu)化。FPGA器件速度和面積上相對(duì)于ASIC電路的不足很大程度上是由可編程布線結(jié)構(gòu)造成的,F(xiàn)PGA一般用大量的可編程傳輸管開關(guān)和通用互連線段實(shí)現(xiàn)門器件的連接,而全定制電路中僅用簡單的金屬線實(shí)現(xiàn),傳輸管開關(guān)帶來很大的電阻和電容參數(shù),因而速度要慢于后者。這也說明,通過優(yōu)化可編程連接方式和布線結(jié)構(gòu),可大大改善電路的性能。本文研究了基于SRAM編程技術(shù)的FPGA器件中邏輯模塊、互連資源等對(duì)FPGA性能和面積的影響。論文中在介紹FPGA器件的體系構(gòu)架后,首先對(duì)開關(guān)矩陣進(jìn)行了研究,結(jié)合Wilton開關(guān)矩陣和Disioint開關(guān)矩陣的特點(diǎn),得到一個(gè)連接更加靈活的開關(guān)矩陣,提高了FPGA器件的可布線性,接著本課題中又對(duì)通用互連線長度、通用互連線間的連接方式和布線通道的寬度等進(jìn)行了探討,并針對(duì)本課題中的FPGA器件,得出了一套適合于中小規(guī)模邏輯器件的通用互連資源結(jié)構(gòu),仿真顯示新的互連方案有較好的速度和面積性能,在互連資源的面積和性能上達(dá)到一個(gè)很好的折中。 接下來課題中對(duì)FPGA電路的可編程邏輯資源進(jìn)行了研究,得到了一種邏輯規(guī)模適中的粗粒度邏輯塊簇,該邏輯塊簇采用類似Xilinx 公司的FPGA產(chǎn)品的LUT加觸發(fā)器結(jié)構(gòu),使邏輯塊簇內(nèi)部基本邏輯單元的聯(lián)系更加緊密,提高了邏輯資源的功能和利用率。隨后我們還研究了IO模塊數(shù)目的確定和分布式SRAM結(jié)構(gòu)中編程電路結(jié)構(gòu)的設(shè)計(jì),并簡單介紹了SRAM單元的晶體管級(jí)設(shè)計(jì)原理。最后,在對(duì)FPGA構(gòu)架研究基礎(chǔ)上,完成了一款FPGA電路的設(shè)計(jì)并設(shè)計(jì)了相應(yīng)的電路測試方案,該課題結(jié)合CETC58研究所的一個(gè)重要項(xiàng)目進(jìn)行,目前已成功通過CSMC0.6μm 2P2M工藝成功流片,測試結(jié)果顯示其完全達(dá)到了預(yù)期的性能。

    標(biāo)簽: SRAM FPGA 器件設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:6546544

  • LED的調(diào)光原理分析與設(shè)計(jì)實(shí)例

    對(duì)于 LED 光源來說,調(diào)光也是比其他熒光燈、節(jié)能燈、高壓 鈉燈等更容易實(shí)現(xiàn),所以更應(yīng)該在各種類型的 LED燈具中加上調(diào)光的功能

    標(biāo)簽: LED 調(diào)光 設(shè)計(jì)實(shí)例

    上傳時(shí)間: 2013-05-17

    上傳用戶:qweqweqwe

  • 實(shí)時(shí)三維信息獲取系統(tǒng)

    三維彩色信息獲取系統(tǒng)目的是獲取對(duì)象的三維空間坐標(biāo)和顏色信息。它是計(jì)算機(jī)視覺研究的重要內(nèi)容,也是當(dāng)前信息科學(xué)研究中的一個(gè)重要熱點(diǎn)。 本文首先介紹了三維信息獲取技術(shù)的意義和實(shí)時(shí)可重構(gòu)三維激光彩色信息獲取系統(tǒng)總體方案。該方案合理劃分了系統(tǒng)的圖像處理任務(wù),充分地利用了擁有的硬、軟件資源。闡述了基于FPGA處理器的硬件系統(tǒng)結(jié)構(gòu)及其工作原理和系統(tǒng)工作時(shí)序。 本文還研究了圖像處理系統(tǒng)中的數(shù)字邏輯設(shè)計(jì),總結(jié)出了較完整、規(guī)范化的設(shè)計(jì)流程和方法,介紹了從圖像處理算法到可編程邏輯器件的規(guī)范化映射方法,總結(jié)了在視頻系統(tǒng)中的高級(jí)設(shè)計(jì)技巧,包括并行流水線技術(shù)和循環(huán)結(jié)構(gòu)的硬件實(shí)現(xiàn)方式等。 為了說明提出的設(shè)計(jì)方法,本文分析了基于自適應(yīng)閾值的結(jié)構(gòu)光條紋中心的方向模板快速檢測算法的硬件實(shí)現(xiàn)。該算法是把自適應(yīng)閾值法與可變方向模板法相結(jié)合,具有穩(wěn)定性好、精度高、計(jì)算簡單、數(shù)據(jù)存儲(chǔ)量小、實(shí)現(xiàn)速度快的特點(diǎn),此外,該方法有利于硬件快速實(shí)現(xiàn)。實(shí)踐證明這種方法是實(shí)用的、有效的。 本文的重點(diǎn)在于研制了具有完全自主知識(shí)產(chǎn)權(quán)的實(shí)時(shí)可重構(gòu)三維激光彩色信息獲取系統(tǒng)中視頻圖像處理專用集成電路。該集成電路是實(shí)現(xiàn)系統(tǒng)快速算法的核心,使用現(xiàn)場可編程器FPGA器件EPlK50實(shí)現(xiàn)提取激光線、提取人頭輪廓線和提取中心顏色線算法;該集成電路還要實(shí)現(xiàn)系統(tǒng)所需的控制邏輯。控制部分包括將視頻采集輸出端口信號(hào)轉(zhuǎn)化為RGB真彩色信號(hào)的數(shù)據(jù)鎖存模塊、各FIFO緩存器的輸入輸出控制模塊和系統(tǒng)需要的其它信號(hào)控制模塊。提出提取輪廓線快速算法,即由FPGA處理器與主機(jī)交互式共同快速完成提取人頭正側(cè)影輪廓線算法。該專用集成電路研制是整個(gè)實(shí)時(shí)可重構(gòu)三維激光彩色信息獲取系統(tǒng)實(shí)現(xiàn)的關(guān)鍵。

    標(biāo)簽:

    上傳時(shí)間: 2013-07-23

    上傳用戶:lguotao

  • 半導(dǎo)體器件物理基礎(chǔ)

    半導(dǎo)體器件物理基礎(chǔ) 電子入門到精通

    標(biāo)簽: 半導(dǎo)體器件 物理

    上傳時(shí)間: 2013-04-24

    上傳用戶:唐僧他不信佛

  • 單片機(jī)外圍器件實(shí)用手冊(cè)存儲(chǔ)器分冊(cè)

    ·單片機(jī)外圍器件實(shí)用手冊(cè)存儲(chǔ)器分冊(cè)

    標(biāo)簽: 單片機(jī) 外圍器件 實(shí)用手冊(cè)

    上傳時(shí)間: 2013-04-24

    上傳用戶:xiehao13

  • 基于FPGA的CCD探測系統(tǒng)

    隨著圖像采集系統(tǒng)的廣泛應(yīng)用,人們對(duì)CCD探測系統(tǒng)的要求日益提高。傳統(tǒng)的CCD探測系統(tǒng)由于結(jié)構(gòu)復(fù)雜,造價(jià)較高,己不能滿足日益廣泛的應(yīng)用需要。本文設(shè)計(jì)了一套基于單片F(xiàn)PGA的小型化與經(jīng)濟(jì)化的CCD探測系統(tǒng),能夠滿足空間光強(qiáng)的測量并實(shí)現(xiàn)光信號(hào)的識(shí)別和處理。    本文研究了CCD探測系統(tǒng)的基本結(jié)構(gòu)。設(shè)計(jì)了基于單片F(xiàn)PGA的CCD探測系統(tǒng)的硬件電路原理圖,完成了硬件電路板制作與調(diào)試。系統(tǒng)FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設(shè)計(jì),實(shí)現(xiàn)了CCD探測系統(tǒng)的小型化與經(jīng)濟(jì)化的目標(biāo)。利用FPGA器件實(shí)現(xiàn)了CCD驅(qū)動(dòng)時(shí)序脈沖的設(shè)計(jì)、實(shí)現(xiàn)了單采樣與相關(guān)雙采樣的控制程序設(shè)計(jì),利用FPGA的數(shù)字信號(hào)處理功能實(shí)現(xiàn)了相關(guān)雙采樣的信號(hào)處理。基于FPGA的可編程特性,在不改變外部電路的基礎(chǔ)上,通過程序的改變,對(duì)CCD驅(qū)動(dòng)頻率、模數(shù)轉(zhuǎn)換器采樣時(shí)刻的選擇進(jìn)行方便調(diào)節(jié)。系統(tǒng)與上位機(jī)的數(shù)據(jù)傳輸接口采用了網(wǎng)絡(luò)傳輸方案,充分發(fā)揮了網(wǎng)絡(luò)傳輸?shù)倪h(yuǎn)距離傳輸、遠(yuǎn)程訪問、信息共享等優(yōu)勢,系統(tǒng)采用基于FPGA的NiosⅡ嵌入式處理器系統(tǒng),通過對(duì)其應(yīng)用軟件的開發(fā),實(shí)現(xiàn)了系統(tǒng)與上位機(jī)之間數(shù)據(jù)的可靠性傳輸。

    標(biāo)簽: FPGA CCD 探測系統(tǒng)

    上傳時(shí)間: 2013-08-06

    上傳用戶:hainan_256

  • 用DSP器件實(shí)現(xiàn)Modbus協(xié)議與GP觸摸屏通訊

    ·摘要:  本文提出了在DSP器件上實(shí)現(xiàn)Modbus協(xié)議,并在此基礎(chǔ)上與GP觸摸屏通訊.這不僅擴(kuò)展了GP觸摸屏可連接器件的范圍,而且對(duì)開發(fā)者采用GP觸摸屏作為帶串口的智能設(shè)備的上位機(jī)和人機(jī)界面(HMI)提供了參考.  

    標(biāo)簽: Modbus DSP 器件 協(xié)議

    上傳時(shí)間: 2013-06-26

    上傳用戶:Ruzzcoy

主站蜘蛛池模板: 山西省| 清流县| 呼和浩特市| 关岭| 江西省| 渑池县| 潜江市| 绥滨县| 厦门市| 延津县| 宜丰县| 大方县| 黔东| 上高县| 惠水县| 仁化县| 武邑县| 孝感市| 科尔| 青州市| 张家港市| 岳普湖县| 枣庄市| 东港市| 乌兰浩特市| 德格县| 永昌县| 淳化县| 准格尔旗| 安福县| 平南县| 同江市| 临西县| 安塞县| 中牟县| 定兴县| 泰和县| 柳江县| 石阡县| 鹰潭市| 成都市|