PCB 設(shè)計對于電路設(shè)計而言越來越重要。但不少設(shè)計者往往只注重原理設(shè)計,而對PCB 板的設(shè)計布局考慮不多,因此在完成的電路設(shè)計中常會出現(xiàn)EMC 問題。文中從射頻電路的特性出發(fā),闡述了射頻電路PCB 設(shè)計中需要注意的一些問題。
上傳時間: 2013-10-24
上傳用戶:jiangxiansheng
射頻與數(shù)模混合類高速PCB設(shè)計,對手機(jī)設(shè)計者,及PROTEL熟練者大有裨益! 射頻與數(shù)?;旌项惛咚貾CB設(shè)計,對手機(jī)設(shè)計者,及PROTEL熟練者大有裨益
上傳時間: 2013-11-22
上傳用戶:CSUSheep
介紹了采用protel 99se進(jìn)行射頻電路pcb設(shè)計的設(shè)計流程為了保證電路的性能。在進(jìn)行射頻電路pcb設(shè)計時應(yīng)考慮電磁兼容性,因而重點討論了元器件的布局與布線原則來達(dá)到電磁兼容的目的.關(guān)鍵詞 射頻電路 電磁兼容 布局
上傳時間: 2013-11-14
上傳用戶:竺羽翎2222
減小電磁干擾的印刷電路板設(shè)計原則 內(nèi) 容 摘要……1 1 背景…1 1.1 射頻源.1 1.2 表面貼裝芯片和通孔元器件.1 1.3 靜態(tài)引腳活動引腳和輸入.1 1.4 基本回路……..2 1.4.1 回路和偶極子的對稱性3 1.5 差模和共模…..3 2 電路板布局…4 2.1 電源和地…….4 2.1.1 感抗……4 2.1.2 兩層板和四層板4 2.1.3 單層板和二層板設(shè)計中的微處理器地.4 2.1.4 信號返回地……5 2.1.5 模擬數(shù)字和高壓…….5 2.1.6 模擬電源引腳和模擬參考電壓.5 2.1.7 四層板中電源平面因該怎么做和不應(yīng)該怎么做…….5 2.2 兩層板中的電源分配.6 2.2.1 單點和多點分配.6 2.2.2 星型分配6 2.2.3 格柵化地.7 2.2.4 旁路和鐵氧體磁珠……9 2.2.5 使噪聲靠近磁珠……..10 2.3 電路板分區(qū)…11 2.4 信號線……...12 2.4.1 容性和感性串?dāng)_……...12 2.4.2 天線因素和長度規(guī)則...12 2.4.3 串聯(lián)終端傳輸線…..13 2.4.4 輸入阻抗匹配...13 2.5 電纜和接插件……...13 2.5.1 差模和共模噪聲……...14 2.5.2 串?dāng)_模型……..14 2.5.3 返回線路數(shù)目..14 2.5.4 對板外信號I/O的建議14 2.5.5 隔離噪聲和靜電放電ESD .14 2.6 其他布局問題……...14 2.6.1 汽車和用戶應(yīng)用帶鍵盤和顯示器的前端面板印刷電路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 電纜和屏蔽旁路………………..16 4 總結(jié)…………………………………………17 5 參考文獻(xiàn)………………………17
上傳時間: 2013-10-24
上傳用戶:18165383642
共模干擾和差模干擾是電子、 電氣產(chǎn)品上重要的干擾之一,它們 可以對周圍產(chǎn)品的穩(wěn)定性產(chǎn)生嚴(yán)重 的影響。在對某些電子、電氣產(chǎn)品 進(jìn)行電磁兼容性設(shè)計和測試的過程 中,由于對各種電磁干擾采取的抑 制措施不當(dāng)而造成產(chǎn)品在進(jìn)行電磁 兼容檢測時部分測試項目超標(biāo)或通 不過EMC 測試,從而造成了大量人 力、財力的浪費。為了掌握電磁干 擾抑制技術(shù)的一些特點,正確理解 一些概念是十分必要的。共模干擾 和差模干擾的概念就是這樣一種重 要概念。正確理解和區(qū)分共模和差 模干擾對于電子、電氣產(chǎn)品在設(shè)計 過程中采取相應(yīng)的抗干擾技術(shù)十分 重要,也有利于提高產(chǎn)品的電磁兼 容性。
上傳時間: 2014-01-16
上傳用戶:tdyoung
第二章 地線干擾與接地技術(shù)為什么要地線地環(huán)路問題與解決方法公共阻抗耦合問題與解決方法各種接地方法電纜屏蔽層的接地 安全地信號地地線引發(fā)干擾問題的原因?qū)Ь€的阻抗導(dǎo)線的阻抗金屬條與導(dǎo)線的阻抗比較地線問題-地環(huán)路隔離變壓器光隔離器共模扼流圈的作用平衡電路對地環(huán)路干擾的抑制地線問題-公共阻抗耦合單點接地對噪聲的抑制接地方式種類單點接地串聯(lián)單點、并聯(lián)單點混合接地線路板上的地線長地線的阻抗多點接地混合接地
上傳時間: 2013-11-30
上傳用戶:tsfh
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時,晶片會發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。
上傳時間: 2014-01-20
上傳用戶:蒼山觀海
對三相雙降壓式并網(wǎng)逆變器這一新型拓?fù)涞幕?刂七M(jìn)行了研究,使系統(tǒng)獲得良好的魯棒性。首先,對三相雙降壓式并網(wǎng)逆變器進(jìn)行了等效分析。然后,根據(jù)等效分析電路重點對其滑??刂七M(jìn)行了設(shè)計,并在控制律中采用了平滑函數(shù)來取代符號函數(shù)以削弱抖振。仿真結(jié)果表明,采用滑??刂坪蟮娜嚯p降壓式并網(wǎng)逆變器具有很好的動態(tài)和穩(wěn)態(tài)性能,且輸出的并網(wǎng)電流諧波含量低,波形質(zhì)量好。
標(biāo)簽: 三相 并網(wǎng)逆變器 降壓
上傳時間: 2013-10-13
上傳用戶:zycidjl
基于HHNEC 0.35um BCD工藝設(shè)計了一種應(yīng)用于峰值電流模升壓轉(zhuǎn)換器的動態(tài)斜坡補(bǔ)償電路。該電路能夠跟隨輸入輸出信號變化,相應(yīng)給出適當(dāng)?shù)难a(bǔ)償量,從而避免了常規(guī)斜坡補(bǔ)償所帶來的系統(tǒng)帶載能力低及瞬態(tài)響應(yīng)慢等問題。經(jīng)Cadence Spectre驗證,該電路能夠達(dá)到設(shè)計要求。
標(biāo)簽: 峰值 升壓轉(zhuǎn)換器 動態(tài) 電流模
上傳時間: 2013-10-11
上傳用戶:ysystc699
調(diào)光芯片
標(biāo)簽: 7232 SM 觸摸調(diào)光 方案
上傳時間: 2013-12-25
上傳用戶:Wwill
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1