基于FPGA的UARTIP核設計與實現.pdf
標簽: UARTIP FPGA
上傳時間: 2013-08-22
上傳用戶:kaje
使用CPLD仿真8088核,內有源程序和說明,可以參考
標簽: CPLD 8088 仿真 有源
上傳用戶:eclipse
arm9_fpga2_verilog是一個可以綜合的用verilog寫的arm9的ip軟核,對學習arm和FPGA開發有幫助。
標簽: verilog fpga arm9 arm
上傳時間: 2013-08-23
上傳用戶:xlcky
xilinx ise 7.1下 實現sparten3 basys板上基于8086FPGA軟核的吃豆子游戲
標簽: sparten3 xilinx basys 8086
上傳用戶:417313137
關于FPGA的一些常識及含IP核的VHDL設計源代碼。
標簽: FPGA VHDL 常識 IP核
上傳時間: 2013-09-03
上傳用戶:tsfh
并口epp模式下與fpga通信例子,附源碼
標簽: fpga epp 并口 模式
上傳用戶:caiqinlin
針對傳統第二代電流傳輸器(CCII)電壓跟隨不理想的問題,提出了新型第二代電流傳輸器(CCCII)并通過采用新型第二代電流傳輸器(CCCII)構成二階電流模式帶通濾波器,此濾波器只需使用2個電流傳輸器和2個電容即可完成設計。設計結構簡單,其中心頻率可由電流傳輸器的偏置電流控制。利用HSpice軟件仿真分析并驗證了理論設計的準確性和可行性。
標簽: CCCII 電流模式 二階 帶通濾波器設計
上傳時間: 2013-11-15
上傳用戶:jqy_china
介紹了廣泛應用于各種電流模式電路的第二代電流控制電流傳輸器原件的跨導線性環特性和端口特性,以及其基本組成共源共柵電流鏡,并提出了基于共源共柵電流鏡的新型COMS電流傳輸器。在此基礎上,設計了基于電流控制電流傳輸器的電流模式積分電路,并利用Hspice軟件進行輸入為正弦波和方波時的輸出波形的仿真驗證。
標簽: CCCII 電流模式 積分電路
上傳時間: 2013-10-22
上傳用戶:wtrl
結合功率MOSFET管不同的失效形態,論述了功率MOSFET管分別在過電流和過電壓條件下損壞的模式,并說明了產生這樣的損壞形態的原因,也分析了功率MOSFET管在關斷及開通過程中發生失效形態的差別,從而為失效在關斷或在開通過程中發生損壞提供了判斷依據。給出了測試過電流和過電壓的電路圖。同時分析了功率MOSFET管在動態老化測試中慢速開通、在電池保護電路應用中慢速關斷及較長時間工作在線性區時損壞的形態。最后,結合實際應用,論述了功率MOSFET通常會產生過電流和過電壓二種混合損壞方式損壞機理和過程。
標簽: MOSFET 開關電源 功率 分
上傳時間: 2013-11-14
上傳用戶:dongqiangqiang
峰值電流模式的單片式DCDC變換器設計
標簽: DCDC 峰值電流 單片式 變換器
上傳時間: 2014-12-24
上傳用戶:debuchangshi
蟲蟲下載站版權所有 京ICP備2021023401號-1