亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

具備抗電壓波動功能

  • 基于DDS技術(shù)的高頻正弦波發(fā)生器的設(shè)計

    以混合信號單片機C8051F020 及DDS 芯片AD9834 為核心,采用直接數(shù)字合成(DDS)技術(shù)完成多功能高頻正弦信號發(fā)生器的設(shè)計。該正弦信號發(fā)生器可輸出可調(diào)頻穩(wěn)定正弦信號,頻率最高可達

    標(biāo)簽: DDS 高頻 正弦波發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:pinksun9

  • 基于DSPFPGA的圖像處理電路板硬件設(shè)計

    波前處理機是自適應(yīng)光學(xué)系統(tǒng)中實時信號處理和運算的核心,隨著自適應(yīng)光學(xué)系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數(shù)據(jù)處理能力以保證系統(tǒng)的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數(shù)據(jù)進行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續(xù)的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內(nèi)外圖像處理技術(shù)的應(yīng)用和發(fā)展?fàn)顩r,接著介紹了傳統(tǒng)的專用和通用圖像處理系統(tǒng)的結(jié)構(gòu)、特點和模型,并通過分析DSP芯片以及DSP系統(tǒng)的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統(tǒng)。該系統(tǒng)不同于傳統(tǒng)基于PC機模式的圖像處理系統(tǒng),發(fā)揮了DSP和FPGA兩者的優(yōu)勢,能更好地提高圖像處理系統(tǒng)實時性能,同時也最大可能地降低成本。 論文根據(jù)圖像處理系統(tǒng)的設(shè)計目的、應(yīng)用需求確定了器件的選型。介紹了主要的器件,接著從系統(tǒng)架構(gòu)、邏輯結(jié)構(gòu)、硬件各功能模塊組成等方面詳細(xì)介紹了DSP+FPGA圖像處理系統(tǒng)硬件設(shè)計,并分析了包括各種參數(shù)指標(biāo)選擇、連接方式在內(nèi)的具體設(shè)計方法以及應(yīng)該注意的問題。 論文在闡述傳輸線理論的基礎(chǔ)上,在制作PCB電路板的過程中,針對高速電路設(shè)計中易出現(xiàn)的問題,詳細(xì)分析了高速PCB設(shè)計中的信號完整性問題,包括反射、串?dāng)_等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進行了一定的理論和技術(shù)探討和研究。 論文還介紹了基于FPGA的邏輯設(shè)計,包括了圖像采集模塊的工作原理、設(shè)計方案和SDRAM控制器的設(shè)計,介紹了SDRAM的基本操作和工作時序,重點闡述系統(tǒng)中可編程器件內(nèi)部模塊化SDRAM控制器的設(shè)計及仿真結(jié)果。 論文最后描述了硬件系統(tǒng)的測試及調(diào)試流程,并給出了部分的調(diào)試結(jié)果。 該系統(tǒng)主要優(yōu)點有:實時性、高速性。硬件設(shè)計的執(zhí)行速度,在高速DSP和FPGA中實現(xiàn)信號處理算法程序,保證了系統(tǒng)實時性的實現(xiàn);性價比高。自行研究設(shè)計的電路及硬件系統(tǒng)比較好的解決了高速實時圖像處理的需求。

    標(biāo)簽: DSPFPGA 圖像處理 電路板 硬件設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:firstbyte

  • 基于DSP和FPGA的數(shù)字化開關(guān)電源

    文章開篇提出了開發(fā)背景。認(rèn)為現(xiàn)在所廣泛應(yīng)用的開關(guān)電源都是基于傳統(tǒng)的分立元件組成的。它的特點是頻率范圍窄、電力小、功能少、器件多、成本較高、精度低,對不同的客戶要求來“量身定做”不同的產(chǎn)品,同時幾乎沒有通用性和可移植性。在電子技術(shù)飛速發(fā)展的今天,這種傳統(tǒng)的模擬開關(guān)電源已經(jīng)很難跟上時代的發(fā)展步伐。 隨著DSP、ASIC等電子器件的小型化、高速化,開關(guān)電源的控制部分正在向數(shù)字化方向發(fā)展。由于數(shù)字化,使開關(guān)電源的控制部分的智能化、零件的共通化、電源的動作狀態(tài)的遠距離監(jiān)測成為了可能,同時由于它的智能化、零件的共通化使得它能夠靈活地應(yīng)對不同客戶的需求,這就降低了開發(fā)周期和成本。依靠現(xiàn)代數(shù)字化控制和數(shù)字信號處理新技術(shù),數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。 在數(shù)字化領(lǐng)域的今天,最后一個沒有數(shù)字化的堡壘就是電源領(lǐng)域。近年來,數(shù)字電源的研究勢頭與日俱增,成果也越來越多。雖然目前中國制造的開關(guān)電源占了世界市場的80%以上,但都是傳統(tǒng)的比較低端的模擬電源。高端市場上幾乎沒有我們份額。 本論文研究的主要內(nèi)容是在傳統(tǒng)開關(guān)電源模擬調(diào)節(jié)器的基礎(chǔ)上,提出了一種新的數(shù)字化調(diào)節(jié)器方案,即基于DSP和FPGA的數(shù)字化PID調(diào)節(jié)器。論文對系統(tǒng)方案和電路進行了較為具體的設(shè)計,并通過測試取得了預(yù)期結(jié)果。測試證明該方案能夠適合本行業(yè)時代發(fā)展的步伐,使系統(tǒng)電路更簡單,精度更高,通用性更強。同時該方案也可用于相關(guān)領(lǐng)域。 本文首先分析了國內(nèi)外開關(guān)電源發(fā)展的現(xiàn)狀,以及研究數(shù)字化開關(guān)電源的意義。然后提出了數(shù)字化開關(guān)電源的總體設(shè)計框圖和實現(xiàn)方案,并與傳統(tǒng)的開關(guān)電源做了較為詳細(xì)的比較。本論文的設(shè)計方案是采用DSP技術(shù)和FPGA技術(shù)來做數(shù)字化PID調(diào)節(jié),通過數(shù)字化PID算法產(chǎn)生PWM波來控制斬波器,控制主回路。從而取代傳統(tǒng)的模擬PID調(diào)節(jié)器,使電路更簡單,精度更高,通用性更強。傳統(tǒng)的模擬開關(guān)電源是將電流電壓反饋信號做PID調(diào)節(jié)后--分立元器件構(gòu)成,采用專用脈寬調(diào)制芯片實現(xiàn)PWM控制。電流反饋信號來自主回路的電流取樣,電壓反饋信號來自主回路的電壓采樣。再將這兩個信號分別送至電流調(diào)節(jié)器和電壓調(diào)節(jié)器的反相輸入端,用來實現(xiàn)閉環(huán)控制。同時用來保證系統(tǒng)的穩(wěn)定性及實現(xiàn)系統(tǒng)的過流過壓保護、電流和電壓值的顯示。電壓、電流的給定信號則由單片機或電位器提供。再次,文章對各個模塊從理論和實際的上都做了仔細(xì)的分析和設(shè)計,并給出了具體的電路圖,同時寫出了軟件流程圖以及設(shè)計中應(yīng)該注意的地方。整個系統(tǒng)由DSP板和ADC板組成。DSP板完成PWM生成、PID運算、環(huán)境開關(guān)量檢測、環(huán)境開關(guān)量生成以及本地控制。ADC板主要完成前饋電壓信號采集、負(fù)載電壓信號采集、負(fù)載電流信號采集、以及對信號的一階數(shù)字低通濾波。由于整個系統(tǒng)是閉環(huán)控制系統(tǒng),要求采樣速率相當(dāng)高。本系統(tǒng)采用FPGA來控制ADC,這樣就避免了高速采樣占用系統(tǒng)資源的問題,減輕了DSP的負(fù)擔(dān)。DSP可以將讀到的ADC信號做PID調(diào)節(jié),從而產(chǎn)生PWM波來控制逆變橋的開關(guān)速率,從而達到閉環(huán)控制的目的。 最后,對數(shù)字化開關(guān)電源和模擬開關(guān)電源做了對比測試,得出了預(yù)期結(jié)論。同時也提出了一些需要改進的地方,認(rèn)為該方案在其他相關(guān)行業(yè)中可以廣泛地應(yīng)用。模擬控制電路因為使用許多零件而需要很大空間,這些零件的參數(shù)值還會隨著使用時間、溫度和其它環(huán)境條件的改變而變動并對系統(tǒng)穩(wěn)定性和響應(yīng)能力造成負(fù)面影響。數(shù)字電源則剛好相反,同時數(shù)字控制還能讓硬件頻繁重復(fù)使用、加快上市時間以及減少開發(fā)成本與風(fēng)險。在當(dāng)前對產(chǎn)品要求體積小、智能化、共通化、精度高和穩(wěn)定度好等前提條件下,數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。本系統(tǒng)來基本上達到了設(shè)計要求。能夠滿足較高精度的設(shè)計要求。但對于高精度數(shù)字化電源,系統(tǒng)還有值得改進的地方,比如改進主控器,提高參考電壓的精度,提高采樣器件的精度等,都可以提高系統(tǒng)的精度。 本系統(tǒng)涉及電子、通信和測控等技術(shù)領(lǐng)域,將數(shù)字PID算法與電力電子技術(shù)、通信技術(shù)等有機地結(jié)合了起來。本系統(tǒng)的設(shè)計方案不僅可以用在電源控制器上,只要是相關(guān)的領(lǐng)域都可以采用。

    標(biāo)簽: FPGA DSP 數(shù)字化 開關(guān)電源

    上傳時間: 2013-06-21

    上傳用戶:498732662

  • 圖像壓縮和AES加密算法的實現(xiàn)

    本文對基于FPGA的CCSDS圖像壓縮和AES加密算法的實現(xiàn)進行了研究。主要完成的工作有: (1)深入研究CCSDS圖像壓縮算法,并根據(jù)其編碼方案,設(shè)計并實現(xiàn)了相應(yīng)的編解碼器。從算法性能和硬件實現(xiàn)復(fù)雜度兩個方面,將該算法與具有類似算法結(jié)構(gòu)的JPEG2000和SPIHT圖像壓縮算法作比較分析; (2)利用硬件描述語言VerilogHDL實現(xiàn)CCSDS圖像壓縮算法和AES加密算法; (3)優(yōu)化算法復(fù)雜度較大的功能模塊,如小波變換模塊等。使用雙端口內(nèi)存模塊增加數(shù)據(jù)讀寫速度,利用DSP塊處理核心運算單元,從而很大程度上提高了模塊的運行速度,并降低了芯片的使用面積; (4)設(shè)計并實現(xiàn)系統(tǒng)的模塊級流水線,在幾乎不增加占用芯片面積的情況下,提高了系統(tǒng)的數(shù)據(jù)吞吐量; (5)在QuartusⅡ和ModelSim仿真環(huán)境下對該系統(tǒng)進行模塊級和系統(tǒng)級的功能仿真、時序仿真和驗證。在硬件系統(tǒng)測試階段,設(shè)計并實現(xiàn)FPGA與PC機的串口通信模塊,提高了系統(tǒng)驗證的工作效率。

    標(biāo)簽: AES 圖像壓縮 加密算法

    上傳時間: 2013-05-19

    上傳用戶:1757122702

  • 基于FPGA的π4DQPSK調(diào)制解調(diào)技術(shù)

    本文的設(shè)計采用FPGA來實現(xiàn)π/4DQPSK調(diào)制解調(diào)。采用π/4DQPSK的調(diào)制解調(diào)方式是基于頻帶利用率、誤比特率(即抗噪性)和實現(xiàn)復(fù)雜性等綜合因素的考慮;采用FPGA進行實現(xiàn)是考慮到高速的數(shù)據(jù)處理以及AD和DA的高速采樣。 本課題主要包含以下幾個方面的研究: 首先對π/4DQPSK技術(shù)的應(yīng)用發(fā)展情況做簡單介紹,并對其調(diào)制解調(diào)原理進行了詳細(xì)的闡述。在理解原理的基礎(chǔ)上,將調(diào)制解調(diào)進行模塊化劃分,提出了實現(xiàn)的思路和方法。其中包括串并轉(zhuǎn)換,差分相位編碼,內(nèi)插,成形濾波器,正交調(diào)制,帶通濾波器及希爾伯特變換,解調(diào),位同步,載波同步,差分相位解碼。 其次在FPGA上實現(xiàn)了π/4DQPSK的大部分模塊。其中調(diào)制端的各個模塊的功能都已經(jīng)實現(xiàn),并綜合在一起,下載到開發(fā)板上進行了在線仿真。其中成形濾波器的設(shè)計大大降低了FPGA的資源開銷,是本次設(shè)計的創(chuàng)新;解調(diào)端對載波同步和位同步提出了設(shè)計思路,具體的實現(xiàn)還需要進一步的研究;接口電路的測試和在線仿真已經(jīng)完成。 最后提出了硬件實現(xiàn)的方案以及三種芯片的選型與設(shè)計,給出了簡要的電路圖和時序圖。

    標(biāo)簽: 4DQPSK FPGA 調(diào)制 解調(diào)技術(shù)

    上傳時間: 2013-08-03

    上傳用戶:fzy309228829

  • 基于FPGA的激光測距數(shù)據(jù)處理系統(tǒng)

    激光測距是隨著激光技術(shù)的出現(xiàn)而發(fā)展起來的一種精密測量技術(shù),因其良好的精確度特性廣泛地應(yīng)用在軍事和民用領(lǐng)域。但傳統(tǒng)的激光測距系統(tǒng)大多采用分立的單元電路搭建而成,不僅造成了開發(fā)成本較高,電路較復(fù)雜,調(diào)試?yán)щy等諸多問題,而且這種系統(tǒng)體積和重量較大,嚴(yán)重阻礙了激光測距系統(tǒng)的普及應(yīng)用,因此近年來激光測距技術(shù)向著小型化和集成化的方向發(fā)展。本文就旨在找出一種激光測距的集成化方案,將激光接收電路部分集成為一個專用集成電路,使傳統(tǒng)的激光測距系統(tǒng)簡化成三個部分,激光器LD、接收PD和一片集成電路芯片。 本文設(shè)計的激光測距系統(tǒng)基于相位差式激光測距原理,綜合當(dāng)前所有的測相技術(shù),提出了一種基于FPGA的芯片運用DCM的動態(tài)移相功能實現(xiàn)相位差測量的方法。該方法實現(xiàn)起來方便快捷,無需復(fù)雜的過程計算,不僅能夠達到較高的測距精度,同時可以大大簡化外圍電路的設(shè)計,使測距系統(tǒng)達到最大程度的集成化,滿足了近年來激光測距系統(tǒng)向小型化和集成化方向發(fā)展的要求,除此,該方法還可以減少環(huán)境因素對測距誤差的影響,降低測距系統(tǒng)對測試環(huán)境的要求。本論文的創(chuàng)新點有: 1.基于方波實現(xiàn)激光的調(diào)制和發(fā)射,簡化了復(fù)雜的外圍電路設(shè)計; 2.激光測距的數(shù)據(jù)處理系統(tǒng)在一片F(xiàn)PGA芯片上實現(xiàn),便于系統(tǒng)的集成。 在基于DCM的激光測距方案中,本文詳細(xì)的敘述了利用DCM測相的基本原理,并給出了由相位信息得到距離信息的計算過程,然后將利用不同測尺測得的結(jié)果進行合成,并最終將距離的二進制信息轉(zhuǎn)換成十進制顯示出來。本文以Xilinx公司Virtex-II Pro開發(fā)板做為開發(fā)平臺,通過編程和仿真驗證了該測距方案的可行性。在采用多次測量求平均值的情況下,該測距方案的測距精度可以達到3mm,測距量程可達100m。該方案設(shè)計新穎,可將整個的數(shù)據(jù)處理系統(tǒng)在FPGA芯片中實現(xiàn),為最終的專用集成芯片的設(shè)計打下了基礎(chǔ),有利于測距系統(tǒng)的集成單片化。

    標(biāo)簽: FPGA 激光測距 數(shù)據(jù)處理

    上傳時間: 2013-06-20

    上傳用戶:lili1990

  • 基于FPGA的擴頻通信系統(tǒng)的實現(xiàn)

    擴頻通信技術(shù)是信息時代的三大高技術(shù)通信傳輸方式之一,與常規(guī)的通信技術(shù)相比。具有低截獲率、強抗噪聲、抗干擾性,具有信息隱蔽和多址通信等特點,目前已從軍事領(lǐng)域向民用領(lǐng)域迅速發(fā)展。在民用化之后,它被迅速推廣到各種公用和專用通信網(wǎng)絡(luò)之中,如衛(wèi)星通信、數(shù)據(jù)傳輸、定位、測距等系統(tǒng)中。 擴頻通信技術(shù)中,最常見的是直接序列擴頻通信(DSSS)系統(tǒng),然而目前專用擴頻芯片大部分功能都已固化。缺少產(chǎn)品開發(fā)的靈活性。其次,目前用FPGA與DSP相結(jié)合實現(xiàn)的直接序列擴頻的收發(fā)系統(tǒng)比較多,系統(tǒng)復(fù)雜且成本高。另外,現(xiàn)代擴頻通信系統(tǒng)在接收和發(fā)送端需要完成許多快速復(fù)雜的信號處理,這對電路的可靠性和處理速度提出了更高的要求。因此,設(shè)計一個全部用FPGA技術(shù)實現(xiàn)的擴頻通信收、發(fā)系統(tǒng)具有較強的實際應(yīng)用價值。 根據(jù)FPGA的高速并行處理能力和全硬件實現(xiàn)的特點,采用直接序列擴頻技術(shù),借助QuartusⅡ6.0及Protel99se工具,完成了系統(tǒng)的軟件仿真和硬件電路設(shè)計。實驗結(jié)果表明,比用傳統(tǒng)的FPGA與DSP相結(jié)合實現(xiàn)方式,提高了處理速度,減少了硬件延時。同時采用了流水線技術(shù),提高了系統(tǒng)并行處理的能力。并且系統(tǒng)功能可以通過程序來修改和升級,與專用擴頻芯片相比,具有很大的靈活性。所有模塊都集成在一個芯片中,提高了系統(tǒng)的穩(wěn)定性和可靠性。

    標(biāo)簽: FPGA 擴頻通信

    上傳時間: 2013-05-18

    上傳用戶:天天天天

  • 基于FPGA的逆變器的研制

    現(xiàn)場可編程門陣列器件(FPGA)是一種新型集成電路,可以將眾多的控制功能模塊集成為一體,具有集成度高、實用性強、高性價比、便于開發(fā)等優(yōu)點,因而具有廣泛的應(yīng)用前景。單相全橋逆變器是逆變器的一種基本拓?fù)浣Y(jié)構(gòu),對它的研究可以為三相逆變器研究提供參考,因此對單相全橋逆變器的分析有著重要的意義。 本文研制了一種基于FPGA的SPWM數(shù)字控制器,并將其應(yīng)用于單相逆變器進行了試驗研究。主要研究內(nèi)容包括:SPWM數(shù)字控制系統(tǒng)軟件設(shè)計以及逆變器硬件電路設(shè)計,并對試驗中發(fā)現(xiàn)的問題進行了深入分析,提出了相應(yīng)的解決方案和減小波形失真的措施。在硬件設(shè)計方面,首先對雙極性/單極性正弦脈寬調(diào)制技術(shù)進行分析,選用適合高頻設(shè)計的雙極性調(diào)制。其次,詳細(xì)分析死區(qū)效應(yīng),采用通過判斷輸出電壓電流之間的相位角預(yù)測橋臂電流極性方向,超前補償波形失真的方案。最后,采用電壓反饋實時檢測技術(shù),對PWM進行動態(tài)調(diào)整。在控制系統(tǒng)軟件設(shè)計方面,采用FPGA自上而下的設(shè)計方法,對其控制系統(tǒng)進行了功能劃分,完成了DDS標(biāo)準(zhǔn)正弦波發(fā)生器、三角波發(fā)生器、SPWM產(chǎn)生器以及加入死區(qū)補償?shù)腜WM發(fā)生器、電流極性判斷(零點判斷模塊和延時模塊)和反饋等模塊的設(shè)計。針對仿真和實驗中的毛刺現(xiàn)象,分析其產(chǎn)生機理,給出常用的解決措施,改進了系統(tǒng)性能。

    標(biāo)簽: FPGA 逆變器

    上傳時間: 2013-07-06

    上傳用戶:66666

  • 基于FPGA的OFDM調(diào)制解調(diào)器的設(shè)計與實現(xiàn)

    正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對OFDM的調(diào)制解調(diào)以及其中涉及的特性和關(guān)鍵技術(shù)等做了理論上的分析,指出了OFDM區(qū)別于其他調(diào)制技術(shù)的巨大優(yōu)勢;然后針對OFDM中的信道估計技術(shù),深入分析了基于FFT級聯(lián)的信道估計理論和基于聯(lián)合最大似然函數(shù)的半盲分組估計理論,在此基礎(chǔ)上詳細(xì)研究描述了用于OFDM系統(tǒng)的迭代的最大似然估計算法,并利用Matlab做了相應(yīng)的仿真比較,驗證了它們的有效性。 而后,在Matlab中應(yīng)用Simulink工具構(gòu)建OFDM系統(tǒng)仿真平臺。在此平臺上,對OFDM系統(tǒng)在多徑衰落、高斯白噪聲等多種不同的模型參數(shù)下進行了仿真,并給出了數(shù)據(jù)曲線,通過分析結(jié)果可正確評價OFDM系統(tǒng)在多個方面的性能。 在綜合了OFDM的系統(tǒng)架構(gòu)和仿真分析之后,設(shè)計并實現(xiàn)了基于FPGA的OFDM調(diào)制解調(diào)系統(tǒng)。首先根據(jù)802.16協(xié)議和OFDM系統(tǒng)的具體要求,設(shè)定了合理的參數(shù);然后從調(diào)制器和解調(diào)器的具體組成模塊入手,對串/并轉(zhuǎn)換,QPSK映射,過采樣處理,插入導(dǎo)頻,添加循環(huán)前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設(shè)計,詳細(xì)介紹了各個模塊的設(shè)計和實現(xiàn)過程,并給出了相應(yīng)的仿真波形和參數(shù)說明。其中,針對定點運算的局限性,為系統(tǒng)設(shè)計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統(tǒng)參數(shù)允許的范圍內(nèi),充分利用了有限資源,提高了系統(tǒng)運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優(yōu)化和設(shè)計實現(xiàn),針對原始快速傅立葉變換FPGA實現(xiàn)算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業(yè)功能、資源占用較少的快速傅立葉變換優(yōu)化算法設(shè)計方案,使之運用于OFDM基帶處理系統(tǒng)當(dāng)中并加以實現(xiàn),結(jié)果滿足系統(tǒng)參數(shù)的需求。最后以理論分析為依據(jù),對整個OFDM的基帶處理系統(tǒng)進行了系統(tǒng)調(diào)試與性能分析,證明了設(shè)計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統(tǒng)的設(shè)計、仿真和實現(xiàn)。本設(shè)計為OFDM通信系統(tǒng)的進一步改進提供了大量有用的數(shù)據(jù)。

    標(biāo)簽: FPGA OFDM 調(diào)制解調(diào)器

    上傳時間: 2013-04-24

    上傳用戶:vaidya1bond007b1

  • 基于FPGA的PCIE1接口設(shè)計與實現(xiàn)

    隨著現(xiàn)代計算機技術(shù)、微電子技術(shù)的進一步結(jié)合和發(fā)展,可編程邏輯技術(shù)已成為當(dāng)前電子設(shè)計領(lǐng)域中最具活力和發(fā)展前途的技術(shù)。通過采用FPGA/EDA技術(shù),對通信卡的PCI接口、E1接口、外部邏輯電路進行集成,并利用目前通用計算機強大的數(shù)字信息處理能力,可大大簡化CTI硬件的設(shè)計,降低制造成本,提高系統(tǒng)可靠性。 據(jù)此,本論文提出了基于FPGA/EDA技術(shù)的PCI-E1接口設(shè)計方法,文中對PCI總線接口、E1接口及兩接口的互連等相關(guān)技術(shù)進行了深入分析,對各功能模塊和系統(tǒng)進行了VHDL建模與仿真。 同時,論文還介紹了基于ALTERACyclone系列FPGA芯片的PCI-E1接口硬件平臺的設(shè)計原理和基于DriverWorks的WDM驅(qū)動程序的設(shè)計方法。 本論文涉及的軟件、硬件系統(tǒng)已經(jīng)開發(fā)、調(diào)試完成。測試結(jié)果表明:1、論文所研究的PCI接口(主/從設(shè)備)在進行配置讀/寫、I/O讀寫、存儲器讀寫及總線的猝發(fā)數(shù)據(jù)傳送等操作中,各項性能符合PCI2.3規(guī)范的要求。 2、論文所研究的E1接口支持成幀和不成幀兩種傳輸方式:在成幀模式下,信息的有效傳送速率為31×64Kbit/s;在不成幀的模式下,信息的有效傳送速率為2.048Mbit/s。E1輸出口各項參數(shù)符合CCITT相關(guān)規(guī)范要求。 3、論文所研究的PCI-E1接口在與現(xiàn)網(wǎng)設(shè)備、模塊的對接測試中,性能穩(wěn)定。基于本論文的產(chǎn)品已經(jīng)正式發(fā)布。國內(nèi)部分廠家已對該產(chǎn)品進行了多方面的綜合測試,并計劃將其應(yīng)用到實際的生產(chǎn)和研究中。 本論文對于CTI硬件的設(shè)計是一項嘗試和革新。測試和應(yīng)用證明該方法行之有效,符合設(shè)計目標(biāo),具有較廣闊的應(yīng)用前景。

    標(biāo)簽: PCIE1 FPGA 接口設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:lixinxiang

主站蜘蛛池模板: 鹰潭市| 万载县| 昌黎县| 景宁| 贞丰县| 吴忠市| 枣强县| 铜鼓县| 太仆寺旗| 宜昌市| 中牟县| 湘西| 济源市| 鄂托克旗| 太谷县| 定安县| 荣昌县| 卓资县| 城口县| 察雅县| 阳山县| 区。| 凤翔县| 锡林浩特市| 额济纳旗| 宁蒗| 米林县| 新野县| 磐安县| 鸡泽县| 兰坪| 永丰县| 民勤县| 武城县| 泾源县| 法库县| 鄂温| 房山区| 武威市| 亚东县| 瓦房店市|