亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

兼容

  • 大功率DCDC變換器ARM控制系統及EMC的研究

    本文對燃料電池車用DC/DC變換器的基本原理以及控制策略進行了較為詳盡的分析和討論,對基于ARM的DC/DC變換器控制系統的軟硬件設計作了較為詳盡的論述,對控制系統的電磁兼容作了詳細的研究并給出了提高電磁兼容能力的措施。本文介紹了本課題研究的背景,燃料電池電動汽車的特性和研究的目的與意義并分析了大功率DC/DC變換器主電路的拓撲結構、工作原理和電磁兼容環境。在此基礎上,從控制電路的最小系統、檢測系統、脈沖發生系統以及驅動電路、CAN通訊電路等方面重點討論了DC/DC變換器控制系統的硬件設計以及驅動電路的設計。本文在DC/DC變換器電感電流連續狀態空間小信號數學模型的基礎上,應用MATLAB軟件對大功率DC/DC變換器單環控制系統進行了建模和仿真分析,給出了具有實際指導意義的結論,設計了基于ARM控制系統的軟件結構并編寫了相應的軟件代碼。此外,本文從硬件和軟件兩個方面重點討論了控制系統的電磁兼容以及抗干擾措施。在系統硬件和軟件基礎上進行了功率試驗并給出了試驗結果以及今后改進的方向。

    標簽: DCDC ARM EMC 大功率

    上傳時間: 2013-07-12

    上傳用戶:wao1005

  • 基于ARM的井下網絡分站的設計

    本文設計的井下網絡分站作為“煤礦安全自動檢測、監控及管理系統”的一個重要的組成部分,以ARM微控制器為核心,以操作系統μC/OS-Ⅱ為操作平臺,采用TCP/IP協議棧實現了分站的網絡通信功能,很好的解決了當前煤礦企業安全監控系統通信協議不一致的問題。 在硬件方面,嚴格按照《煤礦安全監控系統通用技術要求》完成了監控分站的總體硬件設計,并通過驅動網卡芯片RTL8019AS實現了以太網連接。選用PHILIPS的32位ARM芯片LPC2214作為分站的控制芯片,它帶有16KB的靜態RAM和256KB的高速FLASH,包含8路10位A/D,還有多個串行接口,可使用的GPIO高達76個(使用了外部存儲器),很好了滿足了分站外接傳感器的多樣化要求。在人機對話方面,系統擴展了128×64的液晶和1×4的鍵盤。在通信方面,采用TCP/IP協議與地面主機進行通信,將各種參數傳送到地面主機進行復雜的運算處理。 在軟件方面,介紹了嵌入式操作系統μC/OS-Ⅱ的移植過程,并在此基礎上分析了TCP/IP協議棧的實現;制定了統一的數據交換格式;通信過程中采用了標準的TCP/IP協議;詳細介紹了幾個主要程序模塊的編程思路,如LCD顯示、外部輸入頻率信號的計數及數據存儲,并給出了在實際編程過程中遇到的問題及解決方法。 本監控分站根據《本質安全型“i”》標準將外部接入設備和分站作了電氣隔離,該分站具有2路A/D數據采集;6路光電隔離數字量輸入;2路光電隔離數字量輸出對外部設備進行遠程管理和控制;人機接口提供人機交互界面,提供按鍵操作和數據顯示;RS485通信接口負責與外界設備進行通信;網絡通信接口負責為各種監測監控系統提供兼容的接入接口;非易失性鐵電存儲器作為數據存儲區以保證掉電后存儲數據不丟失。

    標簽: ARM 網絡

    上傳時間: 2013-04-24

    上傳用戶:13160677563

  • 單片機應用系統電磁干擾與抗干擾技術

    單片機應用系統 電磁干擾與抗干擾技術 主要講電磁干擾的各個模型并進行分析,并采取措施是電磁兼容

    標簽: 單片機 應用系統 電磁干擾 抗干擾技術

    上傳時間: 2013-04-24

    上傳用戶:wsf950131

  • FPGA軟硬件性能基準測試的研究

    現場可編程門陣列FPGA具有性能好、規模大、可重復編程、開發投資小等優點,在現代電子產品中應用得越來越廣泛。隨著微電子技術的高速發展,成本的不斷下降,FPGA正逐漸成為各種電子產品不可或缺的重要部件。 FPGA軟件復雜的設置和不同的算法、FPGA硬件多樣的結構和豐富的功能、各個廠商互不兼容的軟硬件等差異,都不僅使如何挑選合適的軟硬件用于產品設計成為FPGA用戶棘手的問題,而且使構造一個精確合理的FPGA軟硬件性能的測試方法變得十分復雜。 基準測試是用一個基準設計集按照統一的測試規范評估和量化目標系統的軟件或硬件性能,是目前計算機領域應用最廣泛、最主要的性能測試技術。 通過分析影響FPGA軟硬件性能基準測試的諸多因素,比如基準設計的挑選、基準設計的優化,FPGA軟件的設置和約等,本文基于設計和硬件分類、優化策略分類的基準測試規范,提出了一組詳盡的度量指標。 基準測試的規范如下,首先根據測試目的配置測試環境、挑選基準設計和硬件分類,針對不同的FPGA軟硬件優化基準設計,然后按照速度優先最少優化、速度優先最大優化、資源和功耗優先最少優化、資源和功耗優先最大優化四種優化策略分別編譯基準設計,并收集延時、成本、功耗和編譯時間這四種性能數據,最后使用速度優先最少優化下的性能集、速度優先最少優化性能集、資源和功耗優先最少優化下的性能集、資源和功耗優先最大優化下的性能集、速度優先最少和最大優化之間性能集的差、速度優先最少優化下性能集的比較等十個度量指標量化性能,生成測試報告。 最后,本基準測試規范被應用于評估和比較Altera和Xilinx兩廠商軟硬件在低成本領域帶處理器應用方面的性能。

    標簽: FPGA 軟硬件 性能 基準測試

    上傳時間: 2013-04-24

    上傳用戶:zhangyi99104144

  • 基于FPGA的8位增強型CPU設計與驗證

    隨著信息技術的發展,系統級芯片SoC(System on a Chip)成為集成電路發展的主流。SoC技術以其成本低、功耗小、集成度高的優勢正廣泛地應用于嵌入式系統中。通過對8位增強型CPU內核的研究及其在FPGA(Field Programmable Gate Arrav)上的實現,對SoC設計作了初步研究。 在對Intel MCS-8051的匯編指令集進行了深入地分析的基礎上,按照至頂向下的模塊化的高層次設計流程,對8位CPU進行了頂層功能和結構的定義與劃分,并逐步細化了各個層次的模塊設計,建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數據通路的設計規劃。利用有限狀態機及微程序的思想完成了控制通路的各個層次模塊的設計規劃。利用組合電路與時序電路相結合的思想完成了定時器,中斷以及串行接口的規劃。采用邊沿觸發使得一個機器周期對應一個時鐘周期,執行效率提高。使用硬件描述語言實現了各個模塊的設計。借助EDA工具ISE集成開發環境完成了各個模塊的編程、調試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進行了完整的功能仿真和時序仿真。 設計了一個通用的擴展接口控制器對原有的8位處理器進行擴展,加入高速DI,DO以及SPI接口,增強了8位處理器的功能,可以用于現有單片機進行升級和擴展。 本設計的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執行效率指標上均優于傳統的MCS-51內核。本設計以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結合開發出用戶需要的固核和硬核,可讀性好,易于擴展使用,易于升級,比較有實用價值。本設計通過FPGA驗證。

    標簽: FPGA CPU 8位 增強型

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

  • 基于ARM核的AHBUSB20接口ASIC設計

    USB2.0接口和基于ARM核的SOC系統的應用已經非常廣泛,特別在電子消費類領域。包含USB2,0接口的ARM系統則更是市場的需求。本文介紹一種基于ARM核的USB2,0接口IP(AHB_USB2.0)的設計,主要對其中的串行接口引擎(SIE)的設計進行討論。 該 AHB_USB2.0 IP核支持USB2.0協議,并兼容USB1.1協議;支持AMBA2.0協議和UTMI 1.05協議。該IP核一側通過UTMI接口或ULPI接口的PHY與USB2.0主機端進行通信;另一側則通過AHB總線與ARM相連。 AHB_USB2.0 IP核在硬件上分為三個大模塊:ULPI模塊(ULPI)、串行接口引擎(SIE)模塊和AHB總線接口模塊(AHB)。ULPI模塊實現了UTMI接口轉ULPI接口。串行接口引擎(SIE)模塊為USB2.0的數據鏈路層協議處理模塊,為整個IP核的核心部分,進一步分為四個子模塊——GLC(全局控制模塊),PIE(PHY接口處理引擎),SIF(系統接口邏輯)和EPB(端點緩沖模塊)。GLC模塊負責整個IP的復位控制,IP時鐘的開關提示等;PIE模塊負責處理USB的事務級傳輸,包括組包解包等;SIF模塊負責協議相關寄存器組和端點緩沖區的讀寫,跨時鐘域信號的處理和PIE所需的控制信號的產生;AHB模塊負責IP核與ARM通信和DMA功能的實現。 該IP核的軟件設計遵循USB協議,Bulk Only協議和UFI協議,由外掛ARM實現USB設備命令和UFI命令的解析,并執行相應的操作。設計了IP核與ARM之間的多種數據傳輸方法,通過軟件實現常規數據讀寫訪問、內部DMA或外部DMA等多種方式的切換。 本IP已經通過EDA驗證和FPGA測試,并且已經在內嵌ARM核的FPGA系統上實現了多個U盤。這個FPGA系統的正確工作,證明了AHB_USB2.01P核設計是正確的。

    標簽: AHBUSB ASIC ARM 20

    上傳時間: 2013-05-17

    上傳用戶:qqoqoqo

  • WCDMA數字直放站數字上下變頻

    隨著3G網絡建設的展開,移動用戶數量逐漸增加,用戶和運營商對網絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網絡投資中占有很大比例,并且基站選址是建網的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優點在我國移動網絡上有著大量的應用。目前,直放站已成為提高運營商網絡質量、解決網絡盲區或弱區問題、增強網絡覆蓋的主要手段之一。但由于傳統的模擬直放站受周邊環境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統一的協議規范,無法滿足系統廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數字化來解決這些問題。 本文正是以設計新型數字化直放站為目標,以實現數字中頻系統為研究重心,圍繞數字中頻的相關技術而展開研究。 文章介紹了數字直放站的研究背景和國內外的研究現狀,闡述了數字直放站系統的設計思想及總體實現框圖,并對數字直放站數字中頻部分進行了詳細的模塊劃分。針對其中的數字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數倍內插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現方案,最終利用FPGA實現了數字變頻模塊的設計。 在數字直放站系統中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現方式,并指出其中間級窄帶濾波器采用內插級聯的方式實現,最后整個算法在FPGA上實現。 在軟件無線電思想的指導下,本文利用系統級的設計方法完成了WCDMA數字直放站中頻系統設計。遵照3GPP等相關標準,完成了系統的仿真測試和實物測試。最后得出結論:該系統實現了WCDMA數字直放站數字中頻的基本功能,并可保證在現有硬件不變的基礎上實現不同載波間平滑過渡、不同制式間輕松升級。

    標簽: WCDMA 數字 下變頻 直放站

    上傳時間: 2013-04-24

    上傳用戶:趙安qw

  • 基于JTAG口的ARM編程器研究與開發

    ARM微處理器的應用已經遍及工業控制、消費類電子產品、通信系統、網絡系統、無線系統等各類產品市場,占領了32位RISC微處理器75%以上的市場份額。 本文設計的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對Flash在線編程的技術,給以ARM為內核的應用板(數控系統硬件平臺)進行快速軟件升級。在分析相關技術的基礎上,給出了系統的總體設計方案,設計了系統的硬件和軟件。 首先詳細分析了JTAG技術、USB技術和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調試接口和編程接口。 其次,在分析編程器需求的基礎上,給出了系統的總體設計方案,選擇了主要的部件。系統硬件的核心部件采用了Philips LPC2144ARM芯片,擴展了JTAG接口、USB接口、Modem接口,同時又構造出了一個JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲器。編程器軟件在ADS集成開發環境下開發調試。 最后,對編程器技術實現上的不足作了分析和編程器設計的不完善之處作了總結,并對編程器的發展趨勢作了探討和展望。

    標簽: JTAG ARM 編程器

    上傳時間: 2013-06-16

    上傳用戶:mylinden

  • DS5250中文資料 (高速安全微控制器)

    DS5250是Maxim安全微控制器系列中的一款高度安全、4時鐘每機器周期、100%兼容8051指令集的微控制器。DS5250設計用作加密引擎,應用于密碼鍵盤、金融終端及其它數據安全性較高的應用。該器

    標簽: 5250 DS 安全微控制器

    上傳時間: 2013-06-02

    上傳用戶:daoxiang126

  • 用FPGA實現8051內核及外設I2C接口

    8051處理器自誕生起近30年來,一直都是嵌入式應用的主流處理器,不同規模的805l處理器涵蓋了從低成本到高性能、從低密度到高密度的產品。該處理器極具靈活性,可讓開發者自行定義部分指令,量身訂制所需的功能模塊和外設接口,而且有標準版和經濟版等多種版本可供選擇,可讓設計人員各取所需,實現更高性價比的結構。如此多的優越性使得8051處理器牢固地占據著龐大的應用市場,因此研究和發展8051及與其兼容的接口具有極大的應用前景。在眾多8051的外設接口中,I2C總線接口扮演著重要的角色。通用的12C接口器件,如帶12C總線的RAM,ROM,AD/DA,LCD驅動器等,越來越多地應用于計算機及自動控制系統中。因此,本論文的根本目的就是針對如何在8051內核上擴展I2C外設接口進行較深入的研究。 本課題項目采用可編程技術來開發805l核以及12C接口。由于8051內核指令集相容,我們能借助在現有架構方面的經驗,發揮現有的大量代碼和工具的優勢,較快地完成設計。在8051核模塊里,我們主要實現中央處理器、程序存儲器、數據存儲器、定時/計數器、并行接口、串行接口和中斷系統等七大單元及數據總線、地址總線和控制總線等三大總線,這些都是標準8051核所具有的模塊。在其之上我們再嵌入12C的串行通信模塊,采用自下而上的方法,逐次實現一位的收發、一個字節的收發、一個命令的收發,直至實現I2C的整個通信協議。 8051核及I2C總線的研究通過可編程邏輯器件和一塊外圍I2C從設備TMPl01來驗證。本課題的最終目的是可編程邏輯器件實現的8051核成功并高效地控制擴展的12C接口與從設備TMPl01通信。 用EP2C35F672C6芯片開發的12C接口,數據的傳輸速率由該芯片嵌入8051微處理的時鐘頻率決定。經測試其傳輸速率可達普通速率和快速速率。 目前集成了該12C接口的8051核已經在工作中投入使用,主要用于POS設備的用戶數據加密及對設備溫度的實時控制。雖然該設備尚未大批量投產,但它已成功通過PCI(PaymentCardIndustry)協會認證。

    標簽: FPGA 8051 I2C 內核

    上傳時間: 2013-06-18

    上傳用戶:731140412

主站蜘蛛池模板: 丰顺县| 绍兴县| 竹溪县| 九龙县| 盘锦市| 福建省| 称多县| 九台市| 礼泉县| 海城市| 昌江| 明溪县| 临江市| 上虞市| 河池市| 连城县| 永年县| 元阳县| 理塘县| 逊克县| 仁化县| 安远县| 将乐县| 临夏县| 昭平县| 高青县| 张家港市| 深州市| 枣阳市| 黄冈市| 吴堡县| 伊通| 孟村| 拉萨市| 隆昌县| 梁河县| 保靖县| 兴文县| 太谷县| 临西县| 分宜县|