電子技術(shù)基礎(chǔ),內(nèi)容簡(jiǎn)單易學(xué)、易懂,是電子愛好者的好教材
標(biāo)簽: 電子技術(shù)基礎(chǔ) 模擬
上傳時(shí)間: 2013-06-13
上傳用戶:hustfanenze
電子技術(shù)基礎(chǔ),內(nèi)容簡(jiǎn)單易學(xué)、易懂,是電子愛好者的好教材
標(biāo)簽: 電子技術(shù)基礎(chǔ) 模擬
上傳時(shí)間: 2013-06-24
上傳用戶:杜瑩12345
電子技術(shù)基礎(chǔ),內(nèi)容簡(jiǎn)單易學(xué)、易懂,是電子愛好者的好教材
標(biāo)簽: 電子技術(shù)基礎(chǔ) 模擬
上傳時(shí)間: 2013-06-19
上傳用戶:himbly
電子技術(shù)基礎(chǔ),內(nèi)容簡(jiǎn)單易學(xué)、易懂,是電子愛好者的好教材
標(biāo)簽: 電子技術(shù)基礎(chǔ) 模擬
上傳時(shí)間: 2013-06-01
上傳用戶:520
電子技術(shù)基礎(chǔ),內(nèi)容簡(jiǎn)單易學(xué)、易懂,是電子愛好者的好教材
標(biāo)簽: 電子技術(shù)基礎(chǔ) 模擬
上傳時(shí)間: 2013-08-02
上傳用戶:liuchee
Code Composer Studio是TI eXpressDSPTM實(shí)時(shí)軟件技術(shù)的重要組成部分,它可以使開發(fā)人員充分應(yīng)用DSP的強(qiáng)大弁遄C隨著TI的TMS320C5000 和TMS320C6000 DSP平臺(tái)的應(yīng)用范圍不斷擴(kuò)大,已經(jīng)由其應(yīng)用于下載視頻流的手持因特網(wǎng)接入產(chǎn)品擴(kuò)展到蜂窩通信網(wǎng)路和光網(wǎng)絡(luò)的通信基礎(chǔ)設(shè)施,eXpressDSPTM也便獲得了越來越多軟件工程師的青睞。eXpressDSP還包含了DSP/BIOS可伸縮內(nèi)核,TMS320TMDSP標(biāo)準(zhǔn)算法的應(yīng)用互操作性和可重復(fù)使用性以及400多家第三
標(biāo)簽: Composer Studio Code 3.1
上傳時(shí)間: 2013-06-23
上傳用戶:zzy7826
HT82M75REW / HT82D40REW 工作電壓:鼠標(biāo) 3V / 軟件狗(接收器)5V 移動(dòng)探測(cè)器:陀螺儀或光學(xué) 傳感器分辨率:0.15°/s;藍(lán)色光 工作電流:鼠標(biāo) 21mA / 接收器 37mA 通信頻率:2.4GHz 無線通信范圍:大約 12m
上傳時(shí)間: 2013-07-22
上傳用戶:thinode
隨著計(jì)算機(jī)技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會(huì)中發(fā)揮著越來越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應(yīng)用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場(chǎng)等多個(gè)領(lǐng)域。同時(shí),F(xiàn)PGA單片規(guī)模的不斷擴(kuò)大,在FPGA芯片內(nèi)部實(shí)現(xiàn)復(fù)雜的數(shù)字信號(hào)處理系統(tǒng)也成為現(xiàn)實(shí),因此采用FPGA實(shí)現(xiàn)視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術(shù)和光纖傳輸技術(shù)相結(jié)合,設(shè)計(jì)了一種基于無損壓縮算法的多路數(shù)字視頻光纖傳輸系統(tǒng),系統(tǒng)利用時(shí)分復(fù)用和無損壓縮技術(shù),采用串行數(shù)字視頻傳輸?shù)姆绞剑稍谝桓饫w中同時(shí)傳輸8路以上視頻信號(hào)。系統(tǒng)在總體設(shè)計(jì)時(shí),確定了基于FPGA的設(shè)計(jì)方案,采用ADI公司的AD9280和AD9708芯片實(shí)現(xiàn)A/D轉(zhuǎn)換和D/A轉(zhuǎn)換,在FPGA里實(shí)現(xiàn)系統(tǒng)的時(shí)分復(fù)用/解復(fù)用、視頻數(shù)據(jù)壓縮/解壓縮和線路碼編解碼,利用光收發(fā)一體模塊實(shí)現(xiàn)電光轉(zhuǎn)換和光電轉(zhuǎn)換。視頻壓縮采用LZW無損壓縮算法,用Verilog語(yǔ)言設(shè)計(jì)了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數(shù)據(jù),光纖線路碼采用CIMT碼,設(shè)計(jì)了編解碼模塊,解碼過程中,利用數(shù)字鎖相環(huán)來實(shí)現(xiàn)發(fā)射與接收的幀同步,在ISE8.2和Modelsim仿真環(huán)境下對(duì)FPGA模塊進(jìn)行了功能仿真和時(shí)序仿真,并在Spartan-3E開發(fā)板和視頻擴(kuò)展板上完成了系統(tǒng)的硬件調(diào)試與驗(yàn)證工作,實(shí)驗(yàn)證明,系統(tǒng)工作穩(wěn)定,圖像清晰,實(shí)時(shí)傳輸效果好,可用于交通、安防、工業(yè)監(jiān)控等多個(gè)領(lǐng)域。 本文將視頻壓縮和線路碼編解碼在FPGA里實(shí)現(xiàn),利用FPGA的并行處理優(yōu)勢(shì),大大提高了系統(tǒng)的處理速度,使系統(tǒng)具有集成度高、靈活性強(qiáng)、調(diào)試方便、抗干擾能力強(qiáng)、易于升級(jí)等特點(diǎn)。
標(biāo)簽: FPGA 數(shù)字視頻 光纖傳輸系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:gzming
在3G移動(dòng)通信網(wǎng)絡(luò)建設(shè)中,如何實(shí)現(xiàn)密集城區(qū)的無線網(wǎng)絡(luò)覆蓋是目前基站的發(fā)展方向。目前網(wǎng)絡(luò)覆蓋理念的核心思想就把傳統(tǒng)宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠(yuǎn)單元兩個(gè)設(shè)備,這樣既節(jié)省空間、降低設(shè)置成本,又提高了組網(wǎng)效率。本文研究的數(shù)字收發(fā)機(jī)用于WCDMA基站系統(tǒng)的射頻拉遠(yuǎn)單元中,實(shí)現(xiàn)移動(dòng)通信網(wǎng)中射頻信號(hào)的傳輸工作。 數(shù)字收發(fā)機(jī)主要由射頻處理部分、模數(shù)/數(shù)模轉(zhuǎn)換部分、數(shù)字上下變頻處理部分、接口轉(zhuǎn)換以及數(shù)字光模塊組成。本文研究的重點(diǎn)是數(shù)字上下變頻處理部分。設(shè)計(jì)采用軟件無線電的架構(gòu)和FPGA技術(shù),所設(shè)計(jì)的數(shù)字上下變頻部分可以在不修改硬件電路的基礎(chǔ)上只需修改軟件部分的參數(shù)則可實(shí)現(xiàn)多種頻率的變頻處理,極大地降低了開發(fā)成本,且縮短了開發(fā)周期。 根據(jù)系統(tǒng)設(shè)計(jì)的設(shè)計(jì)要求,以及現(xiàn)有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應(yīng)用公司提供的Dspbuilder作為系統(tǒng)級(jí)的開發(fā)工具,應(yīng)用Quartus Ⅱ作為綜合、布局布線工具實(shí)現(xiàn)數(shù)字上下變頻處理部分設(shè)計(jì)。 本文的主要研究工作包括以下幾個(gè)部分: (1)對(duì)數(shù)字收發(fā)機(jī)的整體結(jié)構(gòu)進(jìn)行分析研究,確定數(shù)字收發(fā)機(jī)的實(shí)現(xiàn)結(jié)構(gòu)和各個(gè)部分的功能; (2)通過對(duì)數(shù)字上下變頻的相關(guān)理論的研究,分析出數(shù)字上下變頻的結(jié)構(gòu)、實(shí)現(xiàn)方法及性能; (3)通過對(duì)數(shù)控振蕩器、CIC濾波器、FIR濾波器進(jìn)行理論研究、內(nèi)部實(shí)現(xiàn)結(jié)構(gòu)以及性能分析,得出具體的參數(shù)和仿真實(shí)現(xiàn)結(jié)構(gòu); (4)使用FPGA中的IP核技術(shù)來實(shí)現(xiàn)數(shù)字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進(jìn)行NCO、CIC、FIR的仿真工作;并得出數(shù)字上下變頻的總體仿真實(shí)現(xiàn)結(jié)果; (5)對(duì)高速收發(fā)通道進(jìn)行了研究和設(shè)計(jì),根據(jù)系統(tǒng)的要求給出了數(shù)據(jù)幀結(jié)構(gòu),并采用Altera的第三代FPGA產(chǎn)品Stratix Ⅱ GX系列芯片實(shí)現(xiàn)了數(shù)字收發(fā)機(jī)的信號(hào)的串并/并串的接口轉(zhuǎn)換。為后續(xù)繼續(xù)研究工作奠定基礎(chǔ)。
標(biāo)簽: FPGA 數(shù)字 收發(fā)機(jī) 信號(hào)處理
上傳時(shí)間: 2013-06-21
上傳用戶:zhuo0008
本文的研究?jī)?nèi)容是在激光測(cè)距項(xiàng)目基礎(chǔ)上進(jìn)行的,分析了各種激光測(cè)距方法的利弊,最終選用脈沖激光測(cè)距的實(shí)現(xiàn)方式,并且對(duì)脈沖激光測(cè)距系統(tǒng)做了深入研究。 本文設(shè)計(jì)了以FPGA為核心的信號(hào)處理模塊,實(shí)現(xiàn)了對(duì)激光信號(hào)的編碼和譯碼、對(duì)激光發(fā)射控制時(shí)鐘的分頻、和內(nèi)部PLL倍頻實(shí)現(xiàn)內(nèi)部高頻計(jì)時(shí)時(shí)鐘等,提高了系統(tǒng)的精度和穩(wěn)定性。使用并行脈沖計(jì)數(shù)法,提高了計(jì)時(shí)精度,分析了可能產(chǎn)生誤差的原因,并且對(duì)結(jié)果做了相應(yīng)的修正,減小了激光測(cè)距系統(tǒng)的誤差。并且制定了四種工作模式,可以根據(jù)不同的實(shí)際環(huán)境選擇相應(yīng)的測(cè)距模式,以達(dá)到最好的測(cè)量效果。 在接收方面突破以往普通的被動(dòng)接收方式,提出了利用窗函數(shù)接收回波的主動(dòng)接收方式,結(jié)合窄帶濾光片的濾光效果,提高了系統(tǒng)的抗干擾性能。從課題要求出發(fā),本激光測(cè)距系統(tǒng)實(shí)現(xiàn)了體積小、功耗低的特點(diǎn),測(cè)量距離相對(duì)較近(0.5-50米),屬于近距測(cè)量系統(tǒng)。
標(biāo)簽: FPGA 激光測(cè)距 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶:wyaqy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1