基于FPGA的三相六路信號(hào)發(fā)生器設(shè)計(jì)
針對(duì)當(dāng)前市場(chǎng)上流行的高性能三相信號(hào)發(fā)生器價(jià)格昂貴,性價(jià)比低的問題。本課題開發(fā)了一種輸出精度較高,價(jià)格低廉的三相六路信號(hào)發(fā)生器。其中三路輸出為電壓信號(hào),另外三路輸出為電流信號(hào),從而模擬三相交流電,應(yīng)用于...
針對(duì)當(dāng)前市場(chǎng)上流行的高性能三相信號(hào)發(fā)生器價(jià)格昂貴,性價(jià)比低的問題。本課題開發(fā)了一種輸出精度較高,價(jià)格低廉的三相六路信號(hào)發(fā)生器。其中三路輸出為電壓信號(hào),另外三路輸出為電流信號(hào),從而模擬三相交流電,應(yīng)用于...
介紹一種脈沖渦流無損檢測(cè)系統(tǒng)所使用的多波形專用PWM 信號(hào)發(fā)生器的設(shè)計(jì)。該信號(hào)發(fā)生器以單片機(jī)為核心控制單元,通過對(duì)外圍芯片的控制來實(shí)現(xiàn)對(duì)輸出波形的頻率、電壓幅值、占空比的連續(xù)調(diào)節(jié),并能對(duì)運(yùn)行信...
DDFS信號(hào)發(fā)生器模塊適用與AD9850,具有產(chǎn)生良好的正弦波功能...
·基于DSP的任意波形信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)...
· 摘要: 為多種波形信號(hào)發(fā)生器的設(shè)計(jì)提出了一種較為簡(jiǎn)單的解決方案,根據(jù)各種波形產(chǎn)生的基本原理,利用Matlab/DSP Builder建立其數(shù)學(xué)模型.然后利用AITERA公司提...
·詳細(xì)說明:雙音多頻(DTMF)信號(hào)發(fā)生器的使用源程序,vc 編寫,與《雙音多頻(DTMF)接收器的使用源程序》聯(lián)合用- The double sound multi- frequencies (DT...
基于VHDL波形信號(hào)發(fā)生器,含有quartus工程文件。可以直接運(yùn)行。...
基于FPGA的DDS信號(hào)發(fā)生器的簡(jiǎn)單實(shí)現(xiàn)。這種方法簡(jiǎn)單可靠、控制方便,且具有很高的頻率分辨率和轉(zhuǎn)換速度,非常適合快速跳頻通信的要求。 DDS(直接數(shù)字合成)是近年來迅速發(fā)展起來的一種新的頻率合成方法。...
Verilog實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器和測(cè)頻測(cè)相模塊,DDS模塊可產(chǎn)生兩路頻率和相位差均可預(yù)置調(diào)整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測(cè)量的數(shù)據(jù)通過引腳傳輸給單片機(jī),...
dds信號(hào)發(fā)生器程序設(shè)計(jì),框圖,基于CPLD控制的DDS數(shù)字頻率合成器設(shè)計(jì)...