亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

制備及

  • 復(fù)費(fèi)率CPU卡電能表ESAM及卡操作指令流程

    復(fù)費(fèi)率CPU卡電能表ESAM及卡操作指令流程

    標(biāo)簽: ESAM CPU 復(fù)費(fèi)率 電能表

    上傳時(shí)間: 2013-05-22

    上傳用戶(hù):xiaoxiang

  • 基于FPGA的PCI接口設(shè)計(jì)及其應(yīng)用

    該文進(jìn)行的設(shè)計(jì)作為數(shù)控系統(tǒng)大課題中的一個(gè)子課題,主要研究利用PCI總線來(lái)實(shí)現(xiàn)對(duì)外圍IO的操作,硬件上包括設(shè)計(jì)一塊PCI接口卡并測(cè)試通過(guò),軟件上實(shí)現(xiàn)了PCI接口卡在Linux下的驅(qū)動(dòng)和用軟PLC來(lái)實(shí)現(xiàn)對(duì)外圍IO的操作.該文在比較幾種微機(jī)總線的基礎(chǔ)上,為了實(shí)現(xiàn)數(shù)控系統(tǒng)高速、高精度、低功耗的要求,采用PCI總線進(jìn)行設(shè)計(jì).隨著可編程邏輯器件的發(fā)展,為在一片PLD芯片內(nèi)實(shí)現(xiàn)復(fù)雜的邏輯控制提供了條件.該文在綜合比較開(kāi)發(fā)PCI卡的幾種方法的基礎(chǔ)上,選擇了使用FPGA來(lái)實(shí)現(xiàn)PCI接口卡設(shè)計(jì).用VHDL語(yǔ)言對(duì)FPGA編程,采用模塊化的設(shè)計(jì)方法進(jìn)行設(shè)計(jì),用狀態(tài)機(jī)來(lái)控制PCI邏輯的時(shí)序.設(shè)計(jì)首先在EDA軟件上仿真通過(guò)后,制作成PCI板卡并在現(xiàn)場(chǎng)調(diào)試通過(guò).為方便所設(shè)計(jì)的PCI卡在數(shù)控系統(tǒng)及其它系統(tǒng)中應(yīng)用,該文設(shè)計(jì)了PCI卡在Linux下的設(shè)備驅(qū)動(dòng)程序,主要包括設(shè)備的注冊(cè)與注銷(xiāo)、與Linux內(nèi)核的接口、相關(guān)的入口函數(shù)、驅(qū)動(dòng)程序的編碼、編譯、加載與卸載等,并編寫(xiě)了相應(yīng)的測(cè)試代碼,在Linux環(huán)境下調(diào)試通過(guò).為了解決數(shù)控系統(tǒng)中PLC的應(yīng)用問(wèn)題,該文還設(shè)計(jì)了PCI卡在軟PLC中的應(yīng)用.采用的軟PLC軟件是Linux下的MatPLC軟件.在詳細(xì)討論MatPLC工作原理的基礎(chǔ)上,設(shè)計(jì)了一個(gè)輸入模塊、一個(gè)輸出模塊和一個(gè)MatPLC配置文件.輸入模塊通過(guò)驅(qū)動(dòng)程序從PCI卡中讀取數(shù)據(jù),傳送到MatPLC內(nèi)核的全局變量中,輸出模塊從內(nèi)核全局變量讀取數(shù)據(jù)并進(jìn)行邏輯運(yùn)算,再輸出到PCI卡.將他們編譯通過(guò),并進(jìn)行測(cè)試,最終實(shí)現(xiàn)軟PLC對(duì)外圍IO端口的讀寫(xiě).該論文受到廣東省科技攻關(guān)項(xiàng)目[2002A1040402]、廣東省科技攻關(guān)項(xiàng)目[2003C101002]、廣州市重大科技攻關(guān)計(jì)劃[2002Z1-D0051]的資助.

    標(biāo)簽: FPGA PCI 接口設(shè)計(jì)

    上傳時(shí)間: 2013-07-18

    上傳用戶(hù):szchen2006

  • Turbo乘積碼的譯碼算法及FPGA實(shí)現(xiàn)

    在信道編碼的發(fā)展進(jìn)程中,編碼研究人員一直致力于追尋性能盡可能的接近Shannon極限,且譯碼復(fù)雜度較低的信道編碼方案。1993年Berrou等提出了Turbo碼,這種碼在接近香農(nóng)極限的低信噪比下仍能夠獲得較低的誤碼率,它的出現(xiàn)在編碼界引起了廣泛的關(guān)注,并成為編碼研究領(lǐng)域最新的發(fā)展方向之一。但Turbo碼也有其缺點(diǎn),由于交織器的存在,致使譯碼復(fù)雜度高,譯碼時(shí)延長(zhǎng)且因?yàn)榈痛a重碼字,存在錯(cuò)誤平臺(tái)現(xiàn)象。在Turbo碼的基礎(chǔ)上,1994年,Pyndiah等提出了Turbo乘積碼,Turbo乘積碼繼承了Turbo碼的優(yōu)點(diǎn),又因?yàn)門(mén)urbo乘積碼的構(gòu)造采用了線性分組碼,所以譯碼方法比Turbo碼簡(jiǎn)單。Turbo乘積碼近年來(lái)開(kāi)始被廣泛到應(yīng)用到各種通信場(chǎng)合,大有取代傳統(tǒng)的卷積碼之勢(shì)。 本文首先圍繞Turbo乘積碼的編譯碼原理,闡述了涉及到的基礎(chǔ)知識(shí);又據(jù)Turbo乘積碼目前的應(yīng)用狀況,回顧了Turbo碼的發(fā)展歷史;其次,根據(jù)Turbo乘積碼的構(gòu)造原理,探討了構(gòu)造的方法,交織類(lèi)型,子碼的選擇及子碼的性能;再次,研究了Turbo乘積碼的概率譯碼,基于外信息的迭代算法,研究了Chase的譯碼算法;最后通過(guò)軟件仿真實(shí)現(xiàn)了該迭代譯碼算法,得到的結(jié)果達(dá)到了通信接收的要求。 本文還初步的闡述了Turbo乘積碼硬件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)方案。據(jù)實(shí)際工作中碰到的非標(biāo)準(zhǔn)信號(hào),給出了整體模塊設(shè)計(jì)圖,及相應(yīng)模塊的功能和模塊問(wèn)連接的各種參數(shù)。并實(shí)現(xiàn)了模態(tài)下的同步搜索和去除相位模糊功能。最后根據(jù)研究中碰到的各種問(wèn)題,提出了下一步工作建議和研究方向。

    標(biāo)簽: Turbo FPGA 乘積碼 譯碼算法

    上傳時(shí)間: 2013-07-02

    上傳用戶(hù):ndyyliu

  • 基于FPGA的星圖采集及預(yù)處理算法實(shí)現(xiàn)

    本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模的可編程邏輯器件實(shí)現(xiàn)CCD(Charge Coupled Device,電荷耦合器件)數(shù)字圖像的實(shí)時(shí)采集及預(yù)處理。基于對(duì)實(shí)時(shí)圖像處理系統(tǒng)的研究與設(shè)計(jì),本文主要研究工作及成果如下: 1.本論文詳細(xì)的介紹了圖像采集卡的結(jié)構(gòu)和基本工作原理。同時(shí),針對(duì)高分辨率的CCD攝像機(jī),探討了有關(guān)點(diǎn)目標(biāo)與CCD像元一一對(duì)應(yīng)的圖像采集及其硬件和軟件設(shè)計(jì)方法。 2.本文分析了星圖中弱小目標(biāo)、噪聲以及背景的特點(diǎn),給出了點(diǎn)目標(biāo)的場(chǎng)景圖像的數(shù)學(xué)模型及復(fù)雜背景下點(diǎn)目標(biāo)檢測(cè)的預(yù)處理方法。針對(duì)星圖灰度分布的特點(diǎn),采用高斯低通濾波算法和高通濾波算法對(duì)星圖進(jìn)行預(yù)處理,同時(shí)還對(duì)圖像掃描聚類(lèi)算法進(jìn)行了研究與分析。 3.數(shù)字信號(hào)處理器常常因?yàn)樵趶?fù)雜性、運(yùn)算速度等方面的限制,難以實(shí)時(shí)的實(shí)現(xiàn)復(fù)雜的檢測(cè)算法。本文采用FPGA技術(shù),實(shí)現(xiàn)了復(fù)雜背景下弱點(diǎn)目標(biāo)的預(yù)處理算法,解決了計(jì)算、數(shù)據(jù)緩沖和存儲(chǔ)操作協(xié)調(diào)一致的問(wèn)題,同時(shí)采用并行高密度加法器和流水線的工作方式,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大的提高,合理的解決了資源和速度之間的相互制約問(wèn)題,并在實(shí)際中取得滿(mǎn)意的結(jié)果。

    標(biāo)簽: FPGA 采集 預(yù)處理算法

    上傳時(shí)間: 2013-07-03

    上傳用戶(hù):wang5829

  • 讓你徹底明白0歐姆電阻和磁珠及電感的區(qū)別和應(yīng)用

    讓你徹底明白0歐姆電阻和磁珠及電感的區(qū)別和應(yīng)用

    標(biāo)簽: 歐姆電阻 電感

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):04121298

  • 變頻器矢量控制及PID控制

    變頻器矢量控制及PID控制變頻器矢量控制及PID控制

    標(biāo)簽: PID 變頻器 矢量控制 控制

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):dyy618

  • cadence 15.7安裝步驟及方法

    cadence 15.7安裝步驟及方法安裝步驟: 1、  證書(shū)生成 a、雙擊Crack->keygen.exe, b、HO

    標(biāo)簽: cadence 15.7

    上傳時(shí)間: 2013-07-26

    上傳用戶(hù):xoxoliguozhi

  • 基于FPGA的32位浮點(diǎn)數(shù)據(jù)FFT及IFFT的設(shè)計(jì)與實(shí)現(xiàn)

    FFT/IFFT是時(shí)域信號(hào)與頻域信號(hào)之間轉(zhuǎn)換的基本運(yùn)算,是數(shù)字信號(hào)處理的核心工具之一,因此,它廣泛地應(yīng)用于許多領(lǐng)域。在數(shù)字化的今天,不論是在通信領(lǐng)域還是在圖像處理領(lǐng)域,對(duì)數(shù)字信號(hào)處理的速度、精度和實(shí)時(shí)性要求不斷提高。為滿(mǎn)足不斷提高的要求,國(guó)內(nèi)外不斷地推出各種FFT/IFFT處理器,主要處理器有ASIC、DSP芯片、FPGA等。由于FPGA具有可反復(fù)編程的特點(diǎn)及豐富資源,所以它受到廣泛的關(guān)注。 本論文就是一種基于FPGA實(shí)現(xiàn)浮點(diǎn)型數(shù)據(jù)的FFT及IFFT處理器,該處理器使用A1tera公司的Stratix Ⅱ系列的FPGA芯片。它主要采用流水線結(jié)構(gòu),這種結(jié)構(gòu)可以使各級(jí)運(yùn)算并行處理,對(duì)輸入進(jìn)來(lái)的數(shù)據(jù)進(jìn)行連續(xù)處理,提高了運(yùn)算速度,滿(mǎn)足了系統(tǒng)的實(shí)時(shí)性要求;另外處理器所處理的數(shù)據(jù)是32位浮點(diǎn)型的,因此它同時(shí)提高了運(yùn)算的精度。

    標(biāo)簽: FPGA IFFT FFT 浮點(diǎn)

    上傳時(shí)間: 2013-07-12

    上傳用戶(hù):cuicuicui

  • 常用有源晶振封裝尺寸及實(shí)物圖

    常用有源晶振封裝尺寸及實(shí)物圖.應(yīng)該能幫助一些人吧!!

    標(biāo)簽: 有源晶振 封裝尺寸 實(shí)物

    上傳時(shí)間: 2013-06-11

    上傳用戶(hù):lanwei

  • 基于ARM及uClinux的嵌入式測(cè)控儀表的設(shè)計(jì)

    在工業(yè)生產(chǎn)中,二次自動(dòng)化儀表是構(gòu)成自動(dòng)化系統(tǒng)的基本單元之一。我國(guó)的單元儀表己基本完成由電動(dòng)Ⅲ型儀表向基于八位或十六位單片機(jī)為基礎(chǔ)設(shè)計(jì)的數(shù)字化儀表的轉(zhuǎn)換。由于常規(guī)單片機(jī)資源的限制,以單片機(jī)為基礎(chǔ)設(shè)計(jì)的單元儀表基本上還是在功能上替代電動(dòng)Ⅲ型儀表,并按電動(dòng)Ⅲ型功能進(jìn)行分類(lèi)。這樣造成國(guó)內(nèi)自動(dòng)化儀表生產(chǎn)廠家生產(chǎn)的二次數(shù)字化儀表品種繁雜,標(biāo)準(zhǔn)難以統(tǒng)一,設(shè)計(jì)隨意性大。因此帶來(lái)如下現(xiàn)實(shí)問(wèn)題: 1.自動(dòng)化系統(tǒng)設(shè)計(jì)單位的儀表選型、系統(tǒng)調(diào)試、使用中操作、維修和系統(tǒng)的功能優(yōu)化及備件的準(zhǔn)備非常的不方便: 2.儀表生產(chǎn)廠家的批量生產(chǎn)困難,產(chǎn)品質(zhì)量的提高及成本的節(jié)約不利: 3.國(guó)內(nèi)現(xiàn)在自動(dòng)化儀表廠家數(shù)量眾多,但都無(wú)法形成規(guī)模生產(chǎn),質(zhì)量不佳,而國(guó)外進(jìn)口的二次儀表往往依附于特定的集散系統(tǒng),也存在標(biāo)準(zhǔn)不統(tǒng)一,難以靈活替換的問(wèn)題,且價(jià)格昂貴。 自動(dòng)化系統(tǒng)設(shè)計(jì)、生產(chǎn)及應(yīng)用迫切需要一種使用方便、通用性強(qiáng)的智能型二次儀表,以解決上述問(wèn)題,改變傳統(tǒng)設(shè)計(jì)、生產(chǎn)及應(yīng)用方式,這將是未來(lái)自動(dòng)化儀表的發(fā)展趨勢(shì),也就是本課題的努力方向。 本論文正是針對(duì)上述問(wèn)題,以設(shè)計(jì)出一種可靈活組態(tài)的通用智能型二次儀表為研究對(duì)象,在深入分析國(guó)內(nèi)主流儀表廠家的儀表操作方式和儀表功能的基礎(chǔ)上,合理地進(jìn)行軟硬件設(shè)計(jì),為在同一硬件平臺(tái)下實(shí)現(xiàn)多種儀表的功能進(jìn)行了創(chuàng)新性和探索性研究。主要內(nèi)容為: 1.各種常規(guī)二次儀表功能、標(biāo)準(zhǔn)、接線、操作習(xí)慣及結(jié)構(gòu)方式的歸類(lèi)分析; 2.多信號(hào)多量程的柔性測(cè)量方法研究; 3.系統(tǒng)整機(jī)設(shè)計(jì)以及系統(tǒng)可靠性設(shè)計(jì); 4.u-boot的向ARM的移植、uClinux向ARM的移植、uClinux下的通用組態(tài)軟件設(shè)計(jì)。 本文設(shè)計(jì)了一種以三星公司的ARM7TDMI系列處理器S3C44BOX為核心,輔以外圍電路,實(shí)現(xiàn)同一硬件平臺(tái)下多種儀表的功能,并成功制作了樣品系統(tǒng)。 本文所討論的基于$3C44BOX和uClinux的智能儀表系統(tǒng)的開(kāi)發(fā)技術(shù)同樣適用于其它項(xiàng)目的開(kāi)發(fā),對(duì)其它嵌入式的應(yīng)用系統(tǒng)開(kāi)發(fā)有重要的參考價(jià)值。

    標(biāo)簽: uClinux ARM 嵌入式 測(cè)控儀表

    上傳時(shí)間: 2013-05-16

    上傳用戶(hù):jjq719719

主站蜘蛛池模板: 恭城| 武隆县| 云和县| 佛教| 慈溪市| 贵阳市| 建湖县| 盖州市| 南投县| 彭水| 腾冲县| 砀山县| 庄河市| 徐水县| 东台市| 小金县| 凤山县| 蕉岭县| 西吉县| 台山市| 青龙| 新绛县| 重庆市| 南岸区| 商都县| 潜山县| 苍溪县| 建平县| 泉州市| 南澳县| 资源县| 宁城县| 新竹市| 安岳县| 宁化县| 邮箱| 肃宁县| 北辰区| 遵义县| 承德县| 乐亭县|