MT9P111攝像頭初始化源代碼。
上傳時(shí)間: 2013-10-19
上傳用戶:邶刖
Texas instruments 推出的超低功耗miniDSP 音頻Codec 集成了miniDSP 內(nèi)核,可在耗電極低的工作狀態(tài)下為電池供電的便攜式產(chǎn)品提供高性能的語(yǔ)音及音樂(lè)處理能力。本文詳細(xì)介紹了如何初始化miniDSP Codec 并提供了基于MCU 控制器的參考代碼。
標(biāo)簽: miniDSP Codec 初始化 代碼
上傳時(shí)間: 2013-11-18
上傳用戶:ainimao
本論文以MS320DM642數(shù)字信號(hào)處理器為核心,搭建了聲源定位及攝像頭自動(dòng)控制的平臺(tái)。論文中論述了:McASP的原理和應(yīng)用方法;聲波的A/D變換及采樣模塊設(shè)計(jì)以及該模塊與DSP的接口設(shè)計(jì);通過(guò)擴(kuò)展存儲(chǔ)器接口EMIF對(duì)DSP進(jìn)行外部存儲(chǔ)器擴(kuò)展的設(shè)計(jì)以及地址空間配置;利用CPLD作為地址、數(shù)據(jù)總線管理模塊的設(shè)計(jì);UART串行傳輸模塊設(shè)計(jì);對(duì)FLASH的分頁(yè)控制和程序代碼燒寫;以及通過(guò)RS485串行傳輸協(xié)議對(duì)攝像頭進(jìn)行控制的原理和程序設(shè)計(jì)。
上傳時(shí)間: 2013-11-22
上傳用戶:rtsm07
德州儀器 (TI) 處理器幾乎能滿足您所能想到的各種應(yīng)用需求。我們陣營(yíng)強(qiáng)大的處理器系列擁有各種價(jià)位、性能及功耗的產(chǎn)品可供選擇,能滿足幾乎任何數(shù)字電子設(shè)計(jì)的要求。利用 TI 廣博的系統(tǒng)專業(yè)知識(shí)、針對(duì)外設(shè)設(shè)計(jì)的全方位支持以及隨時(shí)可方便獲得的全套軟件與配套模擬組件,您能夠?qū)崿F(xiàn)無(wú)窮無(wú)盡的設(shè)計(jì)方案。德州儀器 2008 年第二季度 數(shù)字信號(hào)處理選擇指南TI 數(shù)字信號(hào)處理技術(shù)介紹1Ô數(shù)字媒體處理器OMAP應(yīng)用處理器C6000數(shù)字信號(hào)處理器C5000數(shù)字信號(hào)處理器C2000數(shù)字信號(hào)處理器MSP430微控制器音頻汽車通信工業(yè)醫(yī)療安全監(jiān)控視頻無(wú)線主要特性完整的定制型視頻解決方案低功耗與高性能高性能低功耗與高性能結(jié)合高性能與高集成度可實(shí)現(xiàn)更環(huán)保的工業(yè)應(yīng)用超低功耗達(dá)芬奇數(shù)字媒體處理器:針對(duì)數(shù)字視頻而精心優(yōu)化達(dá)芬奇 (DaVinci) 技術(shù)包括可擴(kuò)展的可編程信號(hào)處理片上系統(tǒng) (SoC)、加速器與外設(shè),專為滿足各種視頻終端設(shè)備在性價(jià)比與特性方面的要求進(jìn)行了優(yōu)化。最新的 OMAP™ 應(yīng)用處理器:最佳的通用多媒體與圖形功能TI 高度可擴(kuò)展的 OMAP 平臺(tái)能夠以任何單芯片組合實(shí)現(xiàn)業(yè)界通用多媒體與圖形處理功能的最佳組合。最新推出的四款 OMAP35x 器件的目標(biāo)應(yīng)用非常廣泛,其中包括便攜式導(dǎo)航設(shè)備、因特網(wǎng)設(shè)備、便攜式媒體播放器以及個(gè)人醫(yī)療設(shè)備等。最高性能:TMS320C6000™ DSP平臺(tái)C6000™ DSP 平臺(tái)可提供業(yè)界最高性能的定點(diǎn)與浮點(diǎn) DSP,理想適用于視頻、影像、寬帶基礎(chǔ)局端以及高性能音頻等應(yīng)用領(lǐng)域。低功耗與高性能相結(jié)合:TMS320C5000™ DSP 平臺(tái)C5000™ DSP 平臺(tái)不僅可提供業(yè)界最低的待機(jī)功耗,同時(shí)還支持高級(jí)自動(dòng)化電源管理,能夠充分滿足諸如數(shù)字音樂(lè)播放器、VoIP、免提終端附件、GPS 接收機(jī)以及便攜式醫(yī)療設(shè)備等個(gè)人及便攜式產(chǎn)品的需求。結(jié)合類似 MCU 的控制功能與DSP 的高性能:TMS320C2000™數(shù)字信號(hào)控制器C2000™ 數(shù)字信號(hào)控制器 (DSC) 平臺(tái)融合了控制外設(shè)的集成功能與微控制器 (MCU) 的易用性,以及 TI 先進(jìn)DSP 技術(shù)的處理能力和 C 語(yǔ)言編程效率。C2000 DSC 理想適用于嵌入式工業(yè)應(yīng)用,如數(shù)字馬達(dá)控制、數(shù)字電源以及智能傳感器等。MSP430 超低功耗微控制器平臺(tái)TI MSP430 系列超低功耗 16 位 RISC 混合信號(hào)處理器可為電池供電的測(cè)量應(yīng)用提供具有終極性能的解決方案。TI充分發(fā)揮自身在混合信號(hào)與數(shù)字技術(shù)領(lǐng)域卓越的領(lǐng)先優(yōu)勢(shì), 推出的MSP430 使系統(tǒng)設(shè)計(jì)人員不僅能夠同時(shí)實(shí)現(xiàn)與模擬信號(hào)、傳感器與數(shù)字組件的接口相連,而且還能實(shí)現(xiàn)無(wú)與倫比的低功耗。輕松易用的軟件與開(kāi)發(fā)工具對(duì)于加速 DSP 產(chǎn)品開(kāi)發(fā)而言,TMS320™ DSP 獲得了 eXpressDSP™ 軟件與開(kāi)發(fā)工具的支持,其中包括Code Composer Studio™ IDE、DSP/BIOS™內(nèi)核、TMS320 DSP 算法標(biāo)準(zhǔn)以及眾多可重復(fù)使用的模塊化軟件等,均來(lái)自業(yè)界最大規(guī)模開(kāi)發(fā)商網(wǎng)絡(luò)。配套模擬產(chǎn)品TI 可提供各種配套的數(shù)據(jù)轉(zhuǎn)換器、電源管理、放大器、接口與邏輯產(chǎn)品,能夠充分滿足您設(shè)計(jì)的整體需求。
標(biāo)簽: 數(shù)字信號(hào)處理 選擇指南
上傳時(shí)間: 2013-10-14
上傳用戶:jasson5678
04_使用Timequest約束和分析源同步電路
上傳時(shí)間: 2013-10-30
上傳用戶:ZJX5201314
FPGA_DIY撥碼開(kāi)關(guān)實(shí)驗(yàn)源碼
標(biāo)簽: FPGA DIY 撥碼開(kāi)關(guān) 實(shí)驗(yàn)
上傳時(shí)間: 2013-10-09
上傳用戶:liu123
Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言也是一種結(jié)構(gòu)描述的語(yǔ)言。這也就是說(shuō),既可以用電路的功能描述也可以用元器件和它們之間的連接來(lái)建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類型共有以下五種: 系統(tǒng)級(jí)(system):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。 算法級(jí)(algorithm):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。 RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。 門級(jí)(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開(kāi)關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。 一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語(yǔ)言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來(lái)描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。 Verilog HDL行為描述語(yǔ)言作為一種結(jié)構(gòu)化和過(guò)程性的語(yǔ)言,其語(yǔ)法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語(yǔ)言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達(dá)式或事件表達(dá)式來(lái)明確地控制過(guò)程的啟動(dòng)時(shí)間。 · 通過(guò)命名的事件來(lái)觸發(fā)其它過(guò)程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。 · Verilog HDL語(yǔ)言作為一種結(jié)構(gòu)化的語(yǔ)言也非常適合于門級(jí)和開(kāi)關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能: - 提供了完整的一套組合型原語(yǔ)(primitive); - 提供了雙向通路和電阻器件的原語(yǔ); - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。 Verilog HDL的構(gòu)造性語(yǔ)句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語(yǔ)來(lái)建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過(guò)設(shè)定寬范圍的模糊值來(lái)降低不確定條件的影響。 Verilog HDL作為一種高級(jí)的硬件描述編程語(yǔ)言,有著類似C語(yǔ)言的風(fēng)格。其中有許多語(yǔ)句如:if語(yǔ)句、case語(yǔ)句等和C語(yǔ)言中的對(duì)應(yīng)語(yǔ)句十分相似。如果讀者已經(jīng)掌握C語(yǔ)言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語(yǔ)句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來(lái)設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語(yǔ)法逐一加以介紹。
標(biāo)簽: Verilog_HDL
上傳時(shí)間: 2013-11-23
上傳用戶:青春給了作業(yè)95
該信號(hào)源可輸出正弦波、方波和三角波,輸出信號(hào)的頻率以數(shù)控方式調(diào)節(jié),幅度連續(xù)可調(diào)。與傳統(tǒng)信號(hào)源相比,該信號(hào)源具有波形質(zhì)量好、精度高、設(shè)計(jì)方案簡(jiǎn)潔、易于實(shí)現(xiàn)、便于擴(kuò)展與維護(hù)的特點(diǎn)。
標(biāo)簽: FPGA DDS 數(shù)控 信號(hào)源
上傳時(shí)間: 2013-10-11
上傳用戶:ippler8
設(shè)計(jì)了一種由直接數(shù)字頻率合成(DDS)、倍頻鏈構(gòu)成的三次變頻直接頻率合成方案,實(shí)現(xiàn)了低相噪捷變頻高分辨率毫米波雷達(dá)頻率合成器設(shè)計(jì)。利用直接頻率合成器的倍頻輸出取代傳統(tǒng)三次變頻毫米波頻率源的鎖相環(huán)(PLL),同時(shí)提供線性調(diào)頻(LFM)信號(hào),優(yōu)化DDS和變頻方案的頻率配置關(guān)系。利用FPGA電路進(jìn)行高速控制,較好地解決了毫米波頻率合成器各技術(shù)指標(biāo)之間的矛盾。實(shí)測(cè)結(jié)果表明,采用該方案的毫米波頻率合成器在本振跳頻帶寬為160 MHz時(shí),線性調(diào)頻頻率分辨率可達(dá)0.931 Hz,最大頻率轉(zhuǎn)換時(shí)間小于2 ?滋s,最大雜散低于-60 dBc,相位噪聲優(yōu)于-90 dBc/Hz。
上傳時(shí)間: 2014-01-06
上傳用戶:brain kung
反輻射導(dǎo)彈是現(xiàn)代戰(zhàn)爭(zhēng)條件下通信設(shè)備等電磁輻射源所面對(duì)的最具威脅性的武器之一,而有源誘偏是對(duì)抗反輻射導(dǎo)彈攻擊的一種相對(duì)簡(jiǎn)單而有效的方法。基于有源相參和有源非相參條件下的幾種模型,從反輻射導(dǎo)彈的攻擊過(guò)程入手,得到Matlab仿真結(jié)果。最后根據(jù)仿真彈著點(diǎn)位置分布和位置分布的概率統(tǒng)計(jì)曲線,為通信輻射源的布設(shè)提供理論依據(jù)。
上傳時(shí)間: 2013-11-16
上傳用戶:solmonfu
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1