FPGA_DIY撥碼開關實驗源碼
上傳時間: 2013-11-22
上傳用戶:tfyt
Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種: 系統級(system):用高級語言結構實現設計模塊的外部性能的模型。 算法級(algorithm):用高級語言結構實現設計算法的模型。 RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。 門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。 一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。 Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能: · 可描述順序執行或并行執行的程序結構。 · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。 · 通過命名的事件來觸發其它過程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環程序結構。 · 提供了可帶參數且非零延續時間的任務(task)程序結構。 · 提供了可定義新的操作符的函數結構(function)。 · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。 · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能: - 提供了完整的一套組合型原語(primitive); - 提供了雙向通路和電阻器件的原語; - 可建立MOS器件的電荷分享和電荷衰減動態模型。 Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。 Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。
標簽: Verilog_HDL
上傳時間: 2014-12-04
上傳用戶:cppersonal
Arduino教程_Arduino圖形化編程軟件_ArduBlock
標簽: Arduino ArduBlock 教程 圖形化編程
上傳時間: 2013-12-03
上傳用戶:變形金剛
Multisim_11.0詳細的_安裝+漢化+破解_全過程
上傳時間: 2013-11-10
上傳用戶:zsjinju
該信號源可輸出正弦波、方波和三角波,輸出信號的頻率以數控方式調節,幅度連續可調。與傳統信號源相比,該信號源具有波形質量好、精度高、設計方案簡潔、易于實現、便于擴展與維護的特點。
上傳時間: 2013-10-17
上傳用戶:asaqq
徹底解決99在以往不能完全漢化的問題,全面實現漢化,具體到每個對話框和工作表,對初學者和英文不好的用戶非常實用,也非常簡單! 用過的,麻煩頂一下我,或加一點分,謝謝啦!
上傳時間: 2013-10-24
上傳用戶:小眼睛LSL
上圖為protel99se setup安裝圖片。此版本為protel99se軟件,里面包含有漢化工具,可以直接進行漢化。內含注冊信息。并可以免費下載。 使用序列號:SerialNo:NG9A-JVDN-Z4SK-CTTP
上傳時間: 2013-11-11
上傳用戶:tianming222
減小電磁干擾的印刷電路板設計原則 內 容 摘要……1 1 背景…1 1.1 射頻源.1 1.2 表面貼裝芯片和通孔元器件.1 1.3 靜態引腳活動引腳和輸入.1 1.4 基本回路……..2 1.4.1 回路和偶極子的對稱性3 1.5 差模和共模…..3 2 電路板布局…4 2.1 電源和地…….4 2.1.1 感抗……4 2.1.2 兩層板和四層板4 2.1.3 單層板和二層板設計中的微處理器地.4 2.1.4 信號返回地……5 2.1.5 模擬數字和高壓…….5 2.1.6 模擬電源引腳和模擬參考電壓.5 2.1.7 四層板中電源平面因該怎么做和不應該怎么做…….5 2.2 兩層板中的電源分配.6 2.2.1 單點和多點分配.6 2.2.2 星型分配6 2.2.3 格柵化地.7 2.2.4 旁路和鐵氧體磁珠……9 2.2.5 使噪聲靠近磁珠……..10 2.3 電路板分區…11 2.4 信號線……...12 2.4.1 容性和感性串擾……...12 2.4.2 天線因素和長度規則...12 2.4.3 串聯終端傳輸線…..13 2.4.4 輸入阻抗匹配...13 2.5 電纜和接插件……...13 2.5.1 差模和共模噪聲……...14 2.5.2 串擾模型……..14 2.5.3 返回線路數目..14 2.5.4 對板外信號I/O的建議14 2.5.5 隔離噪聲和靜電放電ESD .14 2.6 其他布局問題……...14 2.6.1 汽車和用戶應用帶鍵盤和顯示器的前端面板印刷電路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 電纜和屏蔽旁路………………..16 4 總結…………………………………………17 5 參考文獻………………………17
上傳時間: 2013-10-22
上傳用戶:a6697238
這個軟件需要你的本機操作的。其他機器是算不出來的! 就是說 一臺電腦只有一個注冊碼對應! 這里有個辦法: MULTISIM2001安裝方法: 一:運行SETUP.EXE安裝。在安裝時,要重新啟動計算機一次。 二:啟動后在“開始>程序”中找到STARTUP項,運行后,繼續進行安裝,安裝過程中,第一次要求輸入“CODE"碼時, 輸入“PP-0411-48015-7464-32084"輸入后,會提示"VALID SERIAL NUMBER FOR MULTISIM 2001 POWER-PRO." 按確定,又會出現一個“feature code”框,輸入“FC-6424-04180-0044-13881”后, 在彈出的對話框中選擇“取消”,一路確定即可完成安裝。 三:1.運行VERILOG目錄內的SETUP安裝 2.運行FPGA目錄內的SETUP安裝 3.將CRACK目錄內的LICMGR.DLL拷貝到WINDOWS系統的SYSTEM 目錄內 4.并將VERILOG安裝目錄內的同名文件刪除 5.將SILOS.LIC文件拷到VERILOG安裝目錄內覆蓋原文件,并作如下編輯: 6.將“COMPUTER_NAME”替換為你的機器名 7.將“D:\MULTISIM\VERILOG\PATH_TO_SIMUCAD.EXE”替換為你的 實際安裝路徑。如此你便可以使用VERILOG了。 四:安裝之后,運行MULTISIM2001,會要求輸入“RELEASE CODE",不用著急, 記下“SERIAL NUMBER"和“SIGNATURE NUMBER", 使用CRACK目錄內的注冊器“MULTISIM KEYGEN.EXE" 將剛才記下的兩個號碼分別填入后, 即可得到"RELEASE CODE", 以后就可以正常使用了。 五:接下來運行 database update目錄中的幾個文件, 進行數據庫合并即可。祝你成功!! 六:啟動MULTISIM2001時候的注冊碼 1: PP-0411-48015-7464-32084 2: 37506-86380 3:的三個空格 1975 2711 4842 里面包含了:Multisim2001漢化破解版、Multisim.V10.0.1.漢化破解版圖解 解壓密碼:www.pp51.com
上傳時間: 2013-11-16
上傳用戶:天空說我在
傳統測控軟件有著重復利用率低、不易維護、開發周期長并且成本高等缺點,通用測控軟件開發平臺的出現為解決上述問題提供了一種嶄新的方法,該平臺基于組件化思想,使用工廠、狀態機等多種設計模式,在降低模塊之間耦合性的同時,提高了代碼的重用性。使用該軟件平臺開發的測控軟件具有層次化、組件化和易升級的特點,并可靈活配置資源,進行系統功能重構。
上傳時間: 2013-11-18
上傳用戶:gundan