亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

北斗導(dǎo)航

  • AVR單片機GCC程序設計

    第一章 概述 1.1 AVR 單片機GCC 開發概述 1.2 一個簡單的例子 1.3 用MAKEFILE 管理項目 1.4 開發環境的配置 1.5 實驗板CA-M8 第二章 存儲器操作編程 2.1 AVR 單片機存儲器組織結構 2.2 I/O 寄存器操作 2.3 SRAM 內變量的使用 2.4 在程序中訪問FLASH 程序存儲器 2.5 EEPROM 數據存儲器操作 2.6 avr-gcc 段結構與再定位 2.7 外部RAM 存儲器操作 2.8 堆應用 第三章 GCC C 編譯器的使用 3.1 編譯基礎 3.2 生成靜態連接庫 第四章 AVR 功能模塊應用實驗 4.1 中斷服務程序 4.2 定時器/計數器應用 4.3 看門狗應用 4.4 UART 應用 4.5 PWM 功能編程 4.6 模擬比較器 4.7 A/D 轉換模塊編程 4.8 數碼管顯示程序設計 4.9 鍵盤程序設計 4.10 蜂鳴器控制 第五章 使用C 語言標準I/O 流調試程序 5.1 avr-libc 標準I/O 流描述 5.2 利用標準I/0 流調試程序 5.3 最小化的格式化的打印函數 第六章 CA-M8 上實現AT89S52 編程器的實現 6.1 編程原理 6.2 LuckyProg2004 概述 6.3 AT989S52 isp 功能簡介 6.4 下位機程序設計 第七章 硬件TWI 端口編程 7.1 TWI 模塊概述 7.2 主控模式操作實時時鐘DS1307 7.3 兩個Mega8 間的TWI 通信 第八章 BootLoader 功能應用 8.1 BootLoader 功能介紹 8.2 avr-libc 對BootLoader 的支持 8.3 BootLoader 應用實例 8.4 基于LuckyProg2004 的BootLoader 程序 第九章 匯編語言支持 9.1 C 代碼中內聯匯編程序 9.2 獨立的匯編語言支持 9.3 C 與匯編混合編程 第十章 C++語言支持

    標簽: AVR GCC 單片機 程序設計

    上傳時間: 2013-08-01

    上傳用戶:飛翔的胸毛

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。    為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。    數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。    論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • 基于FPGA的航電數據處理及傳輸系統

    本文結合目前國內外航電數據處理系統的發展概況,設計了一款集數據采集、處理、控制及傳輸于一體的航電處理系統。文章首先深入研究了自適應濾波器原理,分析了LMS算法性能,著重從影響算法性能的因素入手,通過分析仿真,改進算法,提升了算法性能,給出仿真結果分析,并設計應用于系統之中;其次介紹了ARINC-429航空總線和RS-422串行總線的信息標準和傳輸格式。在此基礎上,設計了基于FPGA的解決航電系統數據采集、濾波處理、控制傳輸和復雜非線性運算的一體化實現方案。選用XILINX公司的FPGA,實現了航電數據采集、傳輸和控制,集成了ARlNC-429和RS-422兩種通信接口,實現了總線冗余,并實現了數據濾波和相應的算法處理。最后,在實驗室環境下,對每個模塊分別進行了軟硬件測試。

    標簽: FPGA 數據處理 傳輸系統

    上傳時間: 2013-07-01

    上傳用戶:R50974

  • 12位A/D轉換器TLC2543與51系列單片機接口技術

    ·從應用角度介紹了具有11 個輸入端的12 位A/ D 轉換器TLC2543 的結構與編程要點,探討了TLC2543 與51 系列單片機的接口方法,用軟件合成SPI 操作,給出了接口電路與A/ D 采集程序設計實例,并對實際應用時應注意的問題進行了探討。

    標簽: 2543 TLC 轉換器 51系列

    上傳時間: 2013-04-24

    上傳用戶:juyuantwo

  • D類功放的設計.pdf

    主要介紹了D類音頻運放設計,對于設計要主要的因數 ,一些特別注意的地方

    標簽: D類功放

    上傳時間: 2013-05-28

    上傳用戶:yoleeson

  • 北斗導航空間信號接口控制文件

    北斗衛星導航系統空間信號接口控制文件 1 文件范疇 2 系統概述 2.1 空間星座 2.2 坐標系統 2.3 時間系統 3 B1 信號規范 3.1 信號結構和基本特性參數 3.1.1信號結構 3.1.2信號基本特性 3.2 射頻信號特性 3.2.1載波頻率 3.2.2衛星信號工作帶寬及帶外抑制 3.2.3雜散 3.2.4載波相位噪聲 3.2.5用戶接收信號電平 3.2.6信號相關性 3.3 B1 頻點測距碼

    標簽: 北斗導航 空間信號 接口控制

    上傳時間: 2013-04-24

    上傳用戶:Alick

  • 使用VHDL語言編寫的A/D轉換程序

    使用VHDL語言編寫的A/D轉換程序,可在FPGA平臺使用

    標簽: VHDL 語言 編寫 程序

    上傳時間: 2013-08-06

    上傳用戶:杏簾在望

  • 如何利用CPLD與單片機實現并行I/O接口的擴展

    ]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/\r\nO(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點

    標簽: CPLD 如何利用 單片機 并行

    上傳時間: 2013-08-14

    上傳用戶:xa_lgy

  • FPGA中雙向端口I/O的設計

    :針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片設計一個多通道圖像信號處理系統。

    標簽: FPGA 雙向端口

    上傳時間: 2013-08-17

    上傳用戶:xiaoyunyun

  • D類數字輸入放大器的簡化系統設計

    D類數字輸入放大器的簡化系統設計

    標簽: 數字輸入放大器 系統設計

    上傳時間: 2013-11-04

    上傳用戶:immanuel2006

主站蜘蛛池模板: 北流市| 彰武县| 长治县| 汶川县| 会理县| 泉州市| 石景山区| 长丰县| 株洲市| 遵义市| 紫金县| 巴中市| 宕昌县| 普安县| 确山县| 元江| 政和县| 张家界市| 宣城市| 仁化县| 龙门县| 平昌县| 那曲县| 红原县| 阿鲁科尔沁旗| 牟定县| 朝阳区| 弥勒县| 蚌埠市| 长治市| 涪陵区| 通榆县| 深圳市| 乐东| 张掖市| 博罗县| 蒲城县| 广东省| 巢湖市| 登封市| 宣化县|