國內市場占比較大的Realtek瑞昱RTL8111E/RT8111F RTL8105E千兆網卡參考電路圖
標簽: rtl8111e rt8111f rtl8105e 千兆網卡
上傳時間: 2022-04-18
上傳用戶:
該文檔為基于FPGA的千兆以太網的設計總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
標簽: fpga 以太網
上傳時間: 2022-04-25
上傳用戶:XuVshu
千兆網絡接口數據手冊.
標簽: 網絡接口
上傳時間: 2022-05-12
上傳用戶:bluedrops
本實驗將實現 FPGA 芯片和 PC 之間進行千兆以太網數據通信, 通信協議采用 Ethernet UDP 通信協議。 FPGA 通過 GMII 總線和開發板上的 Gigabit PHY 芯片通信, Gigabit PHY芯片把數據通過網線發給 PC
標簽: verilog 以太網
上傳時間: 2022-06-03
上傳用戶:得之我幸78
具備GMII接口和ARP協議功能的千兆以太網控制器
標簽: 接口 以太網控制器
上傳時間: 2022-06-24
1.深入研究PCIe和千兆以太網,了解PCIe和千兆以太網的技術優勢,具體分析PCle和千兆以太網的傳輸協議,詳細說明PCleTLP數據包格式和以太網標2.完成PCIe DMA數據傳輸系統設計。設計方案主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發以及PC端的驅動和C應用程序開發。FPGA端基于PCle IP Core完成了發送接收引擎模塊、寄存器讀寫控制模塊和FIFO讀寫控制模塊的設計。定義了相應模塊的接口,并分析了數據傳輸的時序。PC端采用WinDriver進行PCle的驅動開發,并根據WinDriver提供的驅動API函數完成C應用程序的設計。3.完成千兆以太網數據傳輸系統設計。設計方案也主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發以及PC端Winpcap應用程序開發。FPGA端基于嵌入式三態以太網MACIPCore,設計了發送接收引擎模塊、FIFO讀寫控制模塊和物理接口模塊。定義了相應模塊的接口,并分析了數據傳輸經過Locallink接口和Client用戶接口上的傳輸時序。PC端采用Winpcap提供的網絡編程完成了C應用程序的設計,實現了捕獲FPGA端發送的數據包以及發送原始數據包至FPGA端的功能。4.PCIe DMA數據傳輸系統和千兆以太網數據傳輸系統在Xilinx ML507開發板上進行了性能測試。記錄FPGA與PC間進行讀寫測試的結果,驗證這兩個系統的可用性和穩定性,最后分析了影響系統傳輸速率的原因以及系統目前仍存在的不足。
標簽: fpga pc pcie 以太網 通信
上傳時間: 2022-07-11
上傳用戶:xsr1983
用RTL8367RB打造的五口全千兆交換機(PCB)
標簽: rtl8367rb 交換機 pcb
上傳時間: 2022-07-29
上傳用戶:qingfengchizhu
用原始套接字LINUX下局域網ARP欺騙的代碼,有點瑕疵,可能對千兆網卡的支持效果不是很好;還有些TCP阻斷和IP認證,利用libnet+libpcap完成的
標簽: LINUX ARP 套接 代碼
上傳時間: 2013-12-24
上傳用戶:釣鰲牧馬
vivi_src 不帶usb和yaffs支持的vivi源代碼
標簽: vivi_src yaffs vivi usb
上傳時間: 2014-11-29
上傳用戶:270189020
WINCE下鍵盤屏蔽的EVC++開發示例.但不能屏蔽3秒按鍵.
標簽: WINCE EVC 鍵盤 按鍵
上傳時間: 2014-12-20
上傳用戶:wangyi39
蟲蟲下載站版權所有 京ICP備2021023401號-1