亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

半導(dǎo)體存儲(chǔ)器

  • :本設計采用集成芯片ICL7107作為數字電壓表的A/D轉換及鎖存和譯碼模塊

    :本設計采用集成芯片ICL7107作為數字電壓表的A/D轉換及鎖存和譯碼模塊,使得電路具有設計 簡單、集成度及可靠性高的特點。該系統設計了自動切換量程功能,能夠實現0~199mV、0-1.99V、0~19.99V、 0~199.9V、0~1999V,共5個量程電壓值的測量。本系統做成了電路板,進行了測試,得到了良好的測試結果。

    標簽: 7107 ICL 集成芯片 D轉換

    上傳時間: 2017-04-13

    上傳用戶:戀天使569

  • 串的模式匹配的樸素算法是O(N^2)的, 可以 利用KMP(由D.E.Knuth, J.H.Morris, V.R.Pratt提出)算法改進至線性的算法. KMP算法與樸素算法的不同在于:處理"失配

    串的模式匹配的樸素算法是O(N^2)的, 可以 利用KMP(由D.E.Knuth, J.H.Morris, V.R.Pratt提出)算法改進至線性的算法. KMP算法與樸素算法的不同在于:處理"失配"情況. 不同于將指針完全回溯, KMP算法先根據已經部分匹配的信息, 將匹配的指針跳過不必匹配的位置.

    標簽: KMP Morris Knuth Pratt

    上傳時間: 2014-01-19

    上傳用戶:維子哥哥

  • hư ớ ng dẫ n về dsp tham khả o các cô ng cụ cơ bả n

    hư ớ ng dẫ n về dsp tham khả o các cô ng cụ cơ bả n

    標簽: 7843 7899 7851 7873

    上傳時間: 2014-12-01

    上傳用戶:zhichenglu

  • learningMatlab PhÇ n 1 c¬ së Mat lab Ch­ ¬ ng 1:

    learningMatlab PhÇ n 1 c¬ së Mat lab Ch­ ¬ ng 1: Cµ i ® Æ t matlab 1.1.Cµ i ® Æ t ch­ ¬ ng tr×nh: Qui tr×nh cµ i ® Æ t Matlab còng t­ ¬ ng tù nh­ viÖ c cµ i ® Æ t c¸ c ch­ ¬ ng tr×nh phÇ n mÒ m kh¸ c, chØ cÇ n theo c¸ c h­ íng dÉ n vµ bæ xung thª m c¸ c th« ng sè cho phï hî p. 1.1.1 Khë i ® éng windows. 1.1.2 Do ch­ ¬ ng tr×nh ® ­ î c cÊ u h×nh theo Autorun nª n khi g¾ n dÜ a CD vµ o æ ® Ü a th× ch­ ¬ ng tr×nh tù ho¹ t ® éng, cö a sæ

    標簽: learningMatlab 172 199 173

    上傳時間: 2013-12-20

    上傳用戶:lanwei

  • metricmatlab ch­ ¬ ng 4 Ma trË n - c¸ c phÐ p to¸ n vÒ ma trË n

    metricmatlab ch­ ¬ ng 4 Ma trË n - c¸ c phÐ p to¸ n vÒ ma trË n. 4.1 Kh¸ i niÖ m: - Trong MATLAB d÷ liÖ u ® Ó ® ­ a vµ o xö lý d­ íi d¹ ng ma trË n. - Ma trË n A cã n hµ ng, m cét ® ­ î c gä i lµ ma trË n cì n  m. §­ î c ký hiÖ u An  m - PhÇ n tö aij cñ a ma trË n An  m lµ phÇ n tö n» m ë hµ ng thø i, cét j . - Ma trË n ® ¬ n ( sè ® ¬ n lÎ ) lµ ma trË n 1 hµ ng 1 cét. - Ma trË n hµ ng ( 1  m ) sè liÖ u ® ­ î c bè trÝ trª n mét hµ ng. a11 a12 a13 ... a1m - Ma trË n cét ( n  1) sè liÖ u ® ­ î c bè trÝ trª n 1 cét.

    標簽: metricmatlab 203 184 tr

    上傳時間: 2017-07-29

    上傳用戶:來茴

  • 本人參照linux 0.1內核源代碼寫的printf函數的實現,支持 c, s, o, d, x, f的打印輸出

    本人參照linux 0.1內核源代碼寫的printf函數的實現,支持 c, s, o, d, x, f的打印輸出

    標簽: printf linux 0.1 內核

    上傳時間: 2017-08-20

    上傳用戶:yy541071797

  • applet在線上繪圖,允許在瀏覽器上繪圖,最後儲存成各式的圖檔

    applet在線上繪圖,允許在瀏覽器上繪圖,最後儲存成各式的圖檔

    標簽: applet

    上傳時間: 2017-09-08

    上傳用戶:yxgi5

  • 一種16位音頻SigmaDelta模數轉換器的研究與設計.rar

    Sigma-Delta A/D轉換器利用過采樣,噪聲整形和數字濾波技術,有效衰減了輸出信號帶內的量化噪聲,提高了信噪比。與傳統的Nyquist轉換器相比,它降低了對模擬電路性能指標和元件精度的要求,簡化了模擬電路的設計,降低了生產成本。 本論文在對Sigma-Delta A/D轉換器原理研究的基礎上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設計了一個主要應用于音頻信號處理的Sigma-Delta A/D轉換器,分辨率達到16位。在調制器的設計中,本文采用了多級噪聲整形MASH(2-1)級聯調制器結構,同時,考慮了各種非理想因素對系統性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調制器系統設計。并使用Cadence Spectre對模塊電路進行設計仿真,包括運放,比較器,帶隙基準電壓源,CMOS開關,非交疊時鐘產生電路等。在數字抽取濾波器的設計中,采用了分級抽取技術,使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優化設計。并在原有的濾波器算法的基礎上,采用了CIC濾波器和半帶濾波器,設計出了運算量和存儲量都相對少的三級抽取濾波器系統,大大降低了功耗和面積。 論文的仿真結果表明,所設計的Sigma-Delta A/D轉換器信噪比達到102.3dB,滿足系統需要的16位精度要求。 關鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數字抽取濾波器

    標簽: SigmaDelta 音頻 模數轉換器

    上傳時間: 2013-06-27

    上傳用戶:songyuncen

  • 基于ARM的嵌入式閃存文件系統與FLASH驅動的研究與實踐

    本文以一個PDA項目為依托,在項目中,主要是開發該設備的軟件。其工作包括:上層應用程序的開發、引導程序的編寫、Linux操作系統的移植和各種外設驅動程序的編寫以及文件系統的改進。 本文首先分析了Linux操作系統的虛擬文件系統、高速緩沖區、MTD以及驅動程序模塊。接著,本文分析了JFFS2文件系統的不足,以及在大容量閃存設備中掛載速度過慢的原因。然后,本文結合JFFS2文件系統在開發過程中所出現的各種問題,以及在大容量閃存芯片上進行掛載時的性能要求,對JFFS2文件系統作了一些實際的改進。文中的創新性貢獻包括以下幾個方面: (1)在掃描一個擦除塊之前,首先把擦除塊中的所有內容讀進內存。然后,在內存中進行所有的判斷操作以及拷貝,這樣就可以減少I/O操作。另外,由于所有的拷貝操作都在內存中進行,所以掛載速度就可以有所提升。 (2)通過加入“空閑區域管理節點”對閃存中的空閑區域進行管理。這樣,在掃描的過程中,一旦發現該節點就可以跳過它所描述的空閑區域,從而加快掛載的速度。 (3)在掃描的階段中對有效數據實體進行硬鏈接數的計算,因此,臨時目錄節點就不需要創建了,這樣也免除了臨時目錄的刪除步驟,所以對掛載速度也有明顯的提高。 最后,基于以上的研究與改進,結合本項目的實際要求,對大容量閃存設備的JFFS2文件系統的掛載過程進行了改進的實踐。

    標簽: FLASH ARM 嵌入式閃存 實踐

    上傳時間: 2013-07-26

    上傳用戶:damozhi

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。    為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。    數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。    論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

主站蜘蛛池模板: 澄迈县| 雷州市| 灵璧县| 黑山县| 建湖县| 南江县| 文成县| 金塔县| 司法| 华池县| 清水县| 定边县| 安多县| 周口市| 临西县| 定兴县| 于都县| 津南区| 德安县| 沭阳县| 三穗县| 屯留县| 江阴市| 丰城市| 瑞昌市| 高平市| 深水埗区| 双鸭山市| 凉城县| 洛宁县| 翁牛特旗| 临朐县| 唐山市| 林芝县| 霍邱县| 曲阳县| 左云县| 江阴市| 长治市| 辽宁省| 会理县|